Lattice sensAI 3.0将功耗减半,使CrossLink-NX FPGA的性能加倍

2020-05-22来源: EEWORLD关键字:Lattice  sensAI  CrossLink

Lattice日前发布了其sensAI edge推论解决方案堆栈的3.0版本,为公司28纳米FD-SOI CrossLink NX系列低功耗FPGAs提供了一些更新功能和支持。根据Lattice的说法,与此前的版本相比,运行sensAI软件的CrossLink NX设备的性能提高了一倍,功耗降低了一半。


sensAI 3.0版的主要增强功能包括:


新的CNN加速器IP利用了并行性、2.5 Mb的分布式内存和块RAM,以及CrossLink NX FPGA架构中额外的DSP资源。


对NN编译器工具的更新,简化了编译和下载训练模型,以交联NX FPGAs。


增加了对Lattice ECP5 FPGAs上MobileNet v2、固态硬盘和ResNet模型的支持。


基于VGG的对象计数演示,在CrossLink NX FPGAs上10fps的功耗仅为200 mW。


Lattice计划通过sensAI平台继续发布新的开箱即用型应用程序演示和参考设计。

关键字:Lattice  sensAI  CrossLink 编辑:冀凯 引用地址:http://news.eeworld.com.cn/FPGA/ic497924.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:可重构架构技术将飞向太空
下一篇:最后一页

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

Lattice Radiant 2.0设计软件加速FPGA设计,可进行更精细的控制
莱迪思半导体公司低功耗可编程器件的领先供应商,今日宣布推出广受欢迎的最新版本FPGA软件设计工具Lattice Radiant™2.0。除了增加了对新的CrossLink-NX™ FPGA系列之类的更高密度器件的支持之外,更新的设计工具还提供了新的功能,加速和简化了基于莱迪思FPGA的设计开发。 当系统开发人员评估选择硬件平台时,实际的硬件只占他们选择标准的一小部分。他们还会评估用于配置硬件的设计软件的易用性和支持的功能,因为这些功能可能会对整体系统开发时间和成本产生重大影响。 莱迪思软件产品线高级经理Roger Do表示:“Lattice Radiant 2.0设计软件为开发人员提供了更符合设计习惯的用户体验
发表于 2019-12-11
Lattice sensAI解决方案持续引领网络边缘超低功耗AI的开发
莱迪思半导体公司,低功耗可编程器件的领先供应商,宣布其屡获殊荣的Lattice sensAITM解决方案性能进一步提升、应用参考设计进一步优化。Lattice sensAI可以帮助OEM厂商为下一代毫瓦级智能设备赋予AI和ML功能。此次性能提升包括支持更为轻量化/高效的神经网络模型、支持更深度的量化从而在视觉应用中使用更复杂的模型处理更高分辨率或更高帧率的图像,实现更高性能的网络边缘AI。更新的参考设计可以让Lattice sensAI的客户快速轻松地创建常见的AI应用,包括全新增强版的关键词检测和人脸识别。 垂直市场营销经理Hussein Osman表示:“MCU在提供网络边缘AI应用所需的性能的同时,很难满足严格
发表于 2019-10-24
小尺寸、低功耗FPGA—CrossLinkPlus问市
随着嵌入式视觉应用在市场上越来越受欢迎,OEM厂商需要把握嵌入式视觉系统开发的三个趋势。 首先,消费电子产品已经为用户期望从显示屏获得的视觉体验设立了标准。平板或智能手机的显示屏可以迅速启动,屏幕不会出现毛刺或者伪像。嵌入式视觉的设计人员也希望在汽车或者工业应用的嵌入式显示屏上实现这种体验。 其次,移动设备市场的繁荣推动了MIPI生态的发展。作为移动设备上常用的接口规范,MIPI已经成为许多系统组件的主流IO标准,如图像传感器、显示屏和应用处理器(AP)等。MIPI的普及也促进了MIPI组件制造的规模经济。尽管许多嵌入式系统要求继续支持与MIPI不兼容的传统接口标准,但由于MIPI组件即时可用,价格具有竞争力,在
发表于 2019-10-11
小尺寸、低功耗FPGA—CrossLinkPlus问市
Lattice:CrossLinkPlus是针对亚太市场推出的高集成桥接方案
日前,在莱迪思半导体(Lattice)CrossLinkPlus FPGA新品发布会上,介绍了全新CrossLinkPlus产品,拥有集成闪存、一个硬MIPI D-PHY、可实现面板瞬时显示的高速I/O以及灵活的片上编程特性。此外莱迪思还提供现成的IP和参考设计来加速实现和增强传感器与显示器的桥接、聚合和分屏功能,这些是工业、汽车、计算和消费电子等应用的常用功能。在发布会现场,Lattice副总裁兼亚太区总经理徐宏来代表Lattice CEO强调,该新品是由亚太区提出的产品需求,也是针对亚太市场推出的产品,未来Lattice的产品规划及研发方向,都会考虑亚太区的意见,这足见Lattice对于中国及亚太市场的重视程度。徐宏来同时表示
发表于 2019-10-08
莱迪思推内嵌Flash的CrossLinkPlus FPGA
。CrossLink是业界首款可编程ASSP(pASSP)桥接解决方案,大多数情况下工作功耗低于100 mW,并内建睡眠模式,功耗相比竞争对手的产品低50%。CrossLink支持MIPI D-PHY桥接解决方案,支持4K UHD分辨率,速率可高达12 Gbps。陈英仁说道,以前FPGA没有进入MIPI D-PHY桥接方案时,市场上有一些ASSP芯片,但是功能比较固定,同时性能又很低,无法实现融合、分离等功能。而随着CrossLink对于MIPI D-PHY的原生支持之后,对MIPI发展起到了很大的促进作用,用户可以轻松实现高效率、低功耗及简便易用的MIPI支持。嵌入式视觉市场的演变陈英仁表示,嵌入式视觉市场正在进行三方面的演进。首先是市场
发表于 2019-10-08
Lattice陈英仁:安全/低功耗是AIoT发展的关键
人工智能(AI)应用正快速从云端向终端推进,许多消费性电子产品跟布署在网络边缘的运算设备,未来都将具有执行AI推论的能力,使得AI物联网(AIoT)的愿景成为现实。 但为了避免这类设备遭到黑客攻击,AIoT设备必须比现在更安全,且执行推论的性能也必须更上一层楼,才能满足用户的期待。 专注于开发小型FPGA的莱迪思半导体(Lattice),近日便针对安全性跟推论应用需求,发表了新一代解决方案。莱迪思亚太区事业发展协理陈英仁(图)表示,随着AI不断往各种嵌入式装置推进,应用开发商将在安全跟效能上面对更大的挑战。 安全可靠的硬件设计,是推动AIoT普及的先决条件;更好的推论效能,则可让应用开发商推出用户体验
发表于 2019-06-17
夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved