加速FPGA应用开发,Lattice Propel™全新软件解决方案问市

2020-06-04来源: EEWORLD关键字:Lattice  Propel

全球领先的低功耗可编程器件供应商莱迪思半导体公司(NASDAQ:LSCC)宣布,推出全新软件解决方案Lattice Propel™,以加速开发基于莱迪思低功耗、小尺寸FPGA的独特应用。Propel设计环境包括了完善的IP库(包括RISC-V处理器核和各类外设IP),可轻松实现组件安装,让不同水平的开发人员都能快速轻松地设计基于莱迪思FPGA的应用。Propel为通信、计算、工业、汽车和消费电子市场的开发人员实现了应用开发的自动化。

 

为了在更复杂的系统中利用FPGA的并行处理能力,设计人员在首次采用FPGA进行设计时,需要灵活、易于使用的设计解决方案,最好能够集成所有必需的设计软件和IP,且简单易上手。 Lattice Propel开发工具采用按构造逐步校正(correct-by-construction)设计方法,可自动执行大部分设计流程,从而简化整体系统开发。Lattice Propel将系统硬件和软件设计结合到一个工具框架中,因此软件开发人员可以在硬件准备就绪之前就开始创建系统软件,更快地将产品推向市场。

 

莱迪思半导体技术经理Gianluca Mariani表示:“莱迪思提供了完善的设计环境,支持诸如RISC-V之类的开放标准,客户可利用我们丰富的处理器IP生态系统而无须购买专利技术和标准。当Lattice Propel设计环境结合FPGA的可重新编程特性,升级现有硬件和软件来支持新兴技术和行业标准就变得相当容易,如平台固件保护恢复(PFR)标准。随着Lattice Propel的发布,我们在小尺寸、低功耗嵌入式解决方案的全新路线图上迈出了重要一步。”

 

莱迪思半导体高级产品经理Roger Do表示:“Propel设计环境的发布表明莱迪思致力于不断为开发人员提供完整软件解决方案,以简化和加速基于莱迪思FPGA的低功耗应用的开发。FPGA开发新人也可以通过Lattice Propel GUI轻松地将IP模块从莱迪思IP库拖放到他们的设计中,简化设计流程;然后,该工具将自动完成设计布局以纳入新IP。而经验丰富的开发人员可以使用Propel的脚本编辑,进行更精细的设计优化,或者快速更新现有设计,将其移植到之后采用基于莱迪思FPGA的系统中。”


Lattice Propel设计环境的主要内容包括:

 

 莱迪思Propel Builder——Propel Builder是由一套完整的图形和命令行工具支撑、包括丰富资源的系统IP集成环境。客户可以通过它访问莱迪思完善的、定期更新的IP服务器,从而在基于莱迪思FPGA的设计上快速应用新IP。截至今天,该服务器目前提供八个处理器和外设IP核,包括符合RISC-V RV32I的处理器核。莱迪思是首个在简单的拖放式系统构建环境中提供RISC-V支持的基于SRAM和闪存的FPGA的供应商。为了简化对复杂系统中IP的连接和管理,莱迪思Propel Builder提供的所有IP核均符合AMBA片上互连规范。

 

 莱迪思Propel SDK——为进一步加速在Propel设计环境中的设计实现,Lattice Propel SDK可以在硬件准备就绪之前就开始开发系统软件。Propel SDK包括了行业标准的软件开发工具、软件库和板级支持包,便于开发人员快速、轻松地构建、编译、分析和调试其应用软件。

 


关键字:Lattice  Propel 编辑:muyan 引用地址:http://news.eeworld.com.cn/FPGA/ic499060.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:带你了解一下片上高速网络FPGA的八大好处
下一篇:低功耗、小尺寸、高可靠,Lattice Certus™-NX系列问市

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

低功耗、小尺寸、高可靠,Lattice Certus™-NX系列问市
莱迪思半导体公司(NASDAQ:LSCC),低功耗可编程器件的供应商宣布推出全新Lattice Certus™-NX系列FPGA。该系列器件在通用FPGA市场上拥有领先的IO密度,每平方毫米的IO密度最高可达同类FPGA竞品的两倍。Certus-NX FPGA拥有卓越的低功耗、小尺寸、高可靠性和瞬时启动等特性,支持高速PCI Express(PCIe)和千兆以太网接口,可实现数据协同处理、信号桥接和系统控制。Certus-NX FPGA面向从自动化工业设备中的数据处理到通信基础设施中的系统管理等一系列应用。Lattice Nexus™是业界首个基于28 nm FD-SOI工艺的低功耗FPGA技术平台,而Certus-NX器件
发表于 2020-06-29
莱迪思面向边缘AI应用推出sensAI 3.0解决方案
近日,莱迪思半导体公司宣布推出用于网络边缘设备端AI处理的完整解决方案集合的最新版本——Lattice sensAI™ 3.0。该版本现支持CrossLink-NX™系列FPGA,可打造低功耗智能视觉应用。它还拥有定制化卷积神经网络(CNN)IP,这一灵活的加速器IP可简化常见CNN网络的实现,经优化后可更加充分利用FPGA的并行处理能力。由于新支持了CrossLink-NX FPGA,Lattice sensAI将为监控/安防、机器人、汽车和计算领域的智能视觉应用带来功耗和性能上的再次突破。为了解决数据安全、延迟和隐私等问题,开发人员希望将智能视觉和其他AI应用所依赖的AI处理任务从云端转移到网络边缘。大多数网络边缘设备都依靠
发表于 2020-05-22
莱迪思面向边缘AI应用推出sensAI 3.0解决方案
Lattice sensAI 3.0将功耗减半,使CrossLink-NX FPGA的性能加倍
Lattice日前发布了其sensAI edge推论解决方案堆栈的3.0版本,为公司28纳米FD-SOI CrossLink NX系列低功耗FPGAs提供了一些更新功能和支持。根据Lattice的说法,与此前的版本相比,运行sensAI软件的CrossLink NX设备的性能提高了一倍,功耗降低了一半。sensAI 3.0版的主要增强功能包括:新的CNN加速器IP利用了并行性、2.5 Mb的分布式内存和块RAM,以及CrossLink NX FPGA架构中额外的DSP资源。对NN编译器工具的更新,简化了编译和下载训练模型,以交联NX FPGAs。增加了对Lattice ECP5 FPGAs上MobileNet v2、固态硬盘
发表于 2020-05-22
Lattice Radiant 2.0设计软件加速FPGA设计,可进行更精细的控制
莱迪思半导体公司低功耗可编程器件的领先供应商,今日宣布推出广受欢迎的最新版本FPGA软件设计工具Lattice Radiant™2.0。除了增加了对新的CrossLink-NX™ FPGA系列之类的更高密度器件的支持之外,更新的设计工具还提供了新的功能,加速和简化了基于莱迪思FPGA的设计开发。 当系统开发人员评估选择硬件平台时,实际的硬件只占他们选择标准的一小部分。他们还会评估用于配置硬件的设计软件的易用性和支持的功能,因为这些功能可能会对整体系统开发时间和成本产生重大影响。 莱迪思软件产品线高级经理Roger Do表示:“Lattice Radiant 2.0设计软件为开发人员提供了更符合设计习惯的用户体验
发表于 2019-12-11
Lattice sensAI解决方案持续引领网络边缘超低功耗AI的开发
莱迪思半导体公司,低功耗可编程器件的领先供应商,宣布其屡获殊荣的Lattice sensAITM解决方案性能进一步提升、应用参考设计进一步优化。Lattice sensAI可以帮助OEM厂商为下一代毫瓦级智能设备赋予AI和ML功能。此次性能提升包括支持更为轻量化/高效的神经网络模型、支持更深度的量化从而在视觉应用中使用更复杂的模型处理更高分辨率或更高帧率的图像,实现更高性能的网络边缘AI。更新的参考设计可以让Lattice sensAI的客户快速轻松地创建常见的AI应用,包括全新增强版的关键词检测和人脸识别。 垂直市场营销经理Hussein Osman表示:“MCU在提供网络边缘AI应用所需的性能的同时,很难满足严格
发表于 2019-10-24
夏宇闻老师专栏

你问我答FPGA设计

北京航空航天大学教授,国内最早从事复杂数字逻辑和嵌入式系统设计的专家。

换一换 更多 相关热搜器件
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved