支持VHDL的高云综合工具Gowin Synthesis为客户带来更大的便利

2020-03-31来源: EEWORLD关键字:VHDL  高云

可编程逻辑公司-广东高云半导体科技股份有限公司(以下简称“高云半导体”)今日宣布,高云半导体自主研发的逻辑综合工具Gowin Synthesis支持VHDL(Very-High-Speed Integrated Circuit Hardware Description Language)硬件描述语言流程综合。

 

VHDL语言诞生于1982年,最初是由美国国防部开发出来供美军用来提高设计可靠性和缩减开发周期的一种使用范围较小的设计语言。1987年,VHDL被IEEE确认为标准硬件描述语言。VHDL和Verilog是当前电子系统硬件行为描述领域最主流的两种语言。此前,Gowin Synthesis已支持Verilog/System Verilog语言的全流程编译综合。

 

“VHDL语言的支持进一步完善了高云自主开发的综合工具对传统RTL语言的编译支持,也进一步满足了用户在各类开发需求下的不同语言编译或混合编译需求。”高云半导体软件资深总监刘建华博士表示,“高云自主研发的综合工具自发布一年多以来,在编译质量和用户体验上已经受到了很多客户的好评,也有很多用户在自己的设计开发过程中将Gowin Synthesis作为默认首选的综合工具,相信此次VHDL流程的支持,将为我们更多的用户带来更大的便利!”

 

VHDL编译的支持,在完善Gowin Synthesis编译流程的同时,也进一步完善了高云FPGA开发的整个工具链,高云将持续为用户提供更加快速的器件支持、更优质的编译结果和更好的用户体验。云源Ⓡ设计软件1.9.5版本将支持上述最新的逻辑综合工具,同时延续Synplify Pro的支持。


关键字:VHDL  高云 编辑:muyan 引用地址:http://news.eeworld.com.cn/IoT/ic492939.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:能量收集,没有我们想象的那么新鲜
下一篇:两节7.4V锂电池让蓝牙音箱输出相当铅酸电池12V供电的功率?

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

出租车计价器VHDL程序
    程序设计与仿真。1. 出租车计价器VHDL程序--文件名:taxi.hd --功能:出租车计价器 library IEEE;use IEEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGIC_ARITH.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;entity taxi isport ( clk_240  :in std_logic;                          --频率
发表于 2018-03-11
出租车计价器VHDL程序
为什么设计复杂系统如此之难?浅谈利用仿真攻克汽车系统
的调整成本更高,为抵消对整个系统的变动而付出更高代价。只要了解这个影响,就可以在这种变动在不能取消之前就被驳回。仿真可以做到实物硬件不能做到的事情,看到实物硬件不能看到的结果。比如,设计人员可以仿真一个在过高电压或温度值运行的系统,查看某个设备内部的电流、通量或其它状态的变量。另一个例子就是仿真能够演练嵌入式控制器在其硬件外围设备(如A/D转换器、D/A转换器、计时器等)环境下的运行。这就类似于现实世界中使用的电路内模拟器,只不过在现实世界中使用者可以在断点处真的把计时器停掉,而不仅仅是执行代码。针对VHDL-AMS语言的IEEE 1076.1标准与多语言仿真器相结合,填补了汽车系统设计工艺的空白。利用建模和仿真技术,汽车系统设计
发表于 2018-02-04
CPLD被STM32读写VHDL程序
  1    2   3 --本程序用来测试STM32对CPLD的读写操作  4   5 --测试功能如下:  6   7 --向0x05地址写入0x01,LED灯停止闪烁,写入其他数据闪烁继续  8   9 --0x03,0x04寄存器为定值,可以通过STM32读取然后使用串口输出看看是否一致 10  11   12  13 --文件名:AD.vhd 14  15 library ieee;&n
发表于 2017-01-05
总线控制逻辑的VHDL设计仿真与测试
  计算机系统是由许多具有独立功能的模块互相连接而成的。随着计算机的不断发展和广泛应用,各生产厂商除了向用户提供整套系统外,还设计和提供各种功能的插件模块,让用户根据自己的需要构成自己的应用系统或扩充原有的系统。这些模块间需要互相通信,需要有高速、可靠的信息交换通道,这就是总线。总线使得计算机各模块之间的信号线可以直接互相连接,提高了信号传输的速度。   VHDL(Very-High-Speed Integrated Circuit Hardware Description Language)是一种硬件描述语言,在电子设计领域得到广泛应用,最新版本为IEEE标准的1076-1993版,由IEEE在1993年公布。VHDL主要
发表于 2016-09-28
总线控制逻辑的VHDL设计仿真与测试
基于VHDL语言的数字频率计的设计方案
  1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂,可靠性变差,延迟增加,测量误差变大。通过使用EDA技术对系统功能进行描述,运用VHDL语言,使系统简化,提高整体的性能和可靠性。采用VHDL编程设计的数字频率计,除了被测信号的整形部分,键输入和数码显示以外,其他都在一片FPGA上实现,从而让整个系统非常精简,让其具有灵活的现场更改性,在不改变硬件电路的基础上,进一步改进提高系统的性能,使数字频率计具有高速,精确度高,可靠性强,抗干扰等优点,为数字系统进一步的集成创造了条件。   2.数字频率计的工作原理   频率测量方法中,常用的有直接测频法、倍频法
发表于 2016-09-21
基于VHDL语言的数字频率计的设计方案
高云半导体安全FPGA系列推进嵌入式产品安全开发
全球极具创新性的可编程逻辑器件供应商—广东高云半导体科技股份有限公司(以下简称“高云半导体”)在2019年发布了的安全FPGA系列产品(SecureFPGAs),因其实现了硬件PUF(物理不可克隆功能)的安全性,从而为高云半导体的μSoC FPGAs提供了信任基础。自此后,高云半导体一直在与各类安全技术人员合作开发应用案例,以便快速推进其嵌入式产品上的安全开发。  近期,纽约理工学院(NYiT)温哥华分校与高云半导体 SecureFPGAs合作开发了解决方案,并将其作为该校INCS 870网络安全顾问研究生课程的一部分。 通过与高云半导体合作,学生们使用Secure FPGA、μSoC FPGA解决通用安全问题
发表于 2020-04-21
高云半导体安全FPGA系列推进嵌入式产品安全开发
小广播
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved