采样率锁相

2020-04-07来源: eefocus关键字:采样率  锁相  示波器

采样率锁相
大多数数字示波器都有记录长度为2次幂(例如,1024点),采样率限制在1-2-5的顺序。这可能导致电力线载波波形的测量误差,因为线周期数不能得到整数倍。数字示波器用来计算测量数据,如RMS电平测量,会导致错误。

关键字:采样率  锁相  示波器 编辑:什么鱼 引用地址:http://news.eeworld.com.cn/Test_and_measurement/ic493739.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:如何正确展现输出波形的抖动特性
下一篇:示波器无源探头的重要性

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

STM32 f407 3ADC 交替 实现 7.2Msps 采样率
想用CUBE配置然后用HAL库实现F407 3ADC交替采样实现7.2MSPS采样率,网上查了很多资料,3adc交替采样的资料很少,有用寄存器配置的,但是用HAL库的基本上没有找到,只能自己摸索。首先是Pinout,值得注意的是3ADC 交替通常用到一样的通道,我用的是0通道。然后是时钟的配置ADC最快时钟是36MHz,所以系统最快只能在144MHz,要做相应的更改然后是ADC设置,这里面要选择模式是Triple interleaved Mode, DMA mode 2, delay设置为5cycle,ADC采样3cycle,Clock 要选择div2,这样能才能达到最快速度。ADC2,3 配置相类似就略过然后是DMA配置,只需要
发表于 2020-03-16
STM32 f407 3ADC 交替 实现 7.2Msps 采样率
资深工程师教你如何用示波器
  我常常看到很多小公司用的示波器过于低端,带宽低,采样率底,认为能抓到波形就行,认为没有必要买那么好的示波器,并且认为示波器操作简单,没有那么多规范。看到他们对示波器的操作,不做测试之前的准备,拿起来就用,其实那样做是不正确的,可能往往就是这个操作不正确导致测试结果失真,影响分析。即使一些很资深的工程师可能也不会注意到一些细节。不少工程师对示波器的认识度欠缺,如何更好的使用示波器还是有待提高的。下面就以我见到的很多工程师常犯的问题予以纠正,分享一下我掌握的一些知识。  1.很多工程师直接拿起探头就测试,根本不去检查探头是否需要补偿,示波器是否需要校验。只有在一些大公司或经过培训的工程师才会在使用前做准备工作  示波器使用前需要
发表于 2020-03-14
资深工程师教你如何用示波器
选择示波器需要考虑的因素
  在购买示波器之前,一定要先了解自己的产品,根据自己需要测试的对象确定自己需要购买什么样的设备。并不是设备越高大上,做出来的产品就会越好。  之前网友有总结过10条建议。如下所示:  1,您需要多少带宽  2,您需要多少个通道  3,您需求的采样率是多少  4,您需要多少存储深度  5,您需要哪些显示功能  6,您需要哪些触发功能  7,探测信号的最佳方式是什么  8,您需要哪些存档和连接功能  9,您怎样分析波形  10,最后一个,但也是同样重要的问题:演示、演示、还是演示!  对于带宽和采样率,这直接影响到能测试什么样的信号,根据3~5倍信号带宽的要求,测试10Gbps的以太网至少需要20G以上的带宽以及50Ga/s的采样率
发表于 2020-02-27
如何选择采样率,避免采样率不足对测试结果的影响
对于示波器而言,带宽、采样率和存储深度是它的三大关键指标。作为示波器关键指标的采样率如果不足会对测试结果有哪些影响呢?首先我们了解下什么是采样和采样率?通俗的讲,采样实际上是用点来描绘进入示波器的模拟信号,采样率是相邻两个采样点的时间间隔的倒数,采样率以“点/秒(Sa/s)”来表示。下图为采样原理图。根据奈奎斯取样原理:在正弦波上采样,采样频率必须大于信号频率的两倍以上才能确保从采样值完全重构原来的信号。可见示波器采样率高低对波形构建的真实性有直接的影响。采样率低会对波形产生的影响如下:1.波形失真;2.波形混叠;3.波形漏失;通过以上图示可以看出采样率低会对测试结果影响非常大,那么如何选择合适的采样率呢?1.在使用正弦插值法时
发表于 2020-02-14
如何选择采样率,避免采样率不足对测试结果的影响
采样率比带宽还低,为何能准确测量?
  市面上的高带宽功率分析仪往往采样率并不高,只有带宽的二分之一或更低。这真的合理吗?能可靠采样输入信号吗?这样的采样方法能支持高精度的电参数测量吗?对比高采样率采样,这样的采样方法有什么好处?本文将解析这一现象背后的原理。  使用较低且适当的采样率对高频信号进行采样对功率分析仪有以下意义:  1.利用等效采样原理对高频信号进行精细采样,使采样后的离散信号有更好的相位分辨率;  2.不必采用高采样率的ADC(ADC高采样率意味着转换位数的降低)。  与示波器等使用高于带宽的采样率的仪器不同(示波器需要高采样率保证还原波形的线条),功率分析仪使用低于带宽的采样率也能够保证测量结果的精度与稳定度。  对于高频信号,从采样的角度看,测量
发表于 2020-02-08
采样率比带宽还低,为何能准确测量?
Exynos4412芯片的时钟管理单元
本章介绍Exynos4412芯片的时钟管理单元(CMU)。CMU控制锁相环(PLL)并为Exynos4412芯片中的各个IP、总线和模块产生时钟。它们还与电源管理单元(PMU)通信,以便在进入某个低功耗模式之前停止时钟,以通过时钟切换来降低功耗。1.Exynos4412芯片的时钟体系介绍对于PC机来说,CPU、内存、主板、声卡、显卡等等,这些功能部件由不同的芯片组成,在实体上是相互独立的。在嵌入式系统里,一块芯片往往集成了多种功能,比如Exynos4412上面既有CPU,还有音频/视频接口、LCD接口、GPS等模块。这类芯片被称为SoC,即System on Chip,译为芯片级系统或片上系统。在Exynos 4412芯片中,它以
发表于 2020-03-26
Exynos4412芯片的时钟管理单元
小广播
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved