datasheet

FPGA在多制式视频转换系统中的应用

2008-03-28来源: bbs.mcuol.com关键字:FPGA  视频转换  多制式  Xilinx  Altera  Lattice  CPLD

FPGA 在多制式视频转换系统中的应用

1 引言
    目前, 在军事、工业和医学领域存在着大量的非标准视频系统, 其视频信号只能在专业的设备上才能播放和录制。而实际中广泛采用的是标准电视信号(PAL ,NTSC, SECAM) 或VGA 视频, 这就给这些领域内的观测监督和学术交流造成了许多困难。以医学信号为例, 目前, 国内医院很多科室的手术监控设备都是国外进口的一体式设备, 手术影像资料只能供室内的几名医生观看, 无法通过电视系统传送到外部监测。如能将非标准视频流转换为标准视频流, 无疑会给这些领域带来很大的便利。时下的视频转换系统大多存在转换速度慢、功能单一、图像质量不高的缺点, 且一般是一机一用。本文介绍了基于单片机+ FPGA 的视频制式的转换系统, 利用单片机方便的嵌入性及灵活的可编程性, 再结合FPGA 强大的逻辑控制功能很好地克服了这些弊端, 实现了实时、高质量的视频图像转换, 同时, 可以方便地改变系统参数, 实现一机多用。

2 系统设计原理简介
     不同制式视频信号间的根本区别在于扫描方式和行场频率不同。标准VGA 采用逐行扫描, 在一帧内实现对图像的完全扫描; 标准电视信号(以PAL制为例)采用隔行扫描, 利用视觉暂留, 将奇偶场恢复成一帧完整图像。而非标准视频流则无一定规律。因此, 视频转换的基本思路是将非标准视频信号经模数转换成数字信号, 在存储器中缓存, 变频读出或经过数字信号处理, 再通过数模转换恢复成标准视频流。本系统设计思
路框图如图1 所示。
 
    从原理可以看出, 只要数据读出速度高于写入速度, 就不会使图像产生突变现象, 从而达到实时处理的目的。设计中, 存储器采用2片512K×8 bit 的FIFOAL440, 它采用DRAM 工艺, 最高时钟可达80MHz,是专用的视频存储器。逻辑主控单元选用Altera 公司出品的FLEX10K50E 实现, 其门数达到5 万个, 处理速度最高可达220MHz, 很适合高速数据流处理。同步恢复采用74ACT715, 它可按编程数据产生隔行或逐行的电视行场同步信号, 非常适合于多制式输出系统。而视频恢复编码部分采用的是专用数字图像处理芯片DSP AL128, 其内置的高集成化数字处理器, 可以将逐行扫描数字信号直接恢复成标准电视信号和S-VIDEO 输出。

3 系统设计实现
    整个系统大体框架如图2 所示, 图中虚线部分均由FPGA 实现。
 
3. 1 单片机接口模块
    系统中有FIFO ,AL128 的I2C 参数和74ACT715的初始化参数及数模、模数时钟分频参数共计90 个,为避免出现繁琐的判断语句, 设计中采用FPGA 内置ROM 结构。其原理图如图3 所示。
 
图3 单片机译码原理图
    FPGA 将单片机送来的机器地址(00H~5AH )译码成芯片地址, 芯片地址总共10位, 高2位用来判断配置何种芯片, 低8位用来判断配置该芯片中第N个寄存器。再结合单片机送来的数据线和读写控制线来决定对该寄存器进行读或写操作以及写入的数据。
    74ACT715 的配置参数为12位, 配置中用两个连续的地址分别记录其高4位和低8位数据。其中, 57H~5AH为只读地址, 相应数据将控制数模、模数时钟的频率。

3. 2 I2C 配置及时钟控制模块
    本系统FPGA 的一个重要功能就是对芯片初始化和I2C 参数配置。I2C 总线是一种由飞利浦公司开发的接口总线, 利用一条数据线sdata 和一条时钟线sclk 在主从器件间进行串行通信。飞利浦公司制定了标准I2C协议, 但是, 工业上依然使用很多非标准I2C器件, 本系统的FIFO、AL128 均为非标准I2C 器件, 故要对它们分别进行配置, 利用FPGA 的逻辑控制及内置MUX 可以在不同读写时序间灵活切换, 达到对多个芯片的全双工同步数据传输。实现原理图如图4 所示。
 
图4 总线切换控制原理图
    同时, 由系统实现原理分析可知, 视频制式变换的关键在于扫描频率变化, 即,AD采样时钟频率和DA图像恢复时钟频率。这部分数字频率在系统中是由外部锁相环(PLL) 和FPGA 中的可变分频计数器实现的。其原理图如图5 所示。
 
图5 数字锁相环原理图
    与普通锁相环不同的是, 利用FPGA 的可编程性, PLL的参考频率可以由单片机配置的分频数随意更改, 使数字频率合成电路有较高的稳定性、灵活性和灵敏度。

3. 3 FIFO 控制模块
    考虑到非标准视频信号一帧图像数据量太大, 一块FIFO 放不下, 同时, 电视信号都采用隔行扫描, 数据流将按奇偶场交替输出, 故设计中用两块FIFO A、B 分别存放图像的奇偶帧, 但在图像恢复时为逐行扫描方式, 这就涉及到在两块FIFO 间交替读出数据的问题。设计中, 用两个场同步信号Vsync 间的行同步信号Hsync 做判断, 决定两块F IFO 的读写, 使数据按ABAB..... 逐行读出。该部分代码段如下, 仿真时序图见图6。
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY ctrl IS
PORT (
vsync, hsync : IN STD_LOGIC;
fifoa_en, fifob_en:OUT STD_LOGIC
);
END ctrl;
ARCHITECTURE behav OF ctrl IS
SIGNAL fifo_en: STD_LOGIC;
BEGIN
PROCESS (hsync, vsync)
BEGIN
IF vsync=''0'' THEN
fifo_en<= ''1'
ELSIF hsync''event AND hsync=''0'' THEN
fifo_en<= not (fifo_en);
END IF;
END PROCESS;
fifoa_en<= fifo_en WHEN vsync=''1'' ELSE ''1'
fifob_en<= not (fifo_en) WHEN vsync=''1'' ELSE ''1'
END behav;
 
图6 仿真时序图
    在时钟方面, FIFO 写入时钟与AD 采样时钟相等,FIFO 读出时钟与DA 恢复像素时钟相等。实时处理运动帧时, 为不在两场之间出现跳动现象, 读出时钟要高于写入时钟。在实际应用中, 为了产生分频率1024×768, 刷新频率为60 Hz 的VGA 图像, 读出时钟高达46MHz,这样的高速数据处理就必须满足一定的时延要求。以50MHz 时钟为例, 数据与时钟间的最大时延不能超过10ns (像素时钟20ns, 半周期为10ns)。经过FGPA 的Quartus 综合分析, 时钟与数据间的最大延时为3.7ns, 满足系统时延要求。一般地, 这一数据是系统最坏情况下的延时, 实际系统延时将小于仿真数据。

4 结束语
    在数字电路设计中, FPGA 发挥了越来越重要的作用, 随着FPGA 向高密度、低成本方向发展, 目前的一个趋势是把系统级功能放到FPGA 器件中。本文介绍的视频转换系统以FPGA 作为系统主控元件, 不但大大减少了电路版尺寸, 而且增强了系统可靠性和灵活性。在实际测试中, 将非标准隔行视频信号(1024行, 50Hz 场频) 成功地转换成了高清晰度的VGA 图像和标准PAL 电视图像。目前, 该系统已应用于某医院监视系统。

关键字:FPGA  视频转换  多制式  Xilinx  Altera  Lattice  CPLD

编辑:ssb 引用地址:http://news.eeworld.com.cn/gykz/2008/0328/article_711.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:四种常用FPGA/CPLD设计思想与技巧之串并转换
下一篇:FPGA可满足SMPTE视频标准对更高速率的需求

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

FPGA、可编程HPC—未来就靠你们了!

技术名词:FPGA、HPC、触发器过滤器、Github、HLS、hls4ml、Project Catapult、HWMS、ML、DNN、GEMM、Statix FPGA为高性能计算和机器学习提供了一种早期的架构专门化选项。 体系结构专门化是继续改进性能的一种选择,以克服摩尔定律中减缓技术步伐所带来的限制。无论是在功耗还是性能方面,使用特定于应用程序的硬件来加速应用程序或其中一部分,并允许使用更高效的硬件作为支撑。  考虑到为单个应用程序或工作流构建计算硬件的固有成本,这种策略不能用于所有应用程序。然而,通过将挑战组合成组,或者识别能够从加速中获益的关键工作负载或代码,很可能成为提高应用程序
发表于 2019-07-18
FPGA、可编程HPC—未来就靠你们了!

Microchip助力客户加速智能嵌入式视觉设计

该60-nA IQ降压转换器可提升各种工业和个人电子产品应用中电池的使用效率并缩小整体电源解决方案的尺寸 德州仪器(TI)于推出一款超低功率开关稳压器TPS62840,其工作静态电流(IQ)可达到60 nA,仅为业界类似器件的1/3。它可在1-µA负载下可提供80%的极高轻载效率,从而使设计人员能够延长其系统的电池使用寿命,或使用更少或更小的电池来缩小其整体电源解决方案尺寸并降低成本。此外,新型DC/DC转换器的输入电压(VIN)范围较宽,为1.8 V至6.5 V,能够支持各种化学电池和配置。 得益于这些特性及其可选择的功能,TPS62840可帮助工程师在诸多由电池供电且持续运行的工业和个人电子产品应用中克服关键
发表于 2019-07-16
Microchip助力客户加速智能嵌入式视觉设计

科技如何改造金融业?

消息传递和温和的轻推来帮助实现特定的目标 - 这就是行为经济学的实际应用。“Boteju解释说,数据驱动的机器学习也被用于解决特定的客户问题。为了实现这种新形式的银行业务,他认为银行和金融科技共同创建更广泛的生态系统至关重要。“我们如何与技术公司合作解决问题并提供解决方案 - 这对行业来说是一个巨大的挑战,”他相信。Boteju还指出,银行需要为前线员工提供支持,同时自动化许多传统角色。“我们需要为他们提供帮助客户的工具,我们也会看到创造全新的工作角色。算法力学,机器学习经验管理者,正在创建新角色,并正在塑造一整套新的要求和技能。“FPGA的崛起Xilinx全球业务开发 - 金融技术部门的Alastair Richardson解释说
发表于 2019-07-12
科技如何改造金融业?

英特尔携手WWT重塑FPGA,为世界带来灵活的加速体验

日前,WWT官方发表了一篇博客,介绍了WWT如何同英特尔合作,利用高级技术中心,展示全新的FPGA技术,让整个FPGA开发及导入变得更简单,更智能,更强大。以下是文章正文:可定制的现场可编程门阵列(FPGA)长期以来为数据中心提供了一系列优势,包括最大化计算容量和降低TCO,但它们的复杂性也是众所周知。现在,英特尔推出了新一代FPGA技术,这种技术在创新应用领域的部署更简单,更经济实惠。数据中心几十年来,FPGA因其灵活的动态可编程能力而受到高度重视,数据路径与任何给定的工作负载完全匹配,包括数据分析,图像推断,加密和压缩。借助这些多功能芯片,您可以提供更快的处理速度,更高的功效和更低的延迟服务,从而降低总体拥有成本,同时在数
发表于 2019-07-11
英特尔携手WWT重塑FPGA,为世界带来灵活的加速体验

曾引领PC时代的英特尔,如今要加入汽车行业?

方面的技术积累。 而对ADAS巨头Mobileye的收购,不仅使英特尔拥有了“CPU+FPGA+EyeQ+5G”构成的强大计算平台和通信能力,还使得英特尔收获了近70%的ADAS市场份额,以及芯片和算法协同开发带来的低成本优势。 而在业务布局方面,英特尔也主要分为两个部分: 其一,是智能座舱方面。在这一方面,英特尔拥有专门为汽车智能驾舱研发的英特尔凌动A3900处理器,基于该处理器的Apollo Lake平台,具有强大计算能力,可支持车载信息娱乐系统/车载驾驶舱、数字仪表、后座娱乐和高级驾驶辅助系统等功能。 其二,在自动驾驶领域,一方面是依托Mobileye本身所具备的自动驾驶解决方案,另一方
发表于 2019-07-10
曾引领PC时代的英特尔,如今要加入汽车行业?

高云半导体推出最新安全FPGA系列产品

全球发展最快的可编程逻辑公司广东高云半导体科技股份有限公司(以下简称“高云半导体”)宣布其安全FPGA系列产品正式发布。安全FPGA针对端点应用,实现内置的安全加密功能以消除安全攻击和边缘计算中的漏洞。随着科技的发展,日常生活中设备互联已是常态,然而,随着这些设备数量的增长,数据被窃取的威胁也在逐日增加。通过智能监控系统、智慧工厂以及汽车作为入口进行信息安全攻击已成为日常事件。为了阻止这类攻击,从边缘的安全信任根开始,一直到连接到云的安全身份验证技术已经成为迫切需求。“随着IoT的普及以及工业物联网等的兴起,产品和系统的安全性变得至关重要,”高云半导体中国区销售总监兼市场副总裁黄俊表示,“高云半导体基于PUF技术的GW1NSE芯片
发表于 2019-07-03
高云半导体推出最新安全FPGA系列产品

小广播

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved