光刻技术为什么是芯片制造的基石?

2019-06-10来源: 知乎日报关键字:光刻技术

光刻是将掩模版上的图形转移到涂有光致抗蚀剂(或称光刻胶)的硅片上,通过一系列生产步骤将硅片表面薄膜的特定部分除去的一种图形转移技术。光刻技术是借用照相技术、平板印刷技术的基础上发展起来的半导体关键工艺技术。


通俗易懂的说,集成电路制造,是要在几平方厘米的面积上,成批的制造出数以亿计的器件,而每个器件结构的也相当复杂,如图1所示。打个比方,这个规模相当于在一根头发丝的横截面积上制造几十上百万个这样的晶体管。有些类似于印刷术或者照相的技术,首选需要一个模具,然后想办法将模具上的图形结构转移到旋涂有光刻胶的基底上。然而由于要做的晶体管结构相当小,只有借用“无孔不入”的光来实现这一功能,这就是光刻技术,字面理解,就是用光来“雕刻”。


想象一下照相,物体反射的光线经过镜头,投影在底片上,然后底片上的感光材料发生变化,从而将物体“转移”到底片上,这是一个成像过程。光刻也类似,如图2所示,光源发出的光线照射在掩模版(前文说的模具)上,出射的光线已经携带了掩模版上的图形信息。掩模版就是在透明的基底(石英)上绘制出需要制作的图形结构,有图形的地方是透明的,没有图形的地方是遮光(金属铬)的,也可以反过来。携带掩模版图形信息的光线照射在旋涂有感光材料(光刻胶)的基底上,这一过程称为曝光,受到照射的位置光刻胶性质会发生改变,使其能够溶于碱性或者酸性溶液,这一过程称为显影。通过曝光和显影,掩模版上的图形就被转移到了光刻胶上,然后经过后续刻蚀或者薄膜淀积等工艺再将光刻胶上的图形转移到基底上。


根据曝光方式的不同,光刻机主要分为3种,接触式,接近式以及投影式,如图3所示。接触式光刻机是最简单的光刻机,曝光时,掩模压在涂有光刻胶的晶圆片上,优点是设备简单,分辨率高,没有衍射效应,缺点是掩模版与涂有光刻胶的晶圆片直接接触,每次接触都会在晶圆片和掩模版上产生缺陷,降低掩模版使用寿命,成品率低,不适合大规模生产。接近式光刻机掩模版与光刻胶间隔10~50μm,所以缺陷大大减少,优点是避免晶圆片与掩模直接接触,缺陷少,缺点是分辨率下降,存在衍射效应。而现今硅片光学曝光最主要的方法是投影式曝光,一般光学系统将掩模版上的图像缩小4x或5x倍,聚焦并与硅片上已有的图形对准后曝光,每次曝光一小部分,曝完一个图形后,硅片移动到下一个曝光位置继续对准曝光,这种方法有接触式的分辨率,但不产生缺陷。实际光刻机中的曝光系统复杂的多,如图4所示。



上面简述了光刻工艺的流程,在实际工艺中,一个芯片的产生要经历几十次光刻才能完成,有些结构层甚至需要多次光刻才能形成。光刻是芯片制造的核心,是IC制造的最关键步骤,在主流的微电子制造过程中,光刻是最复杂、昂贵和关键的工艺,其成本约占整个硅片加工成本的三分之一甚至更多。


说道芯片制造,不得不说摩尔定律,摩尔定律是由英特尔创始人之一戈登·摩尔于1965年提出来的。其内容为:集成电路上可容纳的电晶体(晶体管)数目,约每隔24个月便会增加一倍;经常被引用的“18个月”,是由英特尔首席执行官大卫·豪斯所说:预计18个月会将芯片的性能提高一倍(即更多的晶体管使其更快)。


摩尔定律的推动下,为了更高的新能,更低的功耗以及更低的成本,用于光刻的光源波长从436nm(G线,汞灯),405nm(H线,汞灯),365nm(I线,汞灯),248nm(DUV,汞灯KrF准分子激光),193nm(DUV,ArF),157nm(未使用),到目前最先进的13.5nm(EUV)。157nm的光源并未实际使用,而是由193nm浸没式光刻所替代(利用水的折射率大于空气的原理,如图5所示)。



之所以要不断缩小波长,就是要提高光刻分辨率,光刻分辨率,就是指能清晰分辨出硅片上相隔很近的特征图形的能力,公式是R=kλ/NA,其中k代表工艺因子,λ表示波长,NA表示曝光系统的数值孔径。可以看出,要提高光刻分辨率,需要减小光源波长,或者增大数值孔径。光刻机曝光波长与透镜数值孔径发展趋势如下表所示,193nm波长干式光刻机的极限数值孔径为0.93,之后采取浸没式光刻,数值孔径增加到1.35。分辨率高了,做的结构体积就越小,性能和功耗自然就会改善,最重要的是,成本会更低(简单的理解,同样大小的硅晶圆上,可以生产更多的芯片)



摩尔定律的驱使下,芯片器件尺寸不断缩小,对工艺的要求越来越高,最大的瓶颈就是分辨率的提高,而光刻机的发展逐渐跟不上节奏了,更小波长的光刻机难以制造,因此出现了一系列分辨率增强技术,例如离轴照明、多级光源,光学临近效应修正,移相掩模,光源掩模协同优化,多重曝光,自对准多重光刻技术等,这些技术的出现,将摩尔定律硬生生延续了下来,当然,也有人在研究光刻技术的替代技术,例如纳米压印,DSA等。


关键字:光刻技术

编辑:muyan 引用地址:http://news.eeworld.com.cn/manufacture/ic463905.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:总额358亿美元!2019上半年全球半导体行业并购案大盘点
下一篇:京东方逆袭之路

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

助力高级光刻技术:存储和运输EUV掩模面临的挑战

随着半导体行业持续突破设计尺寸不断缩小的极限,极紫外 (EUV) 光刻技术的运用逐渐扩展到大规模生产环境中。对于 7 纳米及更小的高级节点,EUV 光刻技术是一种能够简化图案形成工艺的支持技术。要在如此精细的尺寸下进行可靠制模,超净的掩模必不可少。 与所有掩模一样,用于 EUV 光刻的掩模依靠掩模光罩盒实现安全存储,以及保护它们免受光刻图案形成、检测、清洁和修复的影响。防护光罩盒必须能够使用多年,而且不会造成有害的污染或物理损坏。 专为 193 纳米沉浸式光刻而设计的光罩盒无法为 EUV 掩模提供足够
发表于 2019-07-03
助力高级光刻技术:存储和运输EUV掩模面临的挑战

光刻技术的争夺愈演愈烈

近期,半导体界掀起了一阵小小的光刻潮,原因就是浸润式光刻技术的开创者林本坚博士获得了2018年未来科学大奖-数学与计算机科学奖,并于近日进行了多次主题演讲,使半导体光刻这项高端而又略显神秘的技术形象地展示在了业界人士面前,也使得越来越多的人对它产生了兴趣,希望能够进一步了解和研讨。 这里,首先了解一下光刻技术及其发展状况。 光刻流程 光刻(photolithography)就是将掩模版(光刻板)上的几何图形转移到覆盖在半导体衬底表面的、对光辐射敏感的薄膜材料(光刻胶)上的过程。在半导体制造技术中,最为关键的是用于电路图形生成和复制的光刻技术,芯片在生产过程中需要进行 20~30 次的光刻。光刻技术在整个
发表于 2018-11-26
光刻技术的争夺愈演愈烈

一文让你知道晶圆光刻技术

在集成电路的制造过程中,有一个重要的环节——光刻,正因为有了它,我们才能在微小的芯片上实现功能。现代刻划技术可以追溯到190年以前,1822年法国人Nicephore niepce在各种材料光照实验以后,开始试图复制一种刻蚀在油纸上的印痕(图案),他将油纸放在一块玻璃片上,玻片上涂有溶解在植物油中的沥青。经过2、3小时的日晒,透光部分的沥青明显变硬,而不透光部分沥青依然软并可被松香和植物油的混合液洗掉。通过用强酸刻蚀玻璃板,Niepce在1827年制作了一个d’Amboise主教的雕板相的复制品。 Niepce的发明100多年后,即第二次世界大战期间才第一应用于制作印刷电路板,即在塑料板上制作铜线路。到1961年光刻法
发表于 2018-09-30
一文让你知道晶圆光刻技术

中国光刻领域首次国际会议在京召开

中国作为电子产品消费大国,近几年每年进口芯片花费的金额高达2000多万美元,为此国家推出集成电路发展纲要,设立大基金,全力推动集成电路产业的发展。为了加快集成电路产业发展,国内资本想通过并购国外先进半导体企业实现“弯道超车”,一度引起国外的恐慌和质疑,他们认为中国集成电路发展起来会对他们构成威胁和竞争,收购之门随之关闭。10月12-13在北京国际会议中心举办了“首届国际先进光刻技术研讨会”,本次会议由集成电路产业技术创新战略联盟主办,中国科学院微电子研究所承办,中芯国际(SMIC)、长江存储(YMTC)、华虹集团、Mentor、ASML、KLA Tencor、南大光电(Nata)、上海微电子装备(集团)股份有限公司(SMEE
发表于 2017-10-22

EV集团推出全新掩模对准光刻技术突破速度和精度极限

(TSV)、2.5D中介层以及倒装芯片。最新光刻技术要求高级半导体封装技术正在不断发展演变,包括增加器件功能和降低每单元功能成本,以便支持全新的器件类型。为促进光刻技术的发展,需满足对先进封装市场的独特要求:• 严密的对准精度• 管理调整圆晶片的翘曲和解决晶片和掩模版图尺寸不匹配实现优化覆盖的能力• 对后端加工过程中发现的厚层抗蚀剂和介电层进行充分曝光的能力• 为解决由于设备缩放而导致的收缩凸起和互连所需的更高分辨率• 满足以上要求的同时,业界需要一个具有高成本效益和生产率的光刻工具平台 EVG  IQ Aligner NT——全新自动掩模对准系统,产出率和对准精度提升两倍,为 EVG 光刻解决方案带来了全新应用
发表于 2017-03-09

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 电子设计 电子制造 视频教程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved