全球半导体四大领域营收前十 谁是最大吸金王

2019-09-23来源: 电子发烧友关键字:IDM  Fabless  晶圆代工  封装测试

全球主要半导体公司相继发布二季度财报,本文通过整理、对比已披露的2019二季度的营业收入,并按照“IDM”、“Fabless”、“晶圆代工”、“封装测试”四大领域分类统计出排名前十(部分前五)的企业,梳理其主要经济指标并进行简要分析。

 

图表一:全球半导体IDM企业前十

 

全球IDM营收前十

 

简析

 

三星电子:半导体部门仍是三星最大的盈利来源,但与去年同期的利润相比,大幅下滑了71%。如在支柱业务芯片方面,由于存储芯片价格疲软,第二季度三星电子在该业务方面净利润下降了53.1%。

 

索尼:PS4、电视及Xperia智能手机销售低于预期,同时将加大对游戏和芯片的投资。

 

英特尔:数据中心营收同比下降10%;存储业务同比下降13%。

 

东芝:能源系统及解决方案、电子设备和存储解决方案两个业务的收入有小幅下滑。

 

海力士:受到记忆体价格持续低迷,以及美中贸易战与日韩贸易摩擦等因素的冲击。

 

美光科技:DRAM和NAND的价格下降是本财季利润率下降的主要原因。

 

德州仪器:模拟产品营收为25.34亿美元,同比下滑6%;嵌入式处理产品营收为7.90亿美元,同比下滑16%。

 

英飞凌:数字安全解决方案收入下降5%。

 

恩智浦:2019年5月29日,NXP宣布已达成最终协议,以17.6亿美元的全现金资产收购迈威尔的无线连接业务。

 

意法半导体:模拟产品、微控制器和数字IC销售额有所下滑,而汽车和功率分立器件、MEMS和传感器的销售增长对冲了营收部分降幅。

 

图表二:全球半导体Fabless企业前十

 

全球十大Fabless

 

简析

 

高通:与苹果公司的和解产生了47亿美元的许可收入,这占其总营收的48%。

 

博通:运营支出较上年同期增长57%。

 

英伟达:视频游戏业务的收入下降27%;数据中心收入下跌14%。

 

联发科:由于研发投入增加8%使得营业费用增加;本季度投资收益减少。

 

超威:主要是由于占营收60%的计算和图形部门运营利润为2200万美元,而上年同期为1.17亿美元,同比下降81%。

 

微芯科技:研发投入同比增长27%。

 

赛灵思:从业务来看,通信部门营收增长66%;分地区来看,亚太地区的收入同比增长42%。

 

思佳讯:收入下降,利润下滑;本季度研发费用逾1亿美元。

 

迈威尔:以太网和Wi-Fi产品的销售较好。

 

联咏科技:研发费用占总营收的13.45%,研发投入同比增长近20%。

 

图表三:全球半导体晶圆代工企业前五

 

晶圆代工前五

 

简析

 

台积电:7纳米的出货量占晶圆总收入的21%,10纳米工艺技术贡献了3%,而16纳米则占23%。

 

联华电子:产能利用率88%。

 

中芯国际:二季度产能利用率91.1%;晶圆占营业额的94%,收入同比下降7.36%。

 

高塔半导体:研发占营收的6.15%;税前利润同比下降33%。

 

华虹半导体:由于超结和通用MOSFET产品的增长,分立器件平台营收高达9250万美元,同比增长21.7%。

 

图表四:全球半导体封装测试企业前十

 

全球十大封测

 

简析

 

日月光:半导体封装测试毛利率及净利率均较上年同期有所下降;机器设备及资本支出同比增长16%。

 

安靠:倒装芯片及晶圆级处理测试收入同比下降13%,金线键合及测试收入同比下降19%。

 

矽品精密:营业收入较上年同期下降4.01%,环比增长15.7%。

 

长电科技:销售同比降幅较大,营业利润相应减少。

 

力成科技:因各存储器大厂价格偏弱而减产,连带影响营收表现。

 

华天科技:主要是由于财务费用中的利息费用大幅增加。

 

通富微电:销售费用同比增长15%;研发费用同比增长26%,财务费用也有大幅上升。

 

京元电子:封装收入占23.4%,产品测试收入占35.7%,晶圆测试占31.6%。

 

联测:封装收入下降6.9%;测试收入下降12%。

 

欣邦:来自台湾地区的营业收入增长20.81%。

关键字:IDM  Fabless  晶圆代工  封装测试 编辑:muyan 引用地址:http://news.eeworld.com.cn/manufacture/ic475334.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:7nm+SiP封装,或成为5G时代的潮流
下一篇:中国IC发展要杜绝“低端”、 “廉价”

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

从CIDM到CIDME,共享EDA集成模式新思路
众所周知,在集成电路的IDM模式(integrateddesign and manufacture,IDM)基础上,逐步演化出新的CIDM的商业模式。CIDM(Commune IDM),就是共有共享式的IDM。要想成立先进的IDM公司,光靠一家企业很难做起来。如果5到10个芯片设计企业伙伴一起来合作比运作一个先进的代工厂更容易些,因为分担投资,产品互补,减少了资金的压力,资源共享了,顾客固定,产能利用率有保障,风险大大降低,完全实现了互惠互利,而且产品和技术能力也可以大大提升。挑战在于CIDM是五个或者更多合作伙伴共有,一方面,Fab要提供技术给这些公司,另一方面,这些公司的产品如何避免同质化竞争,目标市场也要区别。国内目前已经有
发表于 2019-07-10
士兰微:一家正在冉冉升起的中国IDM
8英寸生产线以及12寸生产线的建设,士兰微在特色工艺硬件装备的平台方面,和国际先进水平的距离正在逐步缩小,甚至在一些关键的技术点上有机会基本持平。从不被看好到国内领跑士兰微前身为杭州士兰电子有限公司,目前,是国内为数不多的以IDM(设计与制造一体化)模式为主要发展形态的综合型半导体产品公司。不过,士兰微1997年成立之初,是以纯芯片设计起家。为何公司会在后来选择走综合性发展路径?陈向东和几位创始人当时的想法是,“纯芯片设计公司,进入的门槛相对比较低,几个工程师,投入较少的资金就可以启动,所以,固守在纯芯片设计领域,可能企业的发展空间会受到限制。”IDM(设计与制造一体化)模式和Fabless(无工厂芯片供应商)模式,是半导体行业两种
发表于 2019-05-31
士兰微依托IDM模式持续布局MEMS传感器和功率器件
一体化”道路,有力地支撑了特色工艺和产品的研发,形成了特色工艺技术与产品研发的紧密互动、以及器件、集成电路和模块产品的协同发展。随着8寸芯片生产线项目投产,以及化合物半导体器件生产线项目和12寸特色工艺芯片生产线项目建设加快推进,将持续推动士兰微电子整体营收的较快成长。核心竞争力分析1、半导体和集成电路产品设计与制造一体的模式士兰微从集成电路芯片设计业务开始,逐步搭建了特色工艺的芯片制造平台,并已将技术和制造平台延伸至功率器件、功率模块和MEMS传感器的封装领域,建立了较为完善的IDM(设计与制造一体)经营模式。IDM模式可有效进行产业链内部整合, 公司设计研发和工艺制造平台同时发展,形成了特色工艺技术与产品研发的紧密互动,以及器
发表于 2019-05-12
博格华纳发布iDM高集成电驱动模块等三款新产品
2019上海车展正式开幕,博格华纳作为内燃机、混合动力和电动汽车情节好笑驱动西永解决方案的全球技术供应商,在车展现场,博格华纳发布了混动、纯电动车车载充电机、车载加热器以及iDM高集成电驱动模块三款新产品,致力于在电动化领域为客户提供集成化的综合解决方案。混动、纯电动车车载充电机车载充电机作为电动汽车中的核心零部件,其担任着将电网中的交流电转换成直流电并充入动力电池的关键任务。博格华纳发布的车载充电机不仅可以和电网电压频率完美兼容,同时还能够兼容不同电压和不要同类型的动力电池。此次发布的车载充电机共有三个版本,可以覆盖的充电功率范围为7.4kW-22kW,可兼容的电压平台范围为400V-800V。最高充电功率7.4kW的版本
发表于 2019-04-19
博格华纳发布iDM高集成电驱动模块等三款新产品
技术文章—MOS管“炸”与“不炸”,关键就在这
据手册中都会明确标注,这里我们先来解读两个参数: 1)VDS(Drain-source voltage):漏源电压标称值,反应的是漏源极能承受的最大的电压值; 2)IDM(Drain current(pulsed)):漏源最大单脉冲电流(非重复脉冲),反应的是漏源极可承受的单次脉冲电流强。  图1 开关器件参数表 器件手册一般都会提供SOA(Safe operating area)数据图表,主要和晶圆的散热、瞬间电压和电流的承受能力有关,通过IDM和VDS及器件晶圆沟道损耗的限制形成一个工作区域,称为安全工作区,如下图所示。安全工作区可以避免管子因结温过高而损坏。  图2
发表于 2019-04-08
技术文章—MOS管“炸”与“不炸”,关键就在这
X-FAB联手Efabless推出首款开源RISC-V微控制器Raven芯片
全球领先的模拟/混合信号代工厂商X-FAB Silicon Foundries和众包(crowd-sourcing)IC平台的合作伙伴Efabless Corporation, 今天宣布成功推出Efabless RISC-V的首款系统芯片(SoC)参考设计。该项目从设计到流片不到三个月的时间, 使用了基于开源工具的Efabless设计流程。该款命名为Raven的混合信号SoC基于超低功耗PicoRV32 RISC-V内核开发,Efabless已经成功在100MHz下对其进行了测试,并且根据仿真结果,该SoC应该能够在高达150MHz的频率下工作。 Raven的独特之处在于开源顶级设计(top-level des
发表于 2019-06-20
X-FAB联手Efabless推出首款开源RISC-V微控制器Raven芯片
小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 电子设计 电子制造 视频教程

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved