佳能发售面向后道工艺的3D技术i线半导体光刻机新产品

最新更新时间:2022-12-07来源: EEWORLD关键字:佳能  半导体  光刻机 手机看文章 扫描二维码
随时随地手机看文章

佳能发售面向后道工艺的3D技术i线半导体光刻机新产品


通过100X100mm超大视场曝光 实现大型高密度布线封装的量产


佳能将于2023年1月上旬发售面向后道工艺的半导体光刻机新产品——i线※1步进式光刻机“FPA-5520iV 


   image.png


为了提高半导体芯片的性能,不仅在半导体制造的前道工艺中实现电路的微细化十分重要,在后道工艺的高密度封装也备受关注,而实现高密度的先进封装则对精细布线提出了更高要求。同时,近年来半导体光刻机得到广泛应用,这一背景下,半导体器件性能的提升,需要通过将多个半导体芯片紧密相连的2.5D技术※3及半导体芯片层叠的3D※4技术来实现。


新产品是通过0.8μm的高解像力和曝光失真较小的4个shot拼接曝光,使100×100mm的超大视场曝光成为可能,从而实现2.5D和3D技术相结合的超大型高密度布线封装的量产。


1.      通过新投射光学系统以及照明光学系统的提升,能够达到0.8μm的高解像力与拼接曝光,进而实现超大视场曝光


与以往机型“FPA-5520iV LF Option”(2021年4月发售)相比,本次发售的新产品能够将像差抑制至四分之一以下。新产品搭载全新的投射光学系统、采用照度均一性更佳的照明光学系统,以及0.8μm的解像力和拼接曝光技术,能够在前一代产品52x68mm大视场的基础上,实现向100×100mm超大视场的提升。


2. 继承“FPA-5520iV”的基本性能


新产品同时也继承了半导体光刻机“FPA-5520iV”的多项基本性能。例如可以灵活应对再构成基板※5翘曲等在封装工艺中对量产造成阻碍的问题,以及在芯片排列偏差较大的再构成基板上测出Alignment mark,从而提高生产效率。


在面向半导体芯片制造的前道工艺和后道工艺中,佳能在不断扩充搭载先进封装技术的半导体光刻机产品阵营,持续为半导体设备的技术创新做出贡献。


※1. 使用了i线(水银灯波长 365nm)光源的半导体光刻设备。1nm(纳米)是10亿分之1米

※2. 1µm(微米)是100万分之1米(=1000分之1mm)。

※3. 在封装基板上设置硅中介层(对半导体芯片与封装基板之间进行电极连接的中介组件),进而排列多个半导体芯片然后紧密相连的技术。

※4. 通过TSV技术(硅通孔电极技术。为了实现高度集成化,将硅正反面进行通孔贯穿的技术)而实现层叠的技术。

※5. 从半导体光刻机前道工艺中制造的晶圆中取出多个半导体芯片原件并排列,用树脂固定成晶圆形状的基板。


〈新产品特征〉


1.通过新投射光学系统和照明光学系统的提升,实现0.8μm的高解像力和拼接曝光超大视场


为了减少投射光学系统的像差,新产品首次将应用于前道工艺光刻机的校正非球面玻璃搭载在后道工艺的光刻机上。与以往机型“FPA-5520iV LF Option”相比,新产品的像差可控制至四分之一以下,更平顺地实现shot间的拼接。


新产品对均质器进行了改良,能够提升照明光学系统的照度均一性,实现52×68 mm大视场中0.8μm的解像力。同时,新产品能够通过四个shot的拼接曝光,实现100×100mm以上的超大视场,进而实现高密度布线封装的量产。

 


image.png


  image.png  

前道工艺的标准视场26×33mm 52×68mm曝光(新产品)

曝光视场示例 50x50mm 4shot拼接曝光(新产品)


2. 继承FPA-5520iV的基本性能.


新产品继承了“FPA-5520iV”中实现的基本性能。

新产品搭载了应对较大翘曲问题的基板搬运系统,可灵活应对目前应用于移动终端封装的主流技术——FOWLP※1中存在的再构成基板出现较大翘曲的问题,这一问题也是实现量产的阻碍。

新产品搭载了大视野Alignment scope,针对芯片排列偏差较大的再构成基板,也可以测出Alignment mark。

新产品可适用于以芯片为单位进行定位并曝光的Die by Die Alignment技术。

image.png


※1  Fan Out Wafer Level Package的简称。封装技术的一种。有可以应对无基板、封装面积比芯片大且引脚较多的封装等优势。


〈什么是半导体制造的后道工艺〉


在半导体芯片的制造工艺中,半导体光刻机负责“曝光”电路图案。在曝光的一系列工艺中,在硅晶圆上制造出半导体芯片的工艺称为前道工艺。另一方面,保护精密的半导体芯片不受外部环境的影响,并在安装时实现与外部的电气连接的封装工艺称为后道工艺。


〈关于半导体光刻机解说的网站〉


我们发布了“佳能光刻机网站”,通过图片和视频等易于理解的方式说明“光刻机”的原理和性能。此外,我们还面向青少年专门开设了一个页面,帮助他们理解曝光的原理。


〈半导体光刻机的市场动向〉 


近年来,随着物联网的飞速发展,以及受新冠疫情影响使远程办公和在线活动持续增加,市场对各种半导体器件的需求也在提升。在这种情况下,除芯片精细化以外,封装的高密度布线也被认为是实现高性能的技术之一。可以预见,随着对更高性能半导体器件的先进封装需求的增加,后道工艺中的半导体光刻机市场将继续扩大。(佳能调研)

 

image.png


〈关于产品规格〉


有关产品规格的详细信息,请参考佳能主页。


1. 为方便读者理解,本文中佳能可指代:佳能(中国)有限公司,佳能股份有限公司,佳能品牌等。


关键字:佳能  半导体  光刻机 编辑:张工 引用地址:佳能发售面向后道工艺的3D技术i线半导体光刻机新产品

上一篇:人才设备搬到美国 自身经营无法做主 台积电赴美设厂引多重疑虑
下一篇:台积电产能利用率在明年上半年预计降至80% 5nm/7nm都将下滑

推荐阅读

半导体产业的三月:摩尔定律的荣光与嵌入式世界的生态扩展
华兴万邦技术经济学报告半导体产业的三月:摩尔定律的荣光与嵌入式世界的生态扩展回顾即将过去的三月,尽管本月是许多股票上市的半导体公司发布2022年年报的月份,也是很多全球重要半导体行业活动开始登场的月份,但是半导体领域内最值得关注的既不是某家公司的年报,也不是某家公司发起的大型收购。业界谈论最多的还是诸如ChatGPT这样的多模态大模型人工智能技术对半导体行业带来的机会,以及摩尔定律的提出者戈登•摩尔先生辞世引发的对行业发展规律的进一步探索。2023年3月24日,摩尔定律的提出者、仙童半导体公司(Fairchild Semiconductor)和英特尔(Intel)的联合创始人、戈登和贝蒂•摩尔基金会的联合发起人戈登•摩尔(Gordo
发表于 2023-03-31
<font color='red'>半导体</font>产业的三月:摩尔定律的荣光与嵌入式世界的生态扩展
日本宣布将限制23种芯片制造设备出口
3月31日,日本政府宣布,将从7月开始对高端半导体制造设备等23种芯片制造设备施加出口限制,以配合美国遏制中国制造先进芯片能力的举措。日本经济产业省大臣当天表示,将从7月开始对六大类23种芯片制造设备的出口加以限制,涉及芯片的清洁、沉积、光刻、蚀刻等。可能会影响到尼康(Nikon)、东京电子(Tokyo Electron)Screen Holdings Co Lt和爱德万测试公司等十几家日本企业。这位大臣没有明确指出这些措施是在针对中国,只表示设备制造商想要向任何地区进行出口,都要先得到出口许可。“我们正在履行我们作为一个技术国家的责任,为国际和平与稳定做出贡献,”并补充说其目标是阻止先进技术被用于军事目的。日本经济产业省高官表示,
发表于 2023-03-31
在Automate演进中读懂工业4.0
在Automate演进中读懂工业4.0作为莱迪思(Lattice)半导体面向智能工业系统推出的解决方案集合,Lattice Automate解决方案集合由模块化硬件平台、IP内核、易于使用的软件设计工具、参考设计和演示、以及定制设计服务构成,核心目标是为工业自动化系统的设计人员提供评估、开发和部署基于FPGA的可编程工业自动化应用所需的各种工具,加速工厂自动化进程。在最新的Automate V3.0版本中,支持OPC-UA(开放平台通信统一架构)和TSN(时间敏感网络)成为了最大看点。显而易见,这一举措背后的巨大推动力来自工业4.0。“工业4.0”是针对传统制造和工业实践大规模自动化、智能技术、广泛的机器对机器通信(M2M),以及机
发表于 2023-03-30
在Automate演进中读懂工业4.0
魏少军:有人竭尽全力想将中国死死摁在价值链的最低端
3月30日,在2023成渝集成电路产业峰会上,国家科技重大专项01专项技术总师、中国集成电路设计创新联盟理事长魏少军进行了的演讲。魏少军围绕“认识半导体产业发展的内在规律”“半导体全球供应链是产业遵循规律发展的结果”“全球半导体产业正在历经大变局”“遵循产业发展规律,迎接新的发展机遇”等内容展开详细介绍。认识半导体产业发展的内在规律魏少军指出,集成电路是一个需要持续创新投入的行业,设计方法创新、材料创新、工艺创新等,贯穿整个产业发展过程。芯片制造工艺中存在三大挑战,基础挑战精密图形、核心挑战新材料新工艺、终极挑战提升良率。光刻机是三大挑战之一,当然很重要。其实,新材料新工艺的创新更为重要。魏少军强调,要坚持以产品为中心,集成电路发展
发表于 2023-03-30
魏少军:有人竭尽全力想将中国死死摁在价值链的最低端
Nordic 半导体宣布可利用nRF Connect SDK和nRF52840多协议SoC构建Amazon Sidewalk设备
Nordic 半导体宣布可利用现有nRF Connect SDK和nRF52840多协议SoC构建Amazon Sidewalk设备Amazon Sidewalk是零连接成本的“社区”无线物联网网络,它借助普遍的Amazon Echo和Ring智能家居设备作为网关(称为Sidewalk Bridge),提供短距离蓝牙和长距离“邻里范围” 的1GHz以下无线连接。挪威奥斯陆 – 2023年3月29日 –– Nordic 半导体的蓝牙无线技术再次一马当先,参与了无线物联网领域巨大行业发展商机:Amazon Sidewalk。即日起,开发人员可以立即使用Nordic屡获奖项的nRF52840低功耗蓝牙系统级芯片(SoC)和nRF Conn
发表于 2023-03-29
Nordic <font color='red'>半导体</font>宣布可利用nRF Connect SDK和nRF52840多协议SoC构建Amazon Sidewalk设备
引入空气间隙以减少前工序中的寄生电容
引入空气间隙以减少前道工序中的寄生电容使用Coventor SEMulator3D®创建可以预测寄生电容的机器学习模型减少栅极金属和晶体管的源极/漏极接触之间的寄生电容可以减少器件的开关延迟。减少寄生电容的方法之一是设法降低栅极和源极/漏极之间材料层的有效介电常数,这可以通过在该位置的介电材料中引入空气间隙来实现。这种类型的方式过去已经用于后道工序 (BEOL) 中,以减少金属互连之间的电容 [1-4]。本文中,我们将专注于前道工序 (FEOL),并演示在栅极和源极/漏极之间引入空气间隙的SEMulator3D®模型[5]。SEMulator3D®是一个虚拟的制造软件平台,可以在设定的半导体工艺流程内模拟工艺变量。利用SEMulat
发表于 2023-03-29
引入空气间隙以减少前<font color='red'>道</font>工序中的寄生电容
小广播
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2023 EEWORLD.com.cn, Inc. All rights reserved