基于DDS芯片AD9956的LFM信号发生器

2011-09-05来源: 互联网关键字:DDS芯片  AD9956  LFM信号发生器

  本文介绍的AD9956就是一种高集成度的高性能DDS芯片,它可产生高分辨率、高扫描率、可编程的信号,可广泛地应用于雷达信号源中。

  1 AD9956的主要特点参数

  AD9956可产生μHz频率分辨率、精微电流消耗的高分辨率、可编程信号源,并可根据需要配置成多种电路,因而可用于雷达和扫描系统中FM啁啾声信号的生成、汽车雷达、测试和测量设备以及声光设备驱动器之中。

  


  AD9956的主要性能指标如下:

  ●具有400MSPS内部DDS时钟速率;

  ●带14位DAC和48位频率调谐字;

  ●带有200MHz输入的相位检测器;

  ●可进行电荷泵电流的数字控制;

  ●可对650MHz PECL驱动器的转换速率进行编程控制;

  ●1kHz失调时的相位噪音小于135dBc/Hz;

  ●160MHz时的SFDR为80dB;

  ●可进行25MBps写速度串行I/O控制;

  ●带有可编程?1~16 相位检测器和50MHz预标定器(÷M,÷N);

  ●内含可编程的RF预标定器(÷R)(R=2,4,8);

  ●工作电压为1.8V;

  ●I/O和电荷泵电源电压为3.3V;

  ●可用软件控制功耗;

  ●采用48引脚MLF封装。

  2 管脚分布

  AD9956引脚排列如图1所示。该器件的主要引脚包括串口复位信号(SYNC_I/O)、I/O更新信号(I/O UPDATE)、RF预标定器和DDS参考时钟输入(RF_IN)、

 
ECL驱动器输出(DRV_OUT)、DRV输出电流设置(DRV_RSET)、鉴相器参考输入(REF)、鉴相器振荡器反馈输入(OSC)、电荷泵电流设置(CP_RSET)、电荷泵输出(CP_OUT)、DAC模拟信号输出(IOUT)、DAC输出电流设置(DAC_RSET)以及串行数据I/O端口(SDI/O)等。

  

  3 结构原理

  AD9956的功能框图如图2所示。AD9956内部由DDS核、RF分频DAC、鉴相器/电荷泵和一个差分时钟驱动器组成。其工作特性包括精确调谐的48-bit相位累加器、可提供匹配系统时延的14-bit相位偏移字以及可提供线性扫频的24-bit频率累加器。储存在相位累加器中的瞬时值可表示正弦频率的瞬时相位。在每个系统时钟周期,相位累加器的增量由储存在控制寄存器中的频率调谐字(FTW)决定,它一般通过FTW增加其值?直到溢出(超出最大值)。由于较大的FTW会引起频繁的溢出,因此可表示更高的频率。相反,较小的FTW会导致较慢的溢出以表示较低的频率。

  4 高线性度LFM信号发生器

  线性调频连续波雷达的距离分辨力一般可由线性调频信号的带宽和线性度决定。因此在雷达应用中,产生高线性度的宽带线性调频信号至关重要。由于AD9956的调谐分辨率达10μHz。所以利用AD9956可产生高线性度的宽带线性调频连续波(LFMCW)信号。其原理图如图3所示。

  传统的PLL电路会遇到两个基本限制:首先,反馈环路上的分频器是整数值,因此环路的分辨率受限。其次,简单的分频器用在环路上时,其环路增益是静态的,这一点限制了输出频率的扫描。而AD9956把DDS部分用在了PLL环路上,这样就克服了传统PLL的两个限制。

  图3中的DDS线性扫频输出的信号经DAC转变为模拟信号后,再通过低通滤波器输入鉴相器的OSC和OSC端,鉴相器输出CP_OUT通过低通滤波器后作为VCO输入,最后再将VCO输出经过R分频器后输入到DDS的输入端。

  

  该设计中的DDS扫频起始频率为24MHz,终止频率为25MHz,最高分辨率达10μHz。VCO扫频起始频率为2.6GHz,终止频率为2.7GHz分辨率达0.01μHz。

  通过编程可以改变扫频速率及分辨率,同时可以改变输出频率。AD9956控制字的改变可通过计算机串口实现。其主过程为:首先是主复位RESET ,主要任务是清除所有的累加器并使所有的寄存器恢复为默认值;其次是送串口数据?SDI/O ,其中3-线方式只做输入,2-线方式则既做输入也做输出;第三是更新串口(I/O UPDATE),即把所有I/O缓冲器里的数据送到各自对应的寄存器中,以实现对扫频速率、分辨率及输出频率的编程。

关键字:DDS芯片  AD9956  LFM信号发生器 编辑:什么鱼 引用地址:http://news.eeworld.com.cn/mcu/2011/0905/article_5091.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:基于SPCE061A控制的红外泵液器的改进设计
下一篇:低频时钟芯片 LTC6991

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

DDS芯片AD9850与单片机的接口分析
2为其组成框图。图2中层虚线内是一个完整的可编程DDS系统,外层虚线内包含了AD9850的主要组成部分。   AD9850内含可编程DDS系统和高速比较器,能实现全数字编程控制的频率合成。一块DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据dds频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。   相位寄存器每过2N/M
发表于 2014-11-05
DDS芯片AD9850与单片机的接口分析
基于DDS芯片和集成锁相芯片构成的宽频合成器设计
摘 要:结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999 MHz,频率步进为5 Hz,相位噪声为-91 dBc/   DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PLL)的参考信号由DDS的输出信号驱动。VCO的输出频率由PLL芯片的电荷泵(CP)输出,并通过低通滤波器(LPF)后控制。频率合成器的输出信号
发表于 2013-05-25
基于DDS芯片和集成锁相芯片构成的宽频合成器设计
DDS芯片AD9850的工作原理及其与单片机的接口分析
SSOP表面封装形式。AD9850的引脚排列如图1所示,图2为其组成框图。图2中层虚线内是一个完整的可编程DDS系统,外层虚线内包含了AD9850的主要组成部分。   AD9850内含可编程DDS系统和高速比较器,能实现全数字编程控制的频率合成。一块DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据dds频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器
发表于 2013-02-16
DDS芯片AD9850的工作原理及其与单片机的接口分析
DDS芯片AD9850的工作原理及其与单片机的接口
时的10、01和串行时的10、01、11都是工厂测试用的保留控制字,不慎使用可能导致难以预料的后果。 3 单片机与AD9850的接口 AD9850 有两种与微机并行打印口相连的评估版,并配有Windows下运行的软件,可以作为应用参考,但运用单片机实现对DDS的控制与微机实现的控制相比,具有编程控制简便、接口简单、成本低,容易实现系统小型化等优点,因此普遍采用MCS51单片机作为控制核心来向AD9850发送控制字。 单片机与AD9850的接口既要客商用并行方式,也可采用串行方式,但为了充分发挥芯片的高速性能,应在单片机资源允许的情况下尽可能选择并行方式,本文重点介绍其并行方式的接口。 3.1 I/O方式并行接口 I/O
发表于 2012-03-07
DDS芯片AD9850的工作原理及其与单片机的接口
单片机控制DDS芯片设计可控数字频率源
。     DDS 是20世纪70年代发展起来的一种新的频率合成法,它将先进的数字处理技术和方法引入信号合成领域。DDS以其有别于其他频率合成技术的优越性能和特点,成为现代频率合成技术中的佼佼者。本文介绍了利用这一新的频率合成法,采用了DDS芯片AD9852产生单片机控制的DDS实用电路。 AD9852芯片的简要介绍     AD9852 是具有高集成度的DDS芯片,它使用0.35微米CMOS技术,工作电压为3.3V。AD9852的时钟高达30OMHz,内部含有4~20倍可编程参考时钟倍乘器,使得外部输入频率可以比较低。参考时钟可以单端或差分输入,经过倍乘后得到很高的内部
发表于 2012-02-09
单片机控制DDS芯片设计可控数字频率源
基于PIC单片机控制雷达跳频系统设计
,输出相位连续,频率、相位和幅度均可实现程控。因此能够与计算机紧密结合在一起,充分发挥软件的作用。在实际应用中,可以采用单片机来代替计算机对DDS芯片进行控制,实现合成频率的输出。因此在很短的时间内,DDS得到了飞速的发展和广泛的应用[3]。 1 DDS的基本原理     DDS技术是一种把一系列数字量形式的信号通过DAC转换成模拟量形式的信号的合成技术。正弦输出的DDS的原理框图如图1所示。相位累加器在A位频率控制字FCW的控制下,以参考时钟频率fc为采样率,产生待合成信号相位的数字线性序列。将其高P位作为地址码,通过查询正弦表ROM,产生S位对应信号波形的数字序列S(n),再由数/模转换器(DAC
发表于 2011-11-19
基于PIC单片机控制雷达跳频系统设计
小广播
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved