使用高速数据转换器可实现系统的快速开发

2020-10-27来源: EEWORLD关键字:高速数据转换器

无论是设计测试和测量设备还是汽车激光雷达模拟前端(AFE),使用现代高速数据转换器的硬件设计人员都面临高频输入、输出、时钟速率和数字接口的严峻挑战。问题可能包括与您的现场可编程门阵列(FPGA)相连、确信您的首个设计通道将起作用或确定在构建系统之前如何对系统进行最佳建模。

 

本文中将仔细研究这些挑战。

 

快速的系统开发

 

开始新的硬件设计之前,工程师经常会在自己的测试台上评估最重要的芯片。一旦获得了运行典型评估板所需的设备,组件评估通常会在理想情况的电源和信号源下进行。TI大多数情况下会提供车载电源和时钟,以便您可使用最少的测试台设备以及如图1所示设置的更实际的电源和信号源来运行电路板。

 

Diagram showing a typical evaluation setup for a high-speed ADC

图1:典型的ADC评估板

 

验证性能后,可将更完整的评估板的示意图和布局作为那一部分子系统的参考设计部分子。我们的数据采集和模式生成工具支持CMOS、LVDS和JESD204,并附带操作它们所需的软件。为您的高速数据转换器使用评估板用户指南,可在不到10分钟的时间内启动并运行大多数评估板。参见图2。

 

 

随着系统变得越来越复杂,您可能需要评估更广范围的用例。此时你可能会需要一块评估板。如果您的评估需求变得复杂,则可使用Python、MATLAB、LabVIEW或C ++软件通过设备评估板、采集卡解决方案和测试台设备直接与设备通信。我们支持板的一些很好的示例包括用于LVDS/CMOS的TSW1400EVM以及用于支持JESD204B串行器-解串器(SerDes)协议设备的TSW14J56EVM,如图3所示。

 

 

TI还支持单台PC上的有多评估模块原型的完整系统级模型。例如,通过将KCU105或VCU118等Xilinx FPGA开发套件连接到多个模拟-数字转换器(ADC)或数字-模拟转换器(DAC),可同时测试发送和接收通道。

 

在线CTA:

加速从概念到原型的设计。

探索我们的JESD204快速设计IP,以简化FPGA集成并缩短总体开发时间。

 

FPGA连通性以及JESD204B和JESD204C

 

您可能要解决的最大问题之一是如何在FPGA中获取数据。尽管LVDS和CMOS是简易接口,但它们在设备上每个管脚上支持的速度极其有限。随着更新型的高速数据转换器更普遍地支持> 1 GSPS的输入或输出速率,这些接口要么失去市场,要么使设计变得复杂。

 

为微电子行业制定开放标准的JEDEC创建了JESD204,通过支持超过12.5 Gbps的差分对通道速率来解决此问题。但尽管JESD204最大限度地减少了管脚数量,但它通过对并行数据进行编码和串行化或反序列化和解码增加了接口复杂性。

 

到目前为止,您不得不主要依靠JESD204知识产权(IP)块和FPGA供应商提供的支持。尽管这些IP块可很好地工作,但它们以支持任意配置的任何设备的方式提供。这意味着很难为您的特定用例进行了解和配置。您需要花费大量精力自己设计IP,或从第三方IP提供商那里寻求IP。但如果出现问题,第三方IP将需要在实现方面提供帮助和支持。

 

TI自有的JESD204快速设计IP可针对您的FPGA平台、数据转换器和JESD204模式进行预配置和优化。我们的IP需要更少的FPGA资源,同时还可针对每种特定用途进行定制。另一个优点是实现JESD204链接仅需数小时或数天,而非数周或数月的时间。

 

设备模型

 

随着直接射频(RF)采样和超快SerDes与高速数据转换器的结合变得越来越普遍,对RF和信号完整性进行建模的能力已成为成功通过首次设计的必要条件。传统上讲,大多数供应商仅为S参数模型中的ADC提供输入阻抗信息,但TI的ADC12DJ3200、ADC12DJ5200RF和ADC12QJ1600-Q1高频输入器件的目标是高达8 GHz的采样频率,现在具有包含阻抗和频率响应信息的S参数模型。

 

使用此新模型,您可模拟预期的设备行为并优化阻抗匹配。TI的策略是在支持极高的输入和输出频率的设备上提供这些模型,而阻抗匹配和实现所需的频率响应则更具挑战性。

 

在数据转换器的数字接口侧,输入/输出缓冲区信息规范(IBIS)是一种通用模型,可为CMOS和LVDS管脚提供物理层信息以及DC和AC类型的行为。对于大多数使用高速JESD204 SerDes的新型数据转换器,这些模型已改进为IBIS-算法建模接口(AMI),其中包括有助于应用均衡和预加重或后加重的有用信息。IBIS-AMI提供您所需的建模功能,使您首次即可正确使用电路板,同时实现良好的误码率、信号完整性和稳健的数据链路。图4所示为RF(绿色)和数字接口(蓝色)模型。

 

 

结论


无论您使用高速数据转换器进行设计已有一段时间,还是对高速设计还不太熟悉,都不用担心,因为TI正设计易于使用的高速数据转换器。我们构建了一个可简化所有工作的完整开发环境,如图5所示。

 

利用可轻松实现FPGA集成的现成IP、精确的RF系统模型以及市场上稳健的一组灵活、可扩展和可自动化的评估模块,您可缩短几个月的固件开发时间、减少昂贵的设计周期并加快从概念到原型的高速设计。

 

图5:典型的高速模拟-数字转换器(ADC)评估环境

 


关键字:高速数据转换器 编辑:muyan 引用地址:http://news.eeworld.com.cn/mndz/ic514481.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:ADI可增强功能和易用性无混叠ADC问市,大幅简化驱动设计
下一篇:带你了解高速转换器应用下的数字数据输出

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

弥合高速数据转换器连续波和调制信号测量之间的差异
我们一般使用连续波 (CW) 信号来描述高速模数转换器 (ADC) 和数模转换器 (DAC)。这样做的原因是:1)就 ADC 而言,CW 信号更易于通过 CW 生成器和窄带通滤波器无噪生成;2)就 DAC 而言,CW 信号更容易分析;3)它们具有许多标准参考测试,可在各种器件之间清楚地比较。然而,大多数现实系统都将高速数据转换器用于采样调制波形。弥合基于 CW 测量的各种规范和调制信号的系统要求之间存在的差异具有一定的挑战。CW 信号和调制信号之间存在两种差异,会影响高速数据转换器的行为。首先,CW 信号没有带宽——能量被限定在某个单一频率;而调制信号有带宽,能量分布于某个频率范围。其中的一个结果便是 CW 信号失真在另一个频率
发表于 2014-12-15
弥合<font color='red'>高速数据转换器</font>连续波和调制信号测量之间的差异
FPGA夹层卡简化高速数据转换器到FPGA的连接
    中国,北京 —Analog Devices, Inc. (NASDAQ: ADI)全球领先的高性能信号处理解决方案供应商,最近亮相在慕尼黑举办的2012年电子元器件展并推出一款FPGA夹层卡(FMC) FMC176,该器件结合了JEDEC JESD204B SerDes(串行器/解串器)技术,使数字和模拟设计人员得以简化高速数据转换器到FPGA的连接。    这段90秒的视频演示了如何用ADI的 JESD204B数据转换器和Xilinx Inc.公司的FPGA平台方便快速地完成原型制作:http://videos.analog.com/video
发表于 2012-11-22
FPGA夹层卡简化<font color='red'>高速数据转换器</font>到FPGA的连接
常用词汇的高速数据转换器条款-Glossary of Fre
Abstract: The glossary provides a detailed description of AC performance terms related to high-speed data converters such as ADCs and DACs. It also gives some insight into the test conditions these parameters are specified for. Aliasing/Anti-AliasingIn sampling theory, an input signal (fIN) must be sampled with at le
发表于 2011-05-26
常用词汇的<font color='red'>高速数据转换器</font>条款-Glossary of Fre
NXP计划在高速数据转换器市场上倍增份额
  荷兰恩智浦半导体(NXP Semiconductors NV)就该公司的数据转换器业务于9月8日在东京面向新闻媒体举行了说明会。负责介绍的是该公司的Maury Wood(PL High Speed Converters Manager, BL High Performance RF)。   Wood介绍说,包括NXP前身——荷兰皇家飞利浦电子(Royal Philips Electronics NV)的半导体部门时期在内,该公司在混合信号设计(模拟数字混合设计)方面拥有60年以上的经验。涉足数据转换器市场是在飞利浦时期的20世纪90年代,1998年首次上市了用于通信基础设施设备的高速数据转换器。之后,NXP将业务对象集中
发表于 2010-09-13
恩智浦推出JEDEC JESD204A 高速数据转换器
      恩智浦半导体(NXP Semiconductors)近日宣布将全力推出符合最新JEDEC JESD204A串行接口标准的高速数据转换器。恩智浦即将面市的产品组合由新型高速16位模数转换器(ADC)和数模转换器(DAC)组成,此款基于JEDEC的数据转换器将成为同系列中的领衔产品。       强调其遵守JEDEC接口标准的承诺,恩智浦将于下周参加在波士顿举行的IEEE微波理论与技术协会(MTT-S)/国际微波年会(IMS),在恩智浦站台展示符合JESD204A标准的数据转换器。展示活动将演示恩智浦DAC1408D650
发表于 2009-06-04
小广播
换一换 更多 相关热搜器件
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved