三星发布1TB硬盘 单碟容量334GB创业界之最

2007-11-09来源: 新浪科技关键字:缓存  读取  降噪  接口

三星电子8日在北京正式发布1TB(1000GB)3.5寸硬盘SpinPoint F1,其单碟容量高达334GB创业界之最,以3张碟片实现1TB大容量存储。

三星并不是第一个推出1TB硬盘的厂商,今年以来,希捷和日立已相继推出1TB大容量硬盘,不过在单碟容量上,与希捷250GB、日立200GB相比,三星SpinPoint F1以334GB暂时领先。

三星SpinPoint F1基于垂直记录技术,转速7200RPM,缓存16MB/32MB,接口SATA 3Gbps,支持NCQ技术,平均寻道读取时间8.9毫秒,平均潜伏时间4.17毫秒,拥有三星独有的节能降噪和性能增强技术。

除了1TB外,SpinPoint F1还有750GB、500GB和320GB等不同容量供选择。

关键字:缓存  读取  降噪  接口

编辑: 引用地址:http://news.eeworld.com.cn/news/embed/200711/16739.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:索尼拟与IBM东芝断交 退出下代芯片开发舞台
下一篇:不惧订单量少 众内存厂商加大DDR3生产力度

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

OPPO推双Wifi和画质增强技术提升游戏体验,下载、缓存提速

8月3日,上海ChinaJoy如火如荼进行当中,而OPPO在展会期间正式对外展示了“超现实增强画质”和“双Wi-Fi”两项新技术,这两项技术会对于提升手机游戏的体验有非常大的帮助。据集微网了解,首次参展的OPPO带来了双WiFi和超现实增强画质两项新技术。前者可以令下载速率和缓存速度提升3倍;后者则能带来更为丰富的游戏画质,目前已经适配了包括王者荣耀在没的大部分头部游戏OPPO软件工程战略总监吴振宇在现场介绍,“超现实增强画质”是高通骁龙Elite Gaming所支持的全新特性,OPPO和高通针对该特性进行了联合定制优化,以实现增强的游戏视效,“它包含了一系列图像增强算法,能在保证低功耗的同时,为玩家提供更明艳、更通透、更清晰
发表于 2019-08-06

UltraSoC为Western Digital的处理器和缓存一致性互连提供支持

面向RISC-V生态系统的嵌入式分析领先供应商UltraSoC宣布:公司已在其嵌入式分析架构中为Western Digital的RISC-V SweRV Core™处理器和相关的OmniXtend™缓存一致性互连结构提供全面支持。 两家公司已携手合作创建了一个调试和片上分析生态系统,它将为Western Digital的内部开发团队以及选择采用SweRV Core处理器来开发自有应用的第三方伙伴提供支持。  “Western Digital已被证明是RISC-V生态系统中强大的推动者,其远见卓识的技术演进之道包含了专为其目标应用而量身定制的处理器,”UltraSoC
发表于 2019-03-01

5nm缓存新技术——STT-MRAM

2018年5月29日,IMEC宣布制造了全球最小的SRAM芯片,面积缩小了24%,可适用于未来的5nm工艺。这是今年以来在5nm节点上缓存的最先进技术。 需要指出的是,本设计设计虽然适用于5-nm SRAM,但不适合逻辑单元,因为该SRAM需要3个晶体管,才能提供单个FinFET的性能,显然面积比较大且能耗较高。 图1、IMEC通过形成栅极制造SGT SRAM单元 随着制程迈向5nm甚至3nm,半导体工艺复杂性剧增导致高密度SRAM在先进技术节点处的缩小变得更为有限。为减少面积和能耗,STT-MRAM已成为替代基于SRAM的最后一级高速缓存存储器的有希望的候选者。STT-MRAM器件的核心元件是磁隧道
发表于 2019-01-14
5nm缓存新技术——STT-MRAM

英特尔第二代10nm芯片Ice Lake露出踪影,更高缓存和性能?

集微网消息,近日英特尔去年六月宣布已设计完成的Ice Lake芯片出现在了跑分平台Geekbench上。由于并不是最后的成品,所以从成绩来看得分并不高,单核跑分为4151,多核得分为7945。        这款双核四线程芯片搭载了DDR4 SODIMM内存,基频为2.6Ghz,一级指令缓存容量依然是每核心32KB,一级数据缓存则从每核心32KB增加到每核心48KB,二级缓存每核心512KB更是翻了一番。三级缓存则没有变化,在这款双核心上仍是共享式4MB。        尽管英特尔曾表示自己的10nm在工艺上远超友商台积电和三星的7nm,但实际拿出的基于Cannon Lake的 Core i3-8121U连核显都没有,同频性能
发表于 2018-10-25

最后一级缓存CodaCache™是什么技术

经过实际验证的创新性片上网络互连知识产权(IP)产品的领先供应商Arteris IP今天宣布推出独立的最后一级高速缓存CodaCache(CodaCache LLC),用于高性能的系统级芯片(SoC)。 Arteris IP 的CodaCache LLC的可配置性极强,能够在整个系统范围改善性能并省电,同时可以与Arm® AMBA®AXI接口紧密无间地整合到系统级芯片(SoC)上。它的主要好处有:• 显著地减少片上处理器等待存储器访问所浪费的时间,从而提高系统的性能• 存储器在存取时必须与片外DRAM通信,会耗费很多电能,由于CodaCache LLC能大量减少存取次数,从而降低功耗。• 在设计时,存储器的大小和组织方式
发表于 2018-09-07

单片机控制的动态数据缓存器的控制电路

  由于单片机具有功能强,使用灵活,体积小,性价比高等特点,近年来在测控系统中得到广泛应用。而在许多场合,单片机作为下位机,担负着控制数据测量、采集和向上位机传送的任务,也即起着收集、缓冲和存储数据的作用。动态存储器DRAM具有容量大,价格低的特点,适合于数据量比较大的单片机应用系统;但其不足之处在于,必须在规定的时间范围内进行定时刷新。本节介绍一种单片机控制的动态数据缓存器,通过合理设计软硬件,即可实现对DRAM的控制,特别适合性价比高的单片机系统。    控制电路    为了便于说明,给出单片机系统的部分组成电路,如图1所示。单片机采用51系列的8031,外扩16 KB的EPROM,动态存储器采用1 MB的微机内存,Jl
发表于 2018-03-15
单片机控制的动态数据缓存器的控制电路

小广播

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 数字电视 安防电子 医疗电子 物联网

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved