MIPS32 处理器强化 NXP 的创新 DTV 平台

2009-06-29来源: EEWORLD关键字:MIPS32™  NXP  MIPS  处理器

      MIPS Technologies, Inc 26日宣布,恩智浦半导体公司 (NXP Semiconductor) 已采用 MIPS32™ 24KEf 内核进行全球首款 45 纳米数字电视处理器开发。这款型号为 PNX85500 的处理器是 NXP TV550 全球单芯片数字电视平台背后的重要推动力量,可协助制造商提供许多先进的 HDTV 功能,并以无与伦比的图像质量获取互联网内容。

      市场研究公司 In-Stat 今年 5 月公布的报告指出,目前全球数字有线电视家庭用户已达到 1.24 亿户,较去年成长 27%。In-Stat 预计,这一数字将在 2013 年前增加一倍以上。

      NXP 半导体副总裁兼家庭业务部创新与技术经理 Shanthi Padmanabhan 表示:“NXP 的 TV550 是功能强大的单芯片 LCD TV 平台。它支持全球数字电视标准,并可提供先进的编程、以太网与 CI+ 安全功能,以轻松传送 IPTV 内容,包括从服务提供商直接送到电视机的新兴点播电视 (on-demand TV) 服务。我们已与 MIPS科技合作多年,共同开发高性能的数字电视系统方案。我们对这款业界第一的MIPS-Based PNX85500 充满信心,它将进一步发挥两家公司的专长,以协助全球数以百万计 DTV 用户扩展并提升其消费体验。”

      MIPS 科技公司营销副总裁 Art Swift 表示:“我们与 NXP 半导体之间长期成功的合作关系,对 MIPS 科技在 DVT 市场上的坚实的地位做出了重大贡献。我们非常荣幸,MIPS 架构成为 NXP 最新设计创新的关键元件,随着全球 DTV 需求的持续增加,这将具有进一步扩大市场占有率的潜力。”

      MIPS32 24KE 内核系列采用高性能 24K 微架构,同时集成了 MIPS  DSP 特定应用扩展 (ASE)。针对以上一系列嵌入式应用,与没有 DSP ASE 的 RISC 方案相比,这些指令可提升信号处理性能高达 200%。24KE 系列可显著降低整体SoC 片芯面积、成本和功耗。24KE 内核系列有完整的软件开发工具、MIPS DSP 库及第三方 DSP 应用网络支持,有助于 SoC 设计人员在单一设计环境中进行开发工作,并通过将 DSP 功能移植到 24KE 内核上来降低系统成本。24Kef内核增加了硬件浮点运算支持,并完全符合 IEEE 754 标准。

关键字:MIPS32™  NXP  MIPS  处理器 编辑:小甘 引用地址:http://news.eeworld.com.cn/qrs/2009/0629/article_1397.html

上一篇:龙芯师徒:本土CPU家族的理想主义色彩
下一篇:千万亿次超级计算机将用国产龙芯处理器

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

MIPS OpenTM计划中免费开源MIPS32位microAptiv核
  Wave Computing(以下简称Wave),是一家位于美国硅谷、致力于推动人工智能深度学习从边缘计算到数据中心的计算加速方案的公司。Wave今天宣布在MIPS OpenTM计划中免费开源MIPS32位microAptiv核。MIPS32位 microAptiv™ CPU被称为MIPS CPU 产品线中最小的低功耗CPU,为MCU和入门级嵌入式市场应用 (如汽车、物联网和家庭网络设备等)提供了高效、紧凑、实时的IP方案。 “MIPS 32位 microAptiv核在刚推出时就提供了比当时其他MCU核更优的时钟速度和代码密度。”Linley集团首席分析师Linley Gwennap说, “现在Wave
发表于 2019-05-14
嵌入式MIPS32 M4K处理器内核SRAM接口应用
在微控制器尺寸和成本的限制下,M4K内核内部不支持指令高速缓存(I-cache)或数据高速缓存(D-cache)的标准功能。本文重点讨论的一个内容--SRAM接口,这是MIPS32 M4K内核的一个标准功能。 M4K内核SRAM接口基本描述M4K内核SRAM接口是M4K内核的通用高速存储器接口。它可为指令存储器和数据存储器路径提供低延迟接口,支持单周期和多周期存储器存取。必须指出,SRAM接口不能直接与外部存储器件连接,若要实现外部存储连接,需使用一个外部存储控制器。必须使用固定映射表(FMT)和SRAM接口,以提供完整的存储器控制逻辑。一种是置于CPU与主存间的高速缓存,它有两种规格:一种是固定在主板上的高速缓存(Cache
发表于 2013-11-09
嵌入式<font color='red'>MIPS32</font> M4K处理器内核SRAM接口应用
基于MIPS32平台的Linux操作系统移植
引言目前,Linux作为仅次于微软Windows的操作系统已经在PC和嵌入式领域得到了广泛的应用,尤其是在嵌入式开发领域,由于Linux操作系统具有成本低,可靠性高,源码方法等显著的优点,已经成为受众多嵌入式开发者青睐的操作系统之一。目前,Linux操作系统所支持的包括X86、ARM、 MIPS、MIPS64、Sun SPARC、POWER PC、Motorola 68K、IBM S/390、Alpha、IA64、cris、parisc、sh等主要的体系结构。本文以实际项目中一个MIPS32架构的CPU和板级系统为例,阐述了如何将Linux操作系统移植到目标平台上。1 目标平台概述本文所讨论的开发平台采用的CPU是同济大学微电子
发表于 2012-04-06
SYSGO的嵌入式虚拟化技术支持MIPS32™ 处理器内核
    美普思科技公司(MIPS Technologies, Inc)与操作系统和嵌入式虚拟化技术领先供应商 SYSGO 日前共同宣布,两家公司已携手合作将 SYSGO 的嵌入式虚拟化技术带到 MIPS32™ 处理器内核。 SYSGO 的 PikeOS™ 实时操作系统(RTOS)是一个 hypervisor 虚拟化平台,能让多个应用程序和 Android™ 和 Linux 等操作系统安全地在单一硬件平台上平行运行。通过 PikeOS,MIPS 的授权客户可具备为不同任务部署 CPU 资源的灵活性,无需在系统中采用专属安全性 CPU 。 随着移动支付、跨装置间敏感资料串流、高价值媒体内容处理以及其他消费应用的兴起,微处理器和系统级
发表于 2011-11-15
嵌入式MIPS32 M4K处理器内核SRAM接口应用
    在微控制器尺寸和成本的限制下,M4K内核内部不支持指令高速缓存(I-cache)或数据高速缓存(D-cache)的标准功能。本文重点讨论的一个内容--SRAM接口,这是MIPS32 M4K内核的一个标准功能。   M4K内核SRAM接口基本描述  M4K内核SRAM接口是M4K内核的通用高速存储器接口。它可为指令存储器和数据存储器路径提供低延迟接口,支持单周期和多周期存储器存取。 必须指出,SRAM接口不能直接与外部存储器件连接,若要实现外部存储连接,需使用一个外部存储控制器。必须使用固定映射表(FMT)和SRAM接口,以提供完整的存储器控制逻辑。一种是置于CPU与主存间的高速缓存,它有两种
发表于 2011-09-21
嵌入式<font color='red'>MIPS32</font> M4K处理器内核SRAM接口应用
TRACE32®支持MIPS32® M14K™内核系列
   美普思科技公司携手劳特巴赫共同宣布:劳特巴赫的TRACE32®调试器已可支持MIPS32® M14KTM和M14KcTM处理器内核。M14K 内核采用先进的程序代码压缩技术,可提供1.5 DMIPS/MHz的高性能,并减少程序代码容量达35%,能实现显著的成本节省。 在这次共同宣布之前,劳特巴赫原已对包括MIPS32 M4K®内核在内的MIPS®架构提供广泛支持,现在更将其发展成熟、高端的TRACE32调试解决方案扩展至支持获奖的M14K内核系列。劳特巴赫同时还支持可选的iFlowtrace™。 劳特巴赫全球销售和营销经理Norbert Weiss表示:“劳特巴赫已与美普思科技公司合作多年,以支持此业界标准架构与内核
发表于 2011-09-21
小广播
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2021 EEWORLD.com.cn, Inc. All rights reserved