浅析IP高清监控摄像机图像传感器的特征

2016-10-08来源: 21ic关键字:IP  高清监控摄像  机图像传感器
IP高清摄像机从本意上讲超越了传统常用的模拟摄像机。现在市面上的高清监控摄像机已经形成以百万像素为基础,200万像素,300万像素为先导的多元化产品格局。一台IP高清网摄像机主要由视频采集、视频编码、网络传输等几部分组成。一台IP高清摄像机可以被看作一台高清摄像机和一台电脑的结合体。它通过CMOS/CCD感光器进行逐行扫描,将光信号直接能够捕获影像并通过SoC单芯片处理,直接通过IP网络进行传输,从而使用户能够通过标准的基于IP网络基础构架在本地或者远程地点实现观看、存储和管理高清视频数据。

IP高清摄像机以核心部件的图像传感器(ImageSensor)做分类的话,主要有CCD和CMOS两种。其中CMOS又细分为传统的CMOS和ExmorCMOS即背照式CMOS。CCD和CMOS就基本结构和工作原理来说,区别如下:

CCD是ChargeCoupledDevice(电荷耦合器件)的缩写,它是一种半导体成像器件,CCD电荷耦合器存储的电荷信息,需在同步信号控制下一位一位地实施转移后读取,电荷信息转移和读取输出需要有时钟控制电路和三组不同的电源相配合,整个电路较为复杂。

CMOS是ComplementaryMetal-OxideSemiconductor(互补性氧化金属半导体)的缩写,和CCD一样同为在高清摄像机中可记录光线变化的半导体,CMOS光电传感器经光电转换后直接产生电流(或电压)信号,信号读取十分简单,两者的特点如下。

CCD电荷耦合器需在同步时钟的控制下,以行为单位一位一位地输出信息,速度较慢;

CMOS光电传感器采集光信号的同时就可以取出电信号,还能同时处理各单元的图像信息,速度比CCD电荷耦合器快很多;

CCD电荷耦合器大多需要三组电源供电,耗电量较大;

CMOS光电传感器只需使用一个电源,耗电量非常小,CMOS光电传感器在节能方面具有很大优势。

IP高清摄像机的“大脑”:核心处理芯片

高清IPC的设计方案很多,但从架构上来看,主要包括两种:其一,采用CCD/CMOS传感器作为图像采集设备,配套提供实现图像处理和编码功能的SoC芯片;其二,采用前端摄影机模块,作为图像采集设备,和一个通用的ASIC或DSP进行编码和传输。由于第一种架构设计灵活,广泛被厂家采用。

在图像处理方面有三种实现方案:第一种方案采用专用的ISP处理芯片和编码处理部分,该方案较灵活,采用专用的ISP芯片稳定性好,能够保证图像的质量;第二种方案采用集成ISP的编码芯片,该方案灵活性次于第一种方案,且专用的ISP处理芯片稳定性虽高,但图像质量一般、成本较高;第三种方案采用FPGA等芯片实现信号处理及编码功能,该方案灵活性最强,但是稳定性差、成本最高、图像质量难于保证。专用ISP方案设计灵活、性价比高、可以保证图像的质量,适用于高清IPC的设计。

关键字:IP  高清监控摄像  机图像传感器

编辑:什么鱼 引用地址:http://news.eeworld.com.cn/qrs/article_2016100830861.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:视频监控采集存储卡技术应用环境分析
下一篇:汇总无线网络监控摄像机注意的十大要素

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

莱迪思为工业视觉升级推出全新CrossLink参考设计

,因此具有MIPI CSI-2接口的AP可以与SubLVDS图像传感器连接。“在工业环境中,客户有兴趣升级传统机器视觉应用,以利用新AP的处理能力和功能集,”莱迪思半导体产品营销经理Peiju Chiang说。 “莱迪思CrossLink SubLVDS至MIPI CSI-2图像传感器桥接参考设计提供了一种简单的解决方法,可解决传统接口兼容性问题,从而快速,经济高效地将重新设计的产品推向市场,无需将宝贵的时间和工程资源用于器件重新设计上。 ”SubLVDS至MIPI CSI-2图像传感器桥参考设计是免费的,用于演示莱迪思广受欢迎的CrossLink模块化IP的使用,包括像素到字节转换器,SubLVDS图像传感器接收器和CSI-2
发表于 2019-07-18

如何突破IP困局?IP产业现状解析

过去两年,关于芯片差距这个话题频频见诸报端,大家也对国产芯片的现状有了广泛的了解。但其实在更上游的IP方面,我们差距尤为明显。在笔者去年的一片题为《中国芯最薄弱的一环:IP困局如何破?》的文章里,我们对整个IP产业现状和本土IP也有了一个简约的介绍。但进入了今年上半年,业内的几则芯闻让笔者不得不再把IP这个话题再拿出来谈一下:2018年IP供应商排名一个就是早阵子,某家占领了45%市场份额的、全球最大的IP公司对华为的断供,在集成电路圈子内引起了轰动;另一件就一家本来惨淡经营IP生意的本土公司,却依赖销售做矿机芯片、销售矿机而过上了宽裕日子。这个统共不到四十亿美元的生意,为何就成为了个难以跨越的鸿沟了呢?肉眼可见的差距可以说
发表于 2019-07-17
如何突破IP困局?IP产业现状解析

ESIstream IP – 简化确定性数据序列化的设计

;ESIstream 的产品带有的信号链功能,将确定性行为扩展到整个使 ESIstream 的系统中的方法是可行的。 ESIstream VHDL 模块——发展的目标 为了使 ESIstream 更加易于使用,Teledyne e2v 的提出者 Teledyne e2v 在 2018 年底启动了一个项目,研发ESIstream Tx 和 Rx 的 IP 模块,用于行业内 FPGA 厂家(包括 Xilinx 和 Intel
发表于 2019-07-01
ESIstream IP – 简化确定性数据序列化的设计

UltraSoC获得新一轮500万英镑融资

据EETimes报道,总部位于英国的IP供应商UltraSoC日前宣布已获得500万英镑的新一轮融资,该笔资金将用来开发硬件级别的网络安全产品,在英国雇用硬件和软件工程师,并在波兰华沙开设数据科学和机器学习工程中心。凭借这笔资金,UltraSoC还将扩大在欧洲,美国,日本和中国的客户支持和商业团队。总体而言,公司CEO贝恩斯表示,计划到2020年底将员工总数从目前的35人增加一倍。UltraSoC的总融资额已增加到1900万英镑,这一轮主要以网络安全为重点的风险投资公司eCAPITAL,及空间生态系统的专业投资者Seraphim Capital主导。早期投资者则包括Indaco Venture Partners,Octopus
发表于 2019-06-25
UltraSoC获得新一轮500万英镑融资

CEVA低功耗蓝牙5.1 IP通过认证,获多家厂商采用

CEVA 宣布已经通过业界公认的Ellisys Bluetooth Qualifier™ (EBQ)测试系统完成RivieraWaves低功耗蓝牙5.1 IP的一致性测试。        CEVA副总裁兼无线物联网业务部门总经理Ange Aznar表示:“我们的低功耗蓝牙5.1和双模蓝牙5.1IP已经获得 十多家获授权许可厂商采用,能够继续引领蓝牙IP行业,使我们感到自豪。通过SIG一致性认证是确保客户获得高品质蓝牙IP的重要步骤,而Ellisys的蓝牙一致性测试系统平台使这个过程得以简化并提高效率。”        Ellisys总裁兼
发表于 2019-06-18

CEVA联手Ellisys确保其低功耗蓝牙5.1 IP 获得SIG认证

RivieraWaves低功耗蓝牙5.1 IP通过认证采用支持所有蓝牙5.1功能的Ellisys蓝牙一致性测试系统 CEVA,全球领先的智能和互联设备信号处理平台和人工智能处理器IP授权许可厂商 宣布已经通过业界公认的Ellisys Bluetooth Qualifier™ (EBQ)测试系统完成RivieraWaves低功耗蓝牙5.1 IP的一致性测试。 CEVA副总裁兼无线物联网业务部门总经理Ange Aznar表示:“我们的低功耗蓝牙5.1和双模蓝牙5.1IP已经获得十多家获授权许可厂商采用,能够继续引领蓝牙IP行业,使我们感到自豪。通过SIG一致性认证是确保客户获得高品质蓝牙IP的重要步骤
发表于 2019-06-14
CEVA联手Ellisys确保其低功耗蓝牙5.1 IP 获得SIG认证

小广播

何立民专栏

单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved