Picocom采用Andes RISC-V内核设计O-RAN SoC

2020-08-10来源: EEWORLD关键字:Picocom  Andes  RISC-V

Picocom已为其即将面世的5G小型蜂窝分布式单元(DU)片上系统(SoC)选择了AndesCore N25F RISC-V 32位内核。


Picocom是一家5G O-RAN基带半导体公司,在小型蜂窝领域拥有丰富经验。


Andes(晶心科技)是高性能,低功耗紧凑型32/64位RISC-V CPU内核的领先供应商,并且是RISC-V联盟的创始会员。


Picocom倡导“开放式RAN”(5G无线电接入网络(RAN)),这将开放供应链,使新供应商能够进入市场并参与竞争。


借助Andes高效能内核,Picocom的DU offload SoC将提供所需的灵活性,效率和性能,以应对5G小型蜂窝带来的挑战。


“Andes N25F 32位RISC-V内核虽小,但功能强大。”Picocom的总裁Peter Claydon表示:“由于其紧凑的尺寸,Picocom可以使用两个集群中的32个集群,以高达25 Gbps的线速为数据包吞吐量提供灵活的处理能力,以处理数据包。”使用小型RISC-V的群集比使用少量较大的内核更有效。这种集群化的RISC-V方法使我们能够保留最大的灵活性,以应对未来的5G NR标准更改,同时在非常苛刻的应用中提供出色的性能。”


RISC-V内核N25F是公认出色的解决方案,适用于高速控制任务和浮点密集型应用。我们很高兴Picocom认识到N25F的优势,并在集群中利用了数十个N25F,以及集成的AE350平台来设计其先进的5G小型蜂窝SoC。”Andes首席技术官兼执行副总裁苏泓萌博士说。 “这再次证明,Andes的RISC-V解决方案是满足高速协议控制的苛刻要求的理想选择,并为存储、网络和无线通信等应用提供了出色的性能。”


Claydon解释了Picocom在O-RAN中的作用:“爱立信,诺基亚和华为都有自己的ASIC,价格昂贵,Picocom是开放式架构SoC的O-RAN支持者,可以允许更多的玩家进入这一市场。”


当被问到三大网络和O-RAN网络之间的5G性能是否存在差异时,Claydon承认,一些O-RAN基础设施供应商要花一些时间才能达到爱立信、华为和诺基亚的设备的先进水平,但他补充说:“微蜂窝基站的性能不会有太大的区别。”


关键字:Picocom  Andes  RISC-V 编辑:冀凯 引用地址:http://news.eeworld.com.cn/wltx/ic505687.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:是德率先通过 5G USIM协议一致性测试场景验证
下一篇:5G全覆盖预计基站超500万,陶瓷滤波器的机会来了

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

Picocom获得CEVA DSP授权许可,用于5G新射频基础设施SoC
CEVA,全球领先的无线连接和智能传感技术的授权许可厂商(NASDAQ:CEVA) 宣布Picocom公司已经获得授权许可,在其即将发布的分布式单元(DU)基带卸载系统级芯片(SoC)中部署使用CEVA-XC12 DSP。        Picocom是致力于为5G新射频基础设施设计和销售产品的半导体企业,该公司连同Airspan、英特尔、IP Access和高通都是小蜂窝论坛(SCF) 5G功能性API (FAPI)规范的主要贡献者。这项规范旨在推动5G RAN /小蜂窝供应商生态系统发展,并且加速5G网络中开放式多供应商小蜂窝设备的部署使用。在开放式RAN
发表于 2020-05-07
<font color='red'>Picocom</font>获得CEVA DSP授权许可,用于5G新射频基础设施SoC
Imperas与Andes合作开发NX27V
虚拟平台和软件仿真公司Imperas Software宣布与Andes Technology合作开发最新的Andes Vectors Core NX27V。 这项合作满足了高级机器学习和人工智能应用的需求,使用Imperas模型和工具,系统设计人员可以使用虚拟平台和完整的软件应用程序工作负载来评估高级SoC架构分析。Vector扩展旨在支持涉及线性代数的应用程序所需的复杂算术运算,例如超级计算机,密码学,AI,ML和深度学习。 传统的或标量的ISA基于对单个数据项的操作,而Vector处理器对一系列数据项进行操作,从而加速关键计算工作量。Imperas将在圣何塞RISC-V峰会上演示RISC-V的解决方案和工具,包括模型和虚拟平台。
发表于 2019-12-10
Andes RISC-V CON 11/8北京登场 聚焦RISC-V最新应用
【台湾新竹】2018年11月5日— 32/64位嵌入式CPU核心供货商晶心科技将于11月8日在北京中关村领创空间举办「Andes RISC-V CON」,除了将介绍晶心AndeStar™ V5高效处理器核心最新系列产品,还邀请到RISC-V基金会执行总监Rick O’Connor,分享「RISC-V ISA & Foundation Overview」,谈谈基金会对于RISC-V的布局。中国RISC-V产业联盟秘书长滕岭则将代表联盟对大会发表祝贺,并分享产业联盟共同发展RISC-V产业的战略与邀请。除此之外,会议一开始将由晶心科技总经理林志明和技术长苏泓萌分别以「Unleashing Chip Design Barrier
发表于 2018-11-05
采用晶心架构芯片累计出货突破5亿颗
亚洲首家以原创性32位微处理器IP与系统芯片设计平台为主要产品的晶心科技(Andes Technology)近日宣布,在八月份晶心科技达成了两项值得庆祝的里程碑,首先采用晶心指令集架构的系统芯片出货量累计超过5亿颗,这些晶心客户的系统芯片被广泛运用于WiFi、Bluetooth、Touch screen controller、Sensor Hub、MCU、SSD controller、USB 3.0 storage等应用。其二,至2014年八月止, 晶心科技客户签约授权的合约数达成第一百份,目前晶心科技除了在台湾、中国有不错的知名度与占有率外,也成功打入韩国、日本与北美的市场,代表晶心科技的产品与技术获得各地客户的肯定。 晶心科技
发表于 2014-10-10
晶心Andes Core N9系列颠覆传统核心
   晶心科技 (Andes)描述其32位入门处理器系列应用于触控屏幕 (Touch panel) 最佳的解决方案–N903。 该产品应用于触控屏幕的范围可从用户使用2根手指到10 根手指,屏幕尺寸可从3吋到65吋,在工作效能方面,最高可达1.53 DMIPS/MHz,于SoC的角色中可扮演从精简之嵌入式控制器至完整功能之应用处理器的角色。N903是以全方位的动态低功耗设计,将没有必要的功率耗损节省到极致,绝对是设计工程师运用在Touch Panel上的最佳选择。 晶心科技(Andes) Andes Core N9系列产品,广泛涵盖触控屏幕应用领域,绵密的可组态处理器IP系列,维持了指令集兼容性与开发工具的兼容性,提供客户一个
发表于 2011-08-05
Andes Core N801省电效率的MCU处理器【晶心】
        (台湾 新竹)亚洲首家原创性32-bit CPU IP与系统芯片设计平台的晶心科技 (Andes),今天(4月28日)于北京首度正式发表最新入门款32位处理器–最佳省电效率的Andes Core™ N801,以因应8位MCU应用升级的庞大需求。 该产品不仅在省电效率(Power Efficiency)方面可达75 DMIPS/m Watt,高于一般8位 MCU 70倍以上的效率,而且只需14 K Gates。在适当的组态下,效能甚至可高达1.2 DMIPS/MHz,高于一般8位 MCU 10倍以上的效能。在硬件架构方面,除法器为基本配备,乘法器则可
发表于 2011-05-06
<font color='red'>Andes</font> Core N801省电效率的MCU处理器【晶心】
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 综合资讯 其他技术 下一代网络 短距离无线 基站与设施 RF技术 光通讯 标准与协议 物联网与云计算 有线宽带

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved