泰瑞达:芯片测试不仅是measure,更是improve

2020-01-09来源: 爱集微关键字:芯片测试

半导体检测市场的发展随着半导体产业的发展的繁荣。2018年,我国半导体检测市场规模已达到262.33亿元的规模,其中设计验证市场规模约为26亿元,前道量测检测规模约为119.46亿元,后道测试规模约116.87亿元。预计到2025年,我国半导体行业行业市场规模将不断提升,预计到2025年将分别达到816.68亿元、922.98亿元。

随着中国多家晶圆厂陆续投产及量产,国内封测厂陆续投入新产线以实现产能的配套扩张,以及本土芯片设计公司的快速成长,带动了国内半导体测试设备市场的高速增长,对半导体自动测试设备领域的龙头泰瑞达而言,中国地区同样是一个不可或缺的重要市场,该公司表示,2019年5G需求的上升是整个半导体行业的重要增长点,也是泰瑞达业务增长最快的部分。NAND闪存测试需求则是另一个推动2019年中国测试市场增长的重要力量,这两个领域将在未来继续推动中国市场的增长。

不容忽视的是,随着半导体工艺的演进,测试工程师也面临着越来越多的挑战。泰瑞达业务战略总监翟朝艳(Natalian Der)指出,首先,芯片质量标准和要求越来越高,包括消费电子、手机和汽车电子,对芯片的良率要求都在不断提升。与此同时,工艺尺寸越来越小,芯片中集成的功能越来越多,单颗芯片面积越来越大,就导致缺陷率越来越高,这给测试工作带来了极大的难度。其次,芯片更新换代越来越快,开发周期越来越短,例如68%的汽车电子芯片需要在两年内完成开发到上市的工作,这些意味着工程师需要更先进的工具来完成测试工作。最后,包括物联网、智能家居、AR/VR、自动驾驶、5G和AI等种类繁多的终端产品也造就了多样化的芯片,测试工程师需要一个更灵活的测试平台来满足各种需求。


Natalian举例说,在5G领域,相比4G带宽增长了1000多倍,采用了5G毫米波的手机里的芯片,它的RF需要多达4、5个,收发器也需要4、5个。同时5G的时延也越来越短,对于数据的分析和判断很短时间内就可以完成,也就意味着终端产品中的数量会大规模的增加。这将会导致数据量、数据传播的可信度,收发功率、在带内传播数据的失真度EVM(误差向量幅度)、带外如何防止干扰其他频段等方面,无论是对设计还是对测试工作都带来极大的挑战。

在AI领域,同样也会产生海量数据的测试挑战。因为要做很多的数能分析、收集和判断。其次,它需要大电流工作,有的甚至高达上千安培,这是很高的要求。另外就是高速I/O,在测试的时候非常的有必要。

传统意义上的半导体测试,就是将一块芯片测出来它好不好,哪些方面好,哪些方面不好。Natalian表示,实际上对测试工程师来说,测试这个环节是芯片生产过程中很重要的一个环节,现在一个重要趋势是,对一些已经发觉到不好的芯片进行Trim(微调整),修正,然后重新测试,再挑出其中哪些是好的,哪些是坏的。这可以大大提高良率,同时降低芯片的测试成本,尤其是单芯片的测试成本。“现在Trim越来越重要,在设计的过程中,可生产性设计以便后面芯片修复越来越普遍,尤其是工艺节点越来越小的现在。”她强调,“尤其对于RF和模拟芯片,可以通过Trim微调电压、电流、频率等,来让芯片最终达到想达到的设计值。RF的Trim时间甚至达到了整个设计时间的40%,有的甚至会高达50%~60%。”

面对上述测试挑战,泰瑞达有一系列的测试工具来帮助工程师应对,包括灵活、可扩展的测试架构,多样化的测试平台,支持并行测试和图形化的测试环境,可使设计工程师容易上手,更快、更好地完成更繁重的测试任务,缩短产品的上市时间,帮助客户控制成本和控制质量,甚至提高质量。“对于半导体公司来说,产品上市只有一个第一次,把这个放心交给泰瑞达肯定不会失望的。”Natalian指出,“上市时间很关键,但是在量产时更强调稳定性和效率。”

对于本土IC设计公司,Natalian看到他们发展迅猛,从世界领先的高端产品,到低端的产品,从物联网芯片到模拟芯片都有覆盖,而每个领域的芯片都有不同的测试需求。对测试行业来说,需要测试的项目越来越多,工作量越来越多,但是对于芯片公司来说,他们希望测试成本越来越低,所以希望测试设备能做的事情更多,但是成本越来越低。“泰瑞达一直朝着这个方面不断努力,在帮助IC厂商压缩测试成本方面,泰瑞达一方面通过更多的并行测试,来提高效率,一方面通过帮助提高芯片良率的方式,也可以帮助客户大大缩减测试成本。”Natalian表示。


关键字:芯片测试 编辑:北极风 引用地址:http://news.eeworld.com.cn/xfdz/ic485082.html 本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:歌尔携三产品系列亮相,涵盖VR/AR光学、MEMS传感器与SiP封测
下一篇:联想刘军:业绩突出 中国PC市场占四成份额

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

我国5G毫米波芯片研制成功并完成封装和测试,通道成本降
据科技日报报道,6月15日,中国工程院院士刘韵洁表示,南京网络通讯与安全紫金山实验室已研制出CMOS毫米波全集成4通道相控阵芯片,并完成了芯片封装和测试,每通道成本由1000元降至20元。同时,他们封装集成1024通道天线单元的毫米波大规模有源天线阵列。芯片与天线阵列力争2022年规模商用于5G系统。毫米波芯片是高容量5G移动通讯核心,长期被国外垄断,是我国短板中的短板。3月24日,工信部发布《工业和信息化部关于推动5G加快发展的通知》,提及适时发布部分5G毫米波频段频率使用规划,开展5G行业(含工业互联网)专用频率规划研究,适时实施技术试验频率许可。据悉,网络通信与安全紫金山实验室于2018年8月在南京正式揭牌,拟以国家实验室
发表于 2020-06-16
台积电计划投资$101亿,再建一座新芯片封装与测试工厂
据国外媒体报道,全球技术领先的芯片代工商台积电,拟投资101亿美元,新建一座芯片封装与测试工厂。从外媒的报道来看,台积电计划新建的这一座芯片封装与测试工厂,相关的建筑群计划明年5月全部建成,一期随后就将投入生产,初期计划雇佣1000名员工。同台积电投资建设的其他芯片生产工厂一样,计划建设的这座芯片封装与测试工厂,投资也相当庞大。外媒在报道中披露,台积电是计划投资3032亿新台币,也就是约101.5亿美元。若外媒的报道属实,投资超过100亿美元的这座芯片封装与测试工厂,就是台积电近期第二座投资超过百亿美元的工厂。5月15日,台积电在官网宣布他们拟在美国亚利桑那州新建一座5nm芯片工厂,计划2021年开始建设,2024年开始投入生产
发表于 2020-06-03
台积电计划投资$101亿,再建一座新<font color='red'>芯片</font>封装与<font color='red'>测试</font>工厂
NI和您携手打造现代化芯片测试实验室
据外媒the verge报道,ARM今日正式公布了其最新产品Cortex-A78 CPU和Mali-G78 GPU,并表示将用于2021年及以后的下一代旗舰智能手机。ARM透露,与Cortex-A77相比,Cortex-A78适用于5nm工艺,性能提升20%,功耗降低了50%。这一性能能够满足目前5G严苛的电池消耗,同时适用于多个和更大屏幕的可折叠设备。Mali-G78 GPU则最多支持24个内核,ARM表示,与G77相比,能够提高25%的图形性能。此外,ARM还宣布了全新的Cortex-X1高性能CPU。性能方面,Cortex-X1将比Cortex-A77提高30%。单Cortex-X1的核心比A77和A78要大得多,L2缓存的最
发表于 2020-05-27
利扬芯片科创板上市申请获受理,致力集成电路测试服务
4月17日,上交所正式受理了广东利扬芯片测试股份有限公司(以下简称“利扬芯片”)科创板上市申请。工艺涵盖8nm、16nm、28nm等先进制程招股书显示,利扬芯片是国内知名的独立第三方集成电路测试服务商,主营业务包括集成电路测试方案开发、12英寸及8英寸等晶圆测试服务、芯片成品测试服务以及与集成电路测试相关的配套服务。自成立以来,利扬芯片一直专注于集成电路测试领域,并在该领域积累了多项自主的核心技术,已累计研发33大类芯片测试解决方案,可适用于不同终端应用场景的测试需求,完成超过3,000种芯片型号的量产测试。公司自主研发设计的条状封装产品自动探针台、3D高频智能分类机械手等集成电路专用测试设备已运用到公司的生产实践中。公司为国内
发表于 2020-04-18
利扬<font color='red'>芯片</font>科创板上市申请获受理,致力集成电路<font color='red'>测试</font>服务
Socionext成功测试载有DNN引擎的低功耗AI芯片
SoC 设计与应用技术领导厂商Socionext Inc.(以下“公司”)宣布成功发开一款集成有量化深度神经网络(DNN)技术的原型芯片,可为小型、低功耗边缘计算设备提供先进的AI处理。 受日本新能源与产业技术综合开发机构(NEDO)委托,Socionext参与了以《先进的低功耗AI-Edge LSI技术开发》为课题的项目研究,成功完成了结合量化DNN技术的芯片测试,并确认了其运行和性能。该测试芯片搭载有“量化DNN引擎”,能以高速、低功耗执行深度学习推理处理。 目前,基于通用GPU的边缘计算处理器无法满足日益增长的人工智能处理需求。以搭载有图像识别和分析功能的边缘计算设备为例,其系统功耗和发热量与通用GPU
发表于 2020-03-20
Socionext成功<font color='red'>测试</font>载有DNN引擎的低功耗AI<font color='red'>芯片</font>
基于JTAG标准的IC芯片结构及测试原理分析
  介绍了支持 JTAG标准 的IC芯片结构、 边界扫描 测试原理以及利用边界扫描技术控制IC芯片处于特定功能模式的方法。  针对IC芯片某种特定的功能模式给出了设计思路和方法,并用两块xc9572 pc84芯片互连的PCB板为例进行设计分析和实验实现。通过实验实现,体现了边界扫描技术易于电路系统调试和方便系统设计的特点,且设计的系统控制逻辑简单方便,易于实现。  当今,微电子技术已经进入超大规模集成电路(VLSI)时代。随着芯片电路的小型化及表面封装技术(SMT)和电路板组装技术的发展,使得传统测试技术面临着巨大的挑战。在这种情况下,为了提高电路和系统的可测试性,联合测试行动小组(JTAG)于1987年提出了一种新的电路板
发表于 2020-03-11
基于JTAG标准的IC<font color='red'>芯片</font>结构及<font color='red'>测试</font>原理分析
小广播
换一换 更多 相关热搜器件
电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2020 EEWORLD.com.cn, Inc. All rights reserved