消费电子产品将从FPGA平台中获益匪浅

发布者:cxd88988最新更新时间:2009-05-12 来源: 赛灵思公司关键字:ASIC  FPGA  消费电子 手机看文章 扫描二维码
随时随地手机看文章

      每年,客户使用赛灵思的设备开发无数的新应用。因此,如果2009年在上述所有应用中,我们的器件使用量增加并成为更核心的角色,我不会感到惊讶。经过上次经济低迷和互联网衰退之后,赛灵思针对特定的应用领域建立了专门的工作团队。现在,我们有专门的团队关注有线和无线通信市场、汽车与ISM(工业、科学与医疗)、航天以及国防市场。但就像我所说的,我们客户正在以创新的方式使用我们的器件。因此,如果绿色能源等成为未来的增长点,我也不会感到任何惊讶。我相信,消费电子这个领域将从FPGA平台中获益匪浅。

      不过,所有这些应用领域都面临著严峻的设计与测试挑战,而挑战的大小在很大程度上取决于设计中计划使用的硅技术。例如,采用最新的工艺技术设计ASIC在技术上非常具有挑战性,而且成本和风险都很高。65纳米集成电路(IC)的掩膜成本超过100万美元,并且需要设计团队采用先进的设计与验证技术,以及购买和使用制造工具的设计,以确保所设计的东西就是在芯片上所得到的东西。如果在设计过程的后期发现问题,则必须重新掩膜,也就是再支付100万美元。新的工艺还会带来门泄露和相关的散热问题。工艺变异也成为一个越来越严重的问题。在工艺从45/40纳米到32纳米到22纳米的演进过程中,所有这些问题都可能变为更严重的问题。借助FPGAs,您就不必遭遇制造或掩膜问题和成本的困扰。如果对设计不满意,您可以简单地修改设计并对设备重新编程。然后,您甚至可以在系统中测试您的设计。FPGA目前提供数百万个逻辑单元,嵌入式处理器(MPU、MCU和DSP)以及高速IO模块。这意味着,您将FPGA设计复杂化,同时也很可能意味着您的逻辑验证任务将变得更加复杂。我们拥有工具(EDA和嵌入式)、知识产权和不断扩展的合作伙伴网络(知识产权、EDA和开发板),帮助客户快速地把创新推向市场。我们不仅致力于提供业内最佳的硅技术,还可以提供客户使用我们的设备进行创新时所需的顶级工具和知识产权。

      所有迹象都表明,世界经济正在步入衰退。虽然到目前为止,我们还没有看到经济衰退对电子产业和半导体行业产生全方位冲击, 但电子行业当然也不能幸免。然而,在这样一个大环境下,我相信赛灵思已经占据了有利的位置,不仅能经受住经济衰退的冲击,并且能抓住衰退期的契机成长,因为面对这场风暴, 我们的客户也将不断努力通过发展创新性技术并建立新的业务以应对企业可能遇到的危机。

      我们相信,那些计划为下一代产品开发ASIC或ASSP或购买ASSP的客户,将有可能降低终端产品的数量,并会发现为这些产品单独开发昂贵的ASIC芯片并不可行。在上一次经济衰退期,ASIC创业公司的数量从2000年的7,750个下跌到2005年的3,623个(根据Gartner Dataquest市场调查公司提供的数据,见表1)。也就是说,在经济衰退期ASIC创业公司的数量缩减了一半。自从互联网泡沫时期起,ASIC设计行业就一直没有实质性的复苏。Gartner和其他调查公司都预计ASIC行业还将持续下滑。当你得知大部分调查公司在经济衰退到来之前就对此做了不乐观的预期时,是不是感到有些恐慌?意识到历史上经济衰退对ASIC行业产生的冲击,并考虑到新的硅工艺将日趋复杂和昂贵,那么,ASIC或ASSP产品将成为小型应用的唯一可行选择。我们必须思考在这次经济萧条期间,ASIC创业公司的数量是否会再一次下降一半。关键不在于它是否会降低,而在于究竟会降多少。

      但是,电子类公司依然需要开发创新的电子技术,这些创新技术依然需要逻辑芯片。赛灵思能满足日益增长的应用所需的逻辑芯片和价格要求。此外,我们提供硬件和软件可重编程的附加利益,这些都是ASSP所不能提供的。我们还能够提供快速的周转期让客户把握住经济升温的机会,在合适的时间生产合适的产品。

关键字:ASIC  FPGA  消费电子 引用地址:消费电子产品将从FPGA平台中获益匪浅

上一篇:成功解决FPGA设计时序问题的三大要点
下一篇:FPGA面临的应用挑战及其发展趋势

推荐阅读最新更新时间:2024-05-02 20:48

FPGA市场未来成长潜力有多大?
2014年FPGA市场规模为52.7亿美元,据Green Mountain Outlook报导,研调机构Global Market Insights的最新报告显示,FPGA市场在2015~2022年间将出现8.4%的年复合成长率,届时规模可望超过99.8亿美元。   成长动能主要来自资料处理、汽车、工业和消费电子等不同终端使用产业增加的需求,其中又以智能型手机对市场的影响最大。此外,内建RAM的FPGA可增加执行讯号处理、影像增强等数码讯号处理(DSP)功能的效率,而平面显示器对于处理、显示面板应用、面板驱动程序、控制器、操作模式、电池管理使用的增加,也可望促进相关需求。   这些产品应用于医学影像设备的比率增加也将有助FPGA市
[手机便携]
基于FPGA的面阵CCD驱动电路的设计
   0 引言   CCD(Charge Coupled Devices)电荷耦合器件是20世纪70年代初发展起来的新型半导体集成光电器件。近30年来,CCD器件及其应用技术的研究取得飞速进展,特别是在图像传感和非接触测量领域的发展尤为迅速,它具有噪声低、光谱响应宽、精度和灵敏度高、可靠性好等优点。CCD成像系统主要由光学系统、驱动电路、信号处理电路和图像处理电路组成。   本文主要介绍CCD传感器驱动电路的设计,包括驱动时序产生电路、电源变换电路和驱动器电路。其中,驱动时序产生电路向CCD传感器提供正常工作所需要的各种时序脉冲;电源变换电路向CCD提供正常工作时所需的各种直流偏置电压;驱动器电路用来提高驱动时序的驱动能力。
[嵌入式]
基于<font color='red'>FPGA</font>的面阵CCD驱动电路的设计
Synopsys公司PrimeTime VX statistical sign-off 荣获DesignVision大奖
PrimeTime VX 解决方案是65nm以下设计综合变异察觉的基础 全球领先的电子设计自动化(EDA)软件工具领导厂商Synopsys宣布,在国际工程协会 (IEC)的年度Design Vision评奖中,Synopsys Galaxy 设计平台组件之一的PrimeTime VX statistical sign-off解决方案赢得ASIC和IC设计工具类最高荣誉。该奖项旨在表彰那些最令设计工程界受益的领先成果。DesignVision的全部奖项于1月30日,在美国加利福尼亚州Santa Clara举办的DesignCon上进行了揭晓。这是一次教育的盛会,同时也是一次技术展示。在此次由IEC主办的行业会议上,PrimeTim
[焦点新闻]
基于FPGA的简易频谱分析仪的设计方案
  1 引言   目前,由于频谱分析仪价格昂贵,高等院校只是少数实验室配有频谱仪。但 电子 信息类教学,如果没有频谱仪辅助观察,学生只能从书本中抽象理解信号特征,严重影响教学实验效果。   针对这种现状提出一种基于FPGA的简易频谱分析仪设计方案,其优点是成本低,性能指标满足教学实验所要求的检测信号范围。   2 设计方案   图1为系统设计总体框图。该系统采用C8051系列单片机中的 C8051F121作为控制器,CvcloneⅢ系列EP3C40F484C8型FPGA为数字信号算法处理单元。系统设计遵循抽样定理,在时域内截取一段适当长度信号,对其信号抽样量化,按照具体的步骤求取信号的频谱,并在LCD上显示信号的频谱,同时提供
[测试测量]
基于<font color='red'>FPGA</font>的简易频谱分析仪的设计方案
FPGA电路动态老化技术研究
1 引言 FPGA 是现场可编程门阵列(Field ProgrammingGate Array)的缩写,用户可以编写程序对FPGA内部的逻辑模块和I/O模块重新配置,以实现芯片的逻辑功能。近年来,FPGA芯片以其大规模、高集成度、高可靠性、投资少、保密性好、开发方便、使用灵活、可在线编程等优点得到了广泛的应用。随着FPGA电路在军工和航空航天领域的应用,其高可靠性尤为重要,为了提高电路的可靠性,最好的方法是对电路进行筛选,其中老化试验就是筛选过程中最为重要的环节之一。 考虑到FPGA 电路的工作模式比较复杂,外部需要存储器或者FLASH 对其进行配置,FPGA 才能动态工作,因此国内一般的FPGA老化技术都采用
[嵌入式]
<font color='red'>FPGA</font>电路动态老化技术研究
基于单片机和FPGA的网络数据加密实现
   1 引言   随着信息技术和网络化进程的发展,网络通信安全问题日益突出。现场可编程门阵列(FPGA)以其自身设计灵活、可靠性高的优点广泛应用于加密领域。硬件实现的加密算法不占用计算机资源.加密过程完全与外部总线隔离,具有较高的数据保护能力。算法可灵活改变,具有较强的独立性。加密机由单片机,FPGA和El通信接口组成。FPGA内部算法由VHDL语言编写。该系统适用于要求数据安全较高的场合,其终端可为计算机,银行POS机等,提供数据传输的安全性和保密性。    2 流加密解密原理及算法   2.1 流加密解密原理   流密码由密钥和密码算法两部分组成,密钥一般存储在加解密设备内部,在数据传输前已设置完成。密码算法在较长
[嵌入式]
基于单片机和<font color='red'>FPGA</font>的网络数据加密实现
采用LM201xx PowerWise®同步降压稳压器对FPGA供电
  LM201xx PowerWise®同步降压稳压器是特性丰富的产 品,能提供高达5A的连续输出电流。该系列器件在输入电 压为2.95V至5.5V的范围内工作,能将输出电压转化到低达 0.8V。集成的低源漏导通电阻(RDSON)的FET能为FPGA 所需的多电源轨提供非常有效的电源解决方案。所有器件都 以电流模式控制,提供卓越的线路稳压和负载瞬态响应,并 且仅需要两个外置补偿元件。它们的特性包括精密使能、软 启动、跟踪、欠压闭锁(UVLO)、过压保护(OVP)、过 温保护和好电源信号(PGOOD)。可用一个电容和软启动 引脚来控制启动浪涌电流,或采用一个外置电压源来跟踪或 调节多个电源的时序。所有器件无需放电便可进入预置的 输出状
[电源管理]
一种并行存储器系统的FPGA实现
   摘 要: 介绍一种可在现代小卫星上应用的高(低)位交叉并行存储系统,并给出了该存储系统控制器的FPGA实现。该系统的应用将极大地增强星上计算机的数据通信和图象处理的能力,并提高整个系统的可靠性。     关键词: 现代小卫星 星载计算机 并行存储系统 FPGA 硬件描述语言     现代小卫星,通常指80年代以后发展起来的小卫星。它建立在微电子技术,计算机(包括软件)、微型光学和机械、轻型复合材料及高精机械加工的基础上,是航天高技术发展的产物。虽然现代小卫星的体积和重量很小,成本和风险都很低,但由于选用了高新技术,整个小卫星的容量和性能,即小卫星的功能密度是很高的。而且小卫星组成星座可拓宽全新的应用领
[缓冲存储]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved