Achronix宣布用于SoC加速的Speedcore嵌入式FPGA IP产品开始供货

发布者:星辰小鹿最新更新时间:2016-10-11 关键字:架构  编程  加速器 手机看文章 扫描二维码
随时随地手机看文章
Speedcore嵌入式FPGA将吞吐量性能提高了10倍,功耗降低了50%,成本降低了90%
Speedcore 今日开始向客户出货
 
美国加利福尼亚州圣克拉拉市,2016年10月11日—Achronix Semiconductor公司(Achronix Semiconductor Corporation)今日宣布:推出可集成至客户系统级芯片(SoC)中的Speedcore™ 嵌入式FPGA(embedded FPGA ,eFPGA)知识产权(IP)产品,并即刻开始向客户供货。Speedcore是专为计算和网络加速应用而设计,它和Achronix的Speedster22i FPGA基于相同的高性能架构,而后者已于2013年开始量产出货。Speedcore eFPGA产品使用Achronix成熟的、经过验证的ACE软件设计工具。
利用Speedcore IP产品,客户可以针对其应用来定制最佳的芯片面积、功耗和资源配置。客户可以定义查找表(LUT)、嵌入式存储器以及DSP的数量。此外,客户可以定义Speedcore的宽高比、输入输出(IO)端口的连接,还可以在功耗和性能之间进行权衡。Achronix提供了Speedcore IP产品的GDS II文件,客户可直接将其集成至自己的SoC中;Achronix还提供了其ACE设计工具的一个定制化的全功能版本,客户可用来对Speedcore eFPGA的功能进行设计、验证和编程。
 “多年以来,不同的公司都一直在谈论eFPGA产品,但Achronix的Speedcore是首款向客户出货的eFPGA IP产品,它是游戏规则的改变者,”Achronix Semiconductor董事长兼首席执行官Robert Blake表示。“Achronix曾是第一家提供带有嵌入式系统级别IP的高密度FPGA的供应商。我们正在使用相同的、经过验证的技术向客户提供我们的eFPGA产品,这些客户都希望将ASIC设计的各种高效能和eFPGA可编程硬件加速器的灵活性结合在同一款芯片中。”
“FPGA作为IP集成到SOC芯片中会有很多内在的优势,长期以来,设计人员一直在寻找嵌入式FPGA用于众多不同的高性能应用,”市场研究公司Semico的ASIC与SoC首席分析师Richard Wawrzyniak表示。“Achronix现在已向开发高性能计算产品的客户提供eFPGA IP产品,为其实现从处理器卸载那些高密度计算任务到FPGA IP中,从而带来显著的性能提升。面对庞大且不断增长的高性能计算应用市场,eFPGA产品对于Achronix公司是一个令人激动的机会,也是半导体行业的巨大利好。”
Speedcore是最佳的硬件加速器
数据中心和企业中的计算与通信基础设施在指数级数据增长速率、不断变化的安全和软件虚拟化要求面前,很难再保持同步。传统的多核CPU和SoC需要可编程硬件加速器来预处理和卸载数据,从而提升其计算性能。FPGA是最佳的硬件加速器解决方案,因为随着算法的不断变化,加速器需要不断用新的功能来实现更新。对于低至中容量应用,独立的FPGA芯片是一种方便且实际的解决方案;然而,对于高容量应用,Speedcore是最佳解决方案,其可以提供的显著优势包括:
更低的功耗: 
o Speedcore以内部连线方式直接连接至SoC,从而省去了在外置独立FPGA中可见的大型可编程输入输出缓冲(IO buffer)。可编程输入输出电路的功耗占据了独立FPGA总功耗的一半。
o Speedcore的芯片面积可以根据客户最终应用的需求而定制。
o 为了更低的功耗,客户可以调整工艺技术来实现性能的平衡。
 
更高的接口性能: 
o 相比独立的FPGA芯片接口,Speedcore IP 的接口延迟更低、性能更高。Speedcore通过一个超宽的并行接口连接至ASIC,而独立的FPGA通常通过一个高延迟的串行器/解串器(SerDes)架构进行连接。
 
更低的系统成本: 
o 因为省去了可编程输入输出缓冲(IO buffer)架构,Speedcore的芯片面积比独立的FPGA小得多。
o 由于FPGA拥有较高的引脚数,为了支持这些引脚的扇出,PCB需要较多的层数,采用Speedcore IP可以避免这个问题。另外,Speedcore省去了对独立FPGA周边所有支持性元器件的需求,这些元器件包括电源调节器、时钟发生器、电平位移器、无源元件和FPGA冷却器件。
 
更高的系统可靠性和良品率: 
o 将FPGA的功能集成至一片ASIC中,可消除在印制电路板上放置一颗独立的FPGA所造成的可靠性和良率损失。
工艺技术
Speedcore以模块化方式构建,以便为客户在定义其资源需求时提供灵活性上的支持,同时也支持Achronix针对此需求快速配置Speedcore IP 产品以实现交付。此外,模块化架构也支持Achronix方便地将这项技术移植到不同的工艺技术和金属叠层上。现在已经可以提供基于台积电(TSMC)的16纳米FinFET Plus(16FF+)工艺的Speedcore IP产品,并且正在开发基于台积电的7纳米工艺的IP。
轻松评估Speedcore
Achronix的ACE设计工具包括一个Speedcore的实例,客户可以立即用它来编译其设计,以在性能、资源使用和编译时间等方面评估Speedcore IP。此外,Achronix拥有关于Speedcore功能和ASIC集成流程方面的完整文档。希望了解Speedcore芯片面积和功耗等信息的客户可以联系Achronix,以获取其特定Speedcore尺寸及工艺的详细资料。
 
关键字:架构  编程  加速器 引用地址:Achronix宣布用于SoC加速的Speedcore嵌入式FPGA IP产品开始供货

上一篇:美高森美新增图像/视频解决方案
下一篇:Xilinx宣布16nm UltraScale+ 产品提前量产

推荐阅读最新更新时间:2024-05-03 00:44

Graphcore AI加速器芯片将商业化进程
致力于开发AI工作负载加速器的英国公司Graphcore宣布了一个里程碑:其智能处理单元(IPU)已在Azure上启动。这标志着微软等大型云供应商首次公开提供对Graphcore芯片的支持。 Graphcore说,Azure上的IPU向客户开放,优先授权那些“专注于 的边界”和“在机器智能方面取得新突破”的用户。 资料显示,Graphcore(由Simon Knowles和Nigel Toon于2016年创立)迄今已从Robert Bosch Venture Capital,三星,Amadeus Capital Partners,C4 Ventures,Draper Esprit,Foundation Capital
[嵌入式]
Graphcore AI<font color='red'>加速器</font>芯片将商业化进程
ARM处理器NEON编程及优化技巧——矩阵乘法的实例
ARM的NEON协处理器技术是一个64/128-bit的混合SIMD架构,用于加速包括视频编码解码、音频解码编码、3D图像、语音和图像等多媒体和信号处理应用。本文主要介绍如何使用NEON的汇编程序来写SIMD的代码,包括如何开始NEON的开发,如何高效的利用NEON。首先会关注内存操作,即如何变更指令来灵活有效的加载和存储数据。接下来是由于SIMD指令的应用而导致剩下的若干个单元的处理,然后是用一个矩阵乘法的例子来说明用NEON来进行SIMD优化,最后关注如何用NEON来优化各种各样的移位操作,左移或者右移以及双向移位等。本节是一个用NEON优化矩阵乘法的实例。 矩阵 本节将介绍如何用NEON有效的处理一个4x4的矩阵乘法运算,这
[单片机]
ARM处理器NEON<font color='red'>编程</font>及优化技巧——矩阵乘法的实例
PLC编程:以Siemens产品为实例的技术总结
可编程逻辑控制器 (PLC) 就是一种基于微处理器的、坚固耐用的电子装置,是所有现代自动化中必不可少的设备,其涵盖领域包括: 石油和天然气、核电、炼钢和废水处理等重加工领域 强调控制离散任务的行业——含一般工厂自动化、自动化仓储、包装、食品、饮料以及医疗设备制造 当然,PLC 并不是自动控制的唯一选择。基于继电器的系统在大量应用中仍必不可少,而在许多需要采用不同程度的分布式控制的机器设计和系统中,可编程自动控制器 (PAC) 或工业 PC (IPC) 以及面板 PC(带有控制电子设备的人机接口)则是备选方案。运行工业级微软 Windows 操作系统的 PAC 和 IPC 尤其具有极高的设计灵活性。 所有这些控制系统都使用
[嵌入式]
PLC<font color='red'>编程</font>:以Siemens产品为实例的技术总结
华为的人工智能架构是否更适于人工智能时代的数据中心?
近日,华为庆祝其AI Fabric智能无损数据中心网络解决方案通过了国际测试组织Tolly Group的比对测试。 结果表明,在面向人工智能时代的数据中心典型服务场景中,华为的AI Fabric表现优于业内其他主流厂商。 该公司正在对冲对人工智能的押注,因为它自己的全球产业愿景报告预测,到2025年,人工智能采购率将达到86%,而利用人工智能做出决策、重塑商业模式和生态系统,以及重建客户体验,将是一个关键驱动力。 在Tolly的测试中,华为的数据中心交换机网络解决方案与其他主流供应商解决方案(包括思科和迈络思)在人工智能时代数据中心的三个典型应用场景中进行了比较,包括高性能计算、人工智能/机器学习和分布式存储。 这
[嵌入式]
高集成度电源管理IC支持用户编程
欧胜微 电子 有限公司(Wolfson)推出一款高集成度的 电源管理 解决方案WM8320,可为便携式多媒体设备提供最大化的处理器性能和更长的电池寿命。 欧胜WM8320器件典型应用框图。 M8320是欧胜WM83xx电源管理产品系列的最新成员,该器件旨在为基于ARM处理器的多种应用提供体积更小、效率更高和成本更低的解决方案。WM8320结合了欧胜专有的BuckWise稳压器技术,使其电源管理 集成电路 (PMIC)能够处理用户开关不同的产品功能时在 电源 需求方面的切换。欧胜的新型Buckwise稳压器技术提供业内一流的瞬态性能,消除经常因电源需求的快速变化而导致的供电输出的扰动,而无需添加额外的
[电源管理]
西门子SCL语言编程系列讲31-队列的算法
队列的特点是数据先入先出(简称FIFO),队列在工业现场的使用比较的多,特别是在过程控制领域。在流水线上很多采用FIFO进行逻辑控制。队列的特点为是:首先要有入列数据,然后告诉队列 是入列还是出列。当然还要判断入列数据的存储指针是否达到存储区的最大位置。队列存储区一般为PLC的数组。队列的程序需要知道Variant数据引用的知识点。若要了解可以看我前期视频。入列就是把数据依次存放在存储区,而出列则是把存储区的数据依次清空。 触摸屏画面: FB程序块的形参定义: SCL主要程序:
[嵌入式]
西门子SCL语言<font color='red'>编程</font>系列讲31-队列的算法
Allegro MicroSystems 公司发布新型用户可编程线性霍尔效应传感器 IC
Allegro MicroSystems 公司推出带脉宽调制输出的新型用户可编程线性霍尔效应传感器 IC。A1356 是一款具有极高载波频率(2 kHz)的装置,它进一步完善了 Allegro 现有的带脉宽调制输出的线性装置系列。该装置主要针对汽车市场的档位检测、拨叉、离合器和空档应用,以及工业市场的关键应用。 A1356 是一款带脉宽调制 (PWM) 集电极开路输出的高精度用户可编程线性霍尔效应传感器。PWM 输出信号的占空比 (DC)(信号频率:2 kHz)与施加的磁场成正比例。A1356 装置能通过其内置霍尔传感器元件将模拟信号转换为数字编码 PWM 输出信号。数字编码 PWM 输出的耦合抗扰性远远超出了模拟输出信
[传感器]
Allegro MicroSystems 公司发布新型用户可<font color='red'>编程</font>线性霍尔效应传感器 IC
松下推出适用于可编程逻辑控制器的“PA-N继电器”
松下公司宣布已成功研发出 PA-N继电器 ,并将于2016年4月推出该产品。该新产品符合国际电工委员会(IEC)标准,并通过美国保险商实验室(UL)用于控制工厂生产设施的可编程逻辑控制器标准的认证。该产品实现了3,000V的高击穿电压,同时具有良好的抗冲击性能和低功耗。其有望协助PLC(可编程逻辑控制器)制造商开发符合这些新标准的产品。 应用领域: 可编程逻辑控制器、工业设备等的输出。
[嵌入式]
松下推出适用于可<font color='red'>编程</font>逻辑控制器的“PA-N继电器”
小广播
502 Bad Gateway

502 Bad Gateway


openresty
502 Bad Gateway

502 Bad Gateway


openresty
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

502 Bad Gateway

502 Bad Gateway


openresty
502 Bad Gateway

502 Bad Gateway


openresty
502 Bad Gateway

502 Bad Gateway


openresty
随便看看
    502 Bad Gateway

    502 Bad Gateway


    openresty
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
502 Bad Gateway

502 Bad Gateway


openresty