基于DSP和CPLD的光纤陀螺信号采集系统设计

发布者:Leishan最新更新时间:2012-07-16 来源: 现代电子技术 关键字:光纤陀螺  CPLD  信号采集系统 手机看文章 扫描二维码
随时随地手机看文章
0 引言
    光纤陀螺作为一种新型的惯性器件,近年来得到越来越多的关注,因为它有许多其他陀螺无法比拟的优越性,比如结构简单,精度高,动态范围大,抗电磁干扰,无加速度引起的漂移且成本低,可靠性好等。陀螺可以为载体提供准确的角速度和角位移等信号,完成对运动体的姿态和运动轨迹控制。其优良的品质使自身能够满足军工和民用对惯性器件苛刻的要求,并得到广泛的应用。
    惯性器件的性能直接影响到控制系统本身的稳定性能,所以光纤陀螺被应用到空空导弹中时,需要对陀螺的特性有充分的了解,为此构建了一个陀螺采集系统,以实现对陀螺信号的采集及特性分析。

1 光纤陀螺的工作原理
    光纤陀螺是激光陀螺的一种,其基本原理基于Sagnac效应,即用光纤绕制成环柱形光路,光源发出的光经过分束器分为两束之后,送到光纤中,随着陀螺的转动,分别沿顺时针和逆时针方向传输,经过一周后,这两束相反方向传播的光回到分束器中形成干涉,当光纤形成的环状回路不转动时,顺、逆光程到达分束器的时间相等,两束光的相位差为零;当环状回路转动时,顺、逆光程就产生差异,在一段时间内分束器已从A点转到了A’点,对顺时针传播的光束,当它再次到分束器时多走了AA’的路程(如图1所示)。可以根据两束光的相位差来获得回路转动的角速度。光纤的检测灵敏度和分辨率比激光陀螺提高了几个数量级。

c.JPG



2 系统构成及其工作原理
    本文设计的信号采集系统通过双口RAM实现上位机与DSP的通信,控制板采用DSP+CPLD的方式,控制AD芯片完成多路光纤陀螺数据的采集。系统工作流程为DSP接收到上位机通过双口RAM传来的采集指令,通过地址/数据总线与CPLD进行通信,控制AD芯片对外部的多路陀螺信号进行采集,之后通过双口RAM送到上位机,上位机实现各种图形界面操作和后端信号处理,对所采集的信号进行分析。系统原理框图如图2所示。

a.JPG[page]

3 系统硬件结构
    系统主要由DSP芯片TMS320F2812、双口RAMCY7C131,CPLD芯片EPM7128T1100、ADC芯片ADS8364以及传感器信号调理电路组成。
    DSP主要负责与上位机通信,以及和CPLD共同控制AD实现对多路光纤陀螺数据的采集,这里选用TI公司生产的TMS320F2812。该芯片专门为控制系统应用而设计,它采用1.8 V的内核电压,具有3.3 V的外围接口电压,片内存储容量为18 KB SRAM,128 KB FLASH,最高主频150 MHz,片内集成有多种外设接口。
    双口RAM主要输出数据采集指令并接收DSP传送的陀螺值。选用的双端口RAM型号为CY7C131,采用5 V供电,容量为1K×8 b,实际使用数据交换区为256×8 b。在256 B的存储空间内分为两个数据区,一个数据区(A)存放上位机下发的指令信息,另一个数据区(B)存放采集的陀螺数据信息。由于控制DSP与上位机对双口RAM的读写速度不同,为防止由于速度不匹配造成的读写冲突,在软件中相应的存储区设置读写标志位,通过此标志位来确定双端口RAM的读写状态。
    在本系统中,CPLD是一个重要的组成部分,由CPLD组成的逻辑控制模块接收DSP传送过来的动作命令,控制AD某通道进行数据采集。这里选用Altera公司的EPM7128芯片。CPLD作为一个单独的控制执行结构,通过编写相应VHDL代码,即可生成相应的操作电路,实现对各种输入信号的锁存、判断和对控制信号的执行。
    A/D转换芯片选用TI公司的高速、低功耗、六通道同步采样的16 b转换器ADS8364,可保证采样精度达到12位以上。芯片内部包含六个采样保持器,可保证六路信号同时采样;信号输入范围为0~5 V,最大转换速度250K,可以满足电位计、旋变信号采集速度和精度的要求。并且数字逻辑电平为3.3 V。考虑到数据采集处理系统的采样频率一般较高,如果用DSP直接控制ADS8364的访问,将占用DSP较多的资源,同时对DSP的实时性要求也较高。因此在本系统设计中,用CPLD实现ADS8364的接口控制电路。
    陀螺模拟信号是-5~+5 V差分信号,通过信号调理,转化到0~5 V之间。当转速低的时候,因受系统影响信号上有毛刺,需要进行滤波,设计一个RC低通滤波电路去掉高频干扰即可。

4 系统软件流程
    系统中DSP软件代码主要由两部分组成:与上位机通信和对陀螺信号的采集。软件开发在CCS3.1(Code Composer Studio)中进行。TMS 320F2812的主程序流程如图3所示。

d.JPG


    系统上电后,首先完成DSP中各个寄存器的初始化,包括配置RAM模块,设置定时器、中断等,然后系统进入循环等待状态。进入中断,首先对双口RAM进行查询,监测是否有采集指令下发,如果有,则启动A/D,然后把数据通过双口RAM传给上位机,否则返回循环等待状态。

[page]

5 系统抗干扰设计
    为了保证控制系统工作时的稳定性和可靠性,在系统设计时应充分考虑到系统工作时的各种干扰情况,避免在设计完成后再去进行抗干扰的补救措施。电路板上每个IC的每个电源引脚要并接一个0.1μF高频电容,以减小IC对电源的影响;控制系统的驱动部分和控制部分应完全隔离,在控制信号加到驱动模块时应采用光耦隔离;对于大电流,频繁切换的元件,为了有效地减少由于发热引起的不稳定,在芯片上加上散热片;PCB布线时,电源线和地线要尽量粗,除减小压降外,更重要的是降低耦合噪声。数字地和模拟地的隔离,最后在一点接到一起等等。总之在设计中尽可能提高系统的抗干扰能力。

6 试验验证及分析
    试验结果表明本采集系统能够获得高精度的光纤陀螺信号,图4是系统在静止状态测试到的陀螺数据,图5为系统在振动试验时测试到的数据(比例尺为100:1)。从图中可以获得不同量级振动对陀螺性能的影响,可以根据此数据进行后续的频谱分析或者噪声量化处理。

b.JPG



7 结论
    本光纤陀螺采集系统设计新颖,对信号采集设计有非常重要的意义。系统使用方便快捷,可以满足日常的研究需要,后续可以在软件中增加滤波对采集来的数据进行处理,使采集到的数据更有研究价值,使用更加便利。

关键字:光纤陀螺  CPLD  信号采集系统 引用地址:基于DSP和CPLD的光纤陀螺信号采集系统设计

上一篇:基于CPLD的数字电路设计
下一篇:采用DSP与CPLD的三相五电平变频器PWM脉冲发生器

推荐阅读最新更新时间:2024-03-16 13:03

单片机+CPLD结构体系在电子设计中的应用
    摘要: 介绍在数字电路设计中,单纯以单片机为主体结构的优缺点;结合CPLD的特点,提出单片机+CPLD体系结构在实际应用中的优势,并给出应用实例。     关键词: 单片机 CPLD VHDL 自20世纪80年代单片机引入我国以来,学习和应用单片机的热潮始终不减,特别是MCS51系列。这是由单片机的特点决定的。实际上,从应用通用数字集成电路系统,到广泛应用单片机,是我国电子设计在智能化应用水平上质的飞跃。据统计分析,单片机的销量到目前为止依然逐年递增,而且在很长一段的时间内,单片机依然会是电子设计的主角(虽然这一地址已经受到了CPLD的挑战)。 1 纯单片机系统优缺点 ①大量的外围芯片和接口电路
[半导体设计/制造]
采用ARM和CPLD结构的检测系统可重构设计方法
引言 检测系统的可重构设计是检测技术的发展方向。可重构设计是指利用可重用的软硬件资源,根据不同的应用需求,灵活地改变自身体系结构的设计方法。对于检测系统而言,可重构可以分为软件可重构和硬件可重构。采用硬件可重构技术设计的检测系统具有硬件普适性,通过更换各个硬件模块或配置不同的软件代码,即可实现不同功能的检测,从而减少硬件和软件开发上的投入、缩短产品开发周期。 本文提出了一种基于ARM嵌入式微处理器和复杂可编程逻辑器件( CPLD) 的检测系统硬件可重构设计方法。这种结构检测系统既具有ARM微控制器体积小、集成度高、运算速度快、存储器容量大、功耗低等特点; 又具有CPLD强大的高速逻辑处理能力和方便灵活的动态可重构性,将两者结合
[单片机]
采用ARM和<font color='red'>CPLD</font>结构的检测系统可重构设计方法
基于PIC18F1320微控制器的信号采集系统
信号采集设备广泛使用于机器健康诊断系统中用来记录、监视和诊断。机器情况数据经常由非便携式或者带导线的设备收集。对于一些重要的应用,比如危险或者遥远的地点,尤其是在航空上,提供可以方便地携带或者读取的设备是必要的。另外,机器健康诊断尤其是机床振动信号诊断经常处理低频信号,这值得关注。 本文研究一种微控制器为基础的信号采集系统,以满足信号采集的低成本和灵活模式。开发系统的主要硬件包括一台微型计算机、一个以PIC18F1320为基础的微控制器电路板以及串行通讯链接设备。EEPROM 24LC32A被用来进行存储器扩展。微型计算机运行控制程序。一旦用户在微型计算机界面上决定采样输入,信息便通过RS-232端口送往微控制器。微型计算机
[单片机]
基于PIC18F1320微控制器的<font color='red'>信号</font><font color='red'>采集系统</font>
赛灵思推出高性能3.3V CPLD汽车电子XA系列器件
赛灵思(Xilinx)推出高性能3.3V CPLD汽车电子XA系列器件——XA9500XL,该产品采用0.35μm CMOS工艺,拥有AEC-Q100器件资格。 XA9500XL系统时钟为100MHz(10ns),宏单元36到144,可用门数量为800到3200个,寄存器数量为36到144个。具有在系统中编程的功能,具备引脚锁住功能和信号路由,其FastCONNECT II开关阵列允许多种设计重复而不需要板自旋,在所有的用户和边界扫描引脚输入有滞后以降低输入信号噪音,所有用户引脚输入有总线保持电路,可用于在系统器件测试的IEEE标准1149.1边界扫描(JTAG),快速编程,单独输出的转换速率控制以降低EMI的产生。 XA95
[新品]
基于DSP和CPLD的低功耗多路数据处理系统设计
摘 要: 本文介绍了一种基于DSP和CPLD的低功耗多路数据采集处理系统。整个系统由DSP和CPLD动态地设置A/D采样通道,控制6路16位高精度A/D转换器ADS7805的启动和停止。由DSP对采样数据进行读取和处理。 关键词: DSP; CPLD;低功耗;多路数据处理 引言 随着电子技术的应用和发展,数字信号处理内容日益复杂,同时,很多情况下要求整个系统具有低功耗的特点。为满足这种要求,DSP芯片设计技术也在向低功耗、高性能的方向发展。从处理速度来看,TMS320VC5502的运算能力已经达到了600MMACS,即每秒钟可以完成6亿次乘加运算。从功耗来看,TMS320VC5502内核电压只有1.26V,整个芯片的功耗
[嵌入式]
CPLD在视频采集卡中的应用
20世纪90年代以后,可编程逻辑器件的广泛应用EDA技术的发展给电子系统的设计带来了革命性的变化。利用EDA工具,采用可编程器件,通过设计芯片来现系统功能的设计方法能够由设计者定义器件的内部逻辑管脚,视频采集卡将原来由电路板设计完成的太部分工作放在芯片的设计中进行。CPLD是可编程逻辑器件(PLD)中的一种,其内部由输入输出单元、逻辑单元、中央布线池等部组成。 由于CPLD器件逻辑功能模块较大,适合控集型数字系统的设计,并且许多CPLD都具有可在线编功能,这使得基于CPLD数字系统的设计更灵活、系统工作速度更高、功耗更低,因此CPLD成为IC中增长最快的产品。在文章中,视频采集卡采用Ahera公司的CPLD器件中的E.PLD(
[嵌入式]
基于CPLD的MIDI播放器设计方案
引言 大规模可编程逻辑器件 CPLD 和 FPGA 是当今应用最广泛的两类可编程逻辑器件,电子设计工程师利用它可以在办公室或实验室设计出所自己所需要的专用芯片和专用产品,从而大大缩短了产品上市时间,降低了开发成本。此外,可编程逻辑器件还具有静态可重复编程和动态在系统重构的特性,使得硬件的功能可以像软件一样通过编程来修改,这样就极大的提高了电子系统设计的灵活性和通用性。 1 工作原理 MIDI音乐是Windows下的一种合成音乐,由于它通过记谱的方式来记录一段音乐,因此与wave 音乐相比,它可以极大的减少存储容量。MIDI音乐的基本原理:组成乐曲的每一个音符的频率值(音调)及其持续的时间(音长)是乐曲能连续演奏的两个基本数据,因此
[嵌入式]
基于单片机和CPLD的数字频率计的设计与应用
引言 在传统的控制系统中,通常将单片机作为控制核心并辅以相应的元器件构成一个整体。但这种方法硬件连线复杂、可靠性差,且在实际应用中往往需要外加扩展芯片,这无疑会增大控制系统的体积,还会增加引入干扰的可能性。对一些体积小的控制系统,要求以尽可能小的器件体积实现尽可能复杂的控制功能,直接应用单片机及其扩展芯片就难以达到所期望的效果。 复杂可编程逻辑器件(CPLD)具有集成度高、运算速度快、开发周期短等特点,它的出现,改变了数字电路的设计方法、增强了设计的灵活性。基于此,本文提出了一种采用Altera公司的CPLD(ATF1508AS)和Atmel公司的单片机(AT89S52)相结合的数字频率计的设计方法。该数字频率计电路简洁,软
[单片机]
基于单片机和<font color='red'>CPLD</font>的数字频率计的设计与应用
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
502 Bad Gateway

502 Bad Gateway


openresty
设计资源 培训 开发板 精华推荐

502 Bad Gateway

502 Bad Gateway


openresty
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

502 Bad Gateway

502 Bad Gateway


openresty
502 Bad Gateway

502 Bad Gateway


openresty
502 Bad Gateway

502 Bad Gateway


openresty
随便看看
    502 Bad Gateway

    502 Bad Gateway


    openresty
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved
502 Bad Gateway

502 Bad Gateway


openresty