适用于12 bit流水线ADC采样保持电路的设计

最新更新时间:2011-01-29来源: 互联网关键字:ADC 手机看文章 扫描二维码
随时随地手机看文章

本文采用一种全差分电荷转移型结构的采样保持电路,这种结构可以很好地消除与输入信号无关的电荷注入和时钟馈通;通过底极板采样技术,消除与输入信号相关的电荷注入和时钟馈通;使用栅压自举电路来消除开关的非线性。同时采用折叠式增益增强运算放大器,减小由于有限增益和不完全建立带来的误差。该采样保持电路在5 V电源电压,20 MS/s采样频率下,在输入信号为奈奎斯特频率时,无杂散动态范围(SFDR)为76 dB,采样精度达到0.012%,满足12 bit精度要求。

在A/D转换器中,采样保持电路作为其前端最关键的模块,它的性能直接决定了整个ADC的性能。

随着CMOS技术的迅猛发展,CMOS图像传感器以其高集成度、低功耗、低成本等优点,已广泛用于超微型数码相机、手机等图像采集的领域。而流水线模数转换器以其高速、低功耗、中高精度而被广泛应用于图像传感器的芯片级和列级A/D转换器中。当前,流水线A/D转换器比较成熟的国际水平已达到14 bit 10 MHz。国内已流片成功的大多数是10 bit流水线A/D转换器,因此10 bit以上的高精度流水线A/D转换器还需要进一步研究。

1 采样保持电路

图1为本文设计的采样保持电路结构,该结构称为电荷转移型采样保持电路。



它的工作时序如图2所示,clk1和clk2是两相不交叠时钟,控制采样保持电路分别工作于采样相和保持相;clkb为clkl的反相。当clk1为高电平时,电路进入采样相,运放两个输入端被短路,输入信号存储在采样电容Cs上;clk2为高电平时,电路进入保持相,将差分电荷转移到反馈电容Cf上。



在从采样相向保持相转变的过程中,clklpp,clklp,clkl依次关断,实现了底极板采样,以减少开关时钟馈通和沟道电荷注入的影响;且只有差分电荷转移到反馈电容Cf上,共模电荷一直保存在采样电容Cs上。因此,这种结构可以处理共模范围较大的输入信号。

2 采样电容、开关的选取和设计

2.1 采样电容的选取

在采样保持电路中,采样电容的取值对电路的性能有直接的影响。采样电容越小,热噪声就大,因为热噪声主要由电路中的开关导通电阻产生,其方差是开关电容值的函数(σ2thermal≈kT/C,其中k为波尔兹曼常量,T为绝对温度),则电路的信噪比(SNR)就降低。如果采样电容较大,会使电路的功耗增大,速度变慢,而此时信噪比主要受量化噪声的限制,没有明显改善。因此在设计时,把噪声限制在一定范围之内,得到电容的最小值,再牺牲一些功耗和速度,取稍大电容值即可。本文所设计的ADC具有12 bit分辨率,量化范围为±1 V。如果要求由热噪声与量化噪声所引起的SNR最多能下降1 dB,即需满足:kT/Cs<△2/46.3,△为1 LSB对应的幅度。根据上式算出,采样电容Cs>0.8 pF,取Cs=Cf=1 pF。

2.2  采样开关的设计

2.2.1 开关类型的选取

在采样保持电路中,开关的性能对电路有着非常重要的影响。因此对于图1中的开关作了详细设计。在电路设计时,考虑到性能和功耗的优化,在对性能没有明显影响时,尽可能采用简单电路,否则以性能为主。图1中SW2和SW3处的开关主要用于连接到共模参考电压,短接输入端,短接输出端,对其性能要求不是很高,故采用简单的NMOS开关和CMOS互补型开关。在SWl处由于采样开关线性度对电路采样相的线性性能影响最大,如果用一个简单的NMOS开关,当输入信号电压变化时,其导通电阻也随之变化,这在实际工作中会引起较大的误差。而CMOS开关其导通电阻虽有所减小,但随输入信号的变化,其栅-源电压会随之改变,因此信号仍有失真,所以本文采用了一种线性度更好的栅压自举开关。

2.2.2  开关参数设计

由于小尺寸的开关会带来大的导通电阻,严重影响电路的速度,而大尺寸的开关则会引入非常大的馈通电容,对前级造成明显的影响。在本电路中,NMOS开关的W/L为12/1时仿真性能最好;对于CMOS互补型开关,其导通电阻的线性度受p管和n管的宽长比比例影响。所以要对管子的宽长比进行优化。经过仿真发现,在本电路中,当PMOS和NMOS的宽度比为2.8/1时,导通电阻Ron在整个工作范围内变化最小,线性度最好。栅压自举开关的电路结构如图3所示。它由时钟倍增电路、传输管和栅-源电压控制电路组成。由于传输管M1的栅-源电压Vgs恒定为VDD,因此自举开关的导通电阻Ron较小,且基本恒定,线性度较好。图4为输入正弦信号时,开关传输管M1的Vgs仿真波形,从图中可以看出,其Vgs基本不变,由于受M1栅上的寄生电容的影响,栅源电压略小于VDD


3 运算放大器(OTA)的设计

OTA是采样保持电路的核心,它决定了该采样保持电路的精度和建立时间。由于该采样保持电路运用于12 bit 20 MHz流水线ADC,则要求该放大器的输出在25 ns的建立时间内稳定在最终值0.012%。如果将OTA设为单极点放大器,则可估算出OTA的直流增益最好能达到84 dB以上,单位增益带宽必须大于72 MHz。为了能达到较好的性能,一般都留有一定的余量,因此实际上设计中要比这些值大很多。考虑到普通一级运放的增益不够高;两级运放则速度上又达不到,故本文采用增益增强的折叠式共源共栅运放。

本文采用的放大器为如图5所示的带有A1和A2两个辅助放大器的增益增强型折叠式共源共栅放大器。从工程设计角度考虑,采用统一模块化可简化设计过程,减少设计出错的可能性。因此辅助放大器也采用折叠式共源共栅结构,所有偏置电压都由一个偏置电路产生,并取偏置电流为主运放的1/10,以减小功耗。其中,Al以NMOS管作为输入端,A2以PMOS管作为输入端。考虑到这两个运放的直流输出是为主运放的M7,M8,M9,M10提供直流偏置,不需要大范围的波动,因此采用一种简单实用的共模反馈。另外,辅助放大器的单位增益带宽至少与主放大器的带宽相等,稍大则稳定时间会更短一些,因此可在其输出端接电容来调节带宽,将其控制在主运放第二极点内的合适位置。主运放则采用连续时间型共模反馈。



4 性能仿真和芯片版图

本电路采用CSMC公司的0.5μm CMOS工艺库,应用Spectre对运算放大器和采样保持电路进行仿真验证,表1为典型条件下(TT(工艺角),27℃)运算放大器的性能参数。从表中可以看出,运算放大器的性能满足采样保持电路要求。表中:V为电源电压;CF为负载电容;G为直流增益;GBW为单位增益带宽;ϕ为相位裕度;Pdiss抵为功耗。



在采样保持电路的输入端加差分电压1 V,时钟频率为20 MHz,仿真结果表明输出电压达到LSB/2(0.012%)精度内所需要的时间为14 ns,完全满足12 bit的精度要求。

图6是在采样频率为20 MHz下,对由输入信号为Nyquist频率(9.819 3 MHz),Vp-p=2 V的正弦信号,所得到的输出信号频谱图。从图中可以看出电路的SFDR为76 dB,完全满足系统要求。



图7为运算放大器的版图,面积为288μm×128 μm(包括主电路、辅助放大器、偏置和共模反馈电路)。该运算放大器作为一个核心模块已流片测试。测试结果表明该放大器性能与仿真值相近,功能正确,可用于该采样保持电路中。



5  结论

本文设计了一个可用于12 bit,20 MS/s流水线ADC中的采样/保持电路。该电路使用CSMC公司的0.5μm CMOS工艺库,在20 MS/s采样频率下,当输入信号的频率为9.8193 MHz时,SFDR为76 dB,精度达0.012%,完全满足12 bit要求。本文运用增益增强型折叠式运算放大器,以获得较高的增益和带宽。同时采用栅压自举开关,并通过对电路中的开关组合优化,极大的提高了电路的线性性能;采用全差分结构、底极板采样来消除电荷注入和时钟馈通。该采样保持电路能够直接应用于高速高精度模/数转换器等各种高速模拟系统中。

关键字:ADC 编辑:神话 引用地址:适用于12 bit流水线ADC采样保持电路的设计

上一篇:Delta-Sigma模数转换器的优点
下一篇:什么是A/D转换和D/A转换?

推荐阅读最新更新时间:2023-10-12 20:19

ADC 模数转换
本工程板级支持包文件适用于野火stm32f429 开发板。 STM32F429IGT6 有 3 个 ADC,每个 ADC 有 12位、10 位、8 位和 6位可选,每个 ADC 有 16个外部通道。另外还有两个内部 ADC 源和 V BAT 通道挂在 ADC1上。ADC具有 独立模式、双重模式和三重模式。 ADC 功能框图 1. 电压输入范围 ADC 输入范围为:V (REF-) ≤ V (IN) ≤ V (REF+) ; V (SSA) 和 V (REF-) 常接地,V (REF+) 和V (DDA) 接3.3V,即可获得0~3.3V 的输入电压范围; 2. 输入通道 外部的16 个通道在转换的时候又分为规
[单片机]
<font color='red'>ADC</font> 模数转换
STM32F1的ADC2如何使用DMA功能 USART过载错误Overrun error
Ⅰ ADC2如何使用DMA功能 上一篇文章说了关于ADC使用DMA的功能,单ADC(只使用ADC1,或者只使用ADC2)采集多条通道,可以使用规则多利用DMA功能实现。 但是,只有ADC1和ADC3拥有DMA功能,而ADC2没有DMA功能,如何实现使用DMA功能采集数据呢? 这个问题大家不必担心,ST这么大的公司,这种基本的功能,肯定是有办法解决的。 其实这问题在参考手册中都能找到答案。答案简单概括就是:使用双ADC模式,由ADC2转化的数据可以通过双ADC模式,利用ADC1的DMA功能传输。 在有2个或以上ADC模块的产品中,可以使用双ADC模式。在双ADC模式里,根据ADC1_CR1寄存器中UALMOD 位所选的模
[单片机]
STM32F1的<font color='red'>ADC</font>2如何使用DMA功能 USART过载错误Overrun error
奥地利微电子推出电源管理单元
全球领先的通信、工业、医疗和汽车领域模拟集成电路设计者及制造商奥地利微电子公司宣布,推出一款具有先进音频特性的高集成度电源及音频管理单元 AS3650 。该产品的规格是与 SiRF Technology Inc. 密切合作而开发设计,非常适用于采用 SiRF 导航处理器的 PND 系统。 AS3650 电源及音频管理单元可为整个系统提供电源管理、电池管理、线性及 USB 充电、适合各种屏幕尺寸的背光驱动器及触摸屏接口。此外,该款 IC 还提供高性能的音频功能,在单颗器件内整合了音频 DAC 、 ADC 、混音器及若干音频输入和输出。这些特性外加 AS3650 的突出功能
[新品]
揭开Σ-ΔADC的神秘面纱
       越来越多的应用,例如过程控制、称重等,都需要高分辨率、高集成度和低价格的ADC。 新型Σ-Δ转换技术恰好可以满足这些要求。然而,很多设计者对于这种转换技术并不十分了解,因而更愿意选用传统的逐次比较ADC。Σ-Δ转换器中的模拟部分非常简单(类似于一个1bit ADC),而数字部分要复杂得多,按照功能可划分为数字滤波和抽取单元。由于更接近于一个数字器件,Σ-ΔADC的制造成本非常低廉。    一、Σ-ΔADC工作原理   要理解Σ-ΔADC的工作原理,首先应对以下概念有所了解:过采样、噪声成形、数字滤波和抽取。    1. 过采样   首先,考虑一个传统ADC的频域传输特性。输入一个正弦信号,然后
[电源管理]
揭开Σ-Δ<font color='red'>ADC</font>的神秘面纱
A/D转换器测试技术及发现ADC中丢失的代码
A/D转换器的量化噪声、丢失位、谐波失真以及其他非线性失真特性都可以通过分析转换器输出的频谱分量来判定。 确定由上述这些非线性特性所引起的转换器性能的下降并不困难,因为这些都呈现为A/D转换器的输出噪声中的一些杂散频谱分量以及背景噪声的增加。传统的测量方法是将模拟的正弦电压加到A/D转换器的输入端,然后测量转换器的数字化时域输出采样的频谱。 可以利用FFT来计算A/D转换器输出采样的频谱,但是为了改善频谱测量的灵敏度,必须将FFT频谱泄漏减到最小。但对于高性能的A/D转换器测试,传统的时域开窗无法足够地降低FFT泄漏。 解决FFT泄漏的诀窍是采用频率是A/D转换器时钟频率整数倍的模拟正弦输入电压,如图1(a)
[测试测量]
A/D转换器测试技术及发现<font color='red'>ADC</font>中丢失的代码
ADC输入阻抗信号链设计总结
了解转换器阻抗是信号链设计的一个重要内容。总之,若非真正需要,为什么要浪费大笔资金去购买昂贵的测试设备,或者费力去测量阻抗?不如使用数据手册提供的RC并联组合阻抗并稍加简单计算,这种获取转换器阻抗曲线的方法更快捷、更轻松。   还应注意,工艺电阻容差可高达±20%。即使费尽辛苦去测量任何器件的输入或输出阻抗,也只能获取一个数据点(当然,除非测量多个批次的许多器件随温度和电源电压变化的情况)。请使用数据手册中的仿真R||C值,它提供了关于特征阻抗与频率关系的足够信息,由此可以设计出正常工作的信号链。
[模拟电子]
数字X射线技术帮助改进诊断图像质量
      数字X射线正在改变放射科的工作方式。这项技术能够减少患者的辐射照射、改进诊断的图像质量,而且同传统的X射线系统相比,可以减少数千美元的化学处理费用。       数字X射线的成形可被分为直接转换和间接转换。直接转换利用基于硒的面板将非吸收光子直接转换为电荷,如图1所示。间接转换利用闪烁材料将光子转换为光,然后利用光电二极管、CCD或CMOS成像传感器将光转换为电信号,如图2所示。不论X射线能量如何转换为电信号,都必须从模拟信号转换为数字信号,才能进行图像处理。虽然整个图像的更新速率相对较低(15~120帧/秒),探测器却包含数百万个像素,在保证低成本与低功耗的前提下,实现高速信号的准确转换以及保持读数的
[医疗电子]
PIC单片机模/数转换器ADC模块的设计思路及电路设计
PIC16F877单片机的ADC内部结构如图1所示。40引脚封装芯片与28引脚封装芯片的区别主要在于模拟口的数量不同,28引脚封装芯片没有AN5~AN7模拟量输入通道,其他各部分的功能和组成关系相同。PIC16F877单片机的ADC内部结构图如图2所示。   图1 主程序及中断程序流程   图2 PIC16F877单片机的ADC内部结构图   PIC16F877单片机内部嵌入的ADC模块具有10位数字量精度,共有8个模拟通道,与ADO模块有关的寄存器共有11个,其专用的4个寄存器分别为:ADCCON0、ADCCON1、ADRESH及ADRESL。   源阻抗(RS)和内部采样开关(RSS
[单片机]
PIC单片机模/数转换器<font color='red'>ADC</font>模块的设计思路及电路设计
小广播
最新模拟电子文章
更多精选电路图
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved