基于PCI接口的IP验证平台

最新更新时间:2012-04-12来源: 互联网关键字:PCI接口  IP验证 手机看文章 扫描二维码
随时随地手机看文章

该IP核验证平台采用ALTERA Cyclone系列FPGA,型号为EP1C12Q240C8,提供超过30万门系统资源和240k bit的内部高速FIFO, 以及内部两个高速PLL,可以合成10M到200M的系统核心时钟, 还提供36对高速LVDS差分接口,大规模应用经过QUARTUS设计工具优化后可以达到超过100MHz的系统工作频率,满足绝大多数用户的应用,性价比很高。

  IP核验证平台采用6层板PCB设计,使用独立的外部时钟同步芯片,可以为PCI及其它接口提供稳定的零延迟时钟系统电路,满足PCI总线的时钟要求,使验证平台高速,稳定,可靠的工作。

  

S1500硬件验证板照片

 

  S1500硬件验证板照片

  以下为IP核验证平台提供的IP核的详细说明:

  功能0 PCI 桥设备

  完全VHDL、VERILOG源代码设计提供,无时间限制;

  支持PCI总线桥规范1.1协议;

  支持PCI总线规范2.3协议;

  即插即用,无需驱动,标准PCI桥功能;

  支持PCI配置方式0,配置方式1;

  支持PCI配置空间,IO空间,内存空间访问;

  支持PCI VGA设备和ISA桥功能;

  支持PCI中断和4个BUSMASTER(DMA)设备;

  支持PCI 延迟传送,RETRY重入功能;

  内部PCI读写FIFO各为512字节,4个PCI读写请求队列;

  内部集成旋转优先级仲裁结构,公平的PCI主设备优先级设置;

  PCI突发方式,133M字节/秒数据峰值传送;

  功能1,2 16C950高速串口IP核设计

  完全VHDL源代码设计,标准接口模块化设计,可以移植到非

PCI接口应用;

  软件兼容16C550串口,提供WINDOWS2000和XP驱动程序和

  测试程序;

  波特率范围为300至115200,可以扩展至921600;

  内部输入输出FIFO各512字节,满足高速大容量串口通讯应用;

  232方式全串口应用;

  485自动翻转信号输出,控制7LB184自动收发切换;

  可以外接光偶隔离;

  占用700个宏单元,1万5千门系统设计;

  功能3 LPC接口功能

  LPC接口IP核通过接口转换,提供对外部LPC控制器的

  控制,外部LPC设备芯片为WINBOND W83627/83627HF,提

  供两个串口,1个并口,1个软驱接口,1个键盘接口,1个鼠标

  接口及硬件电压监控功能。

  完全VHDL及VERILOG源代码设计,无时间限制;

  INTEL LPC规范1.1协议;

  支持IO和中断操作;

  完全的LPC START、STOP操作规范;

  最小化等待延迟操作;

  状态机协议自动恢复;

  提供WINDOWS XP和2000驱动(因为系统无法对两个LPC进

  行操作,因为端口定义都是一样的,所以采用转换方式操作,避

  免冲突);

  占用400个宏单元,约1万门系统设计;

  功能4 PCI多功能通用主设备

  通用32位外部总线接口,24位地址总线接口输出,BUSMASTER

  方式数据传送,输入输出FIFO各为1K字节;

  可以连接外部IO设备,如A/D,D/A等;

  内部提供SDRAM参考设计,可以直接连接外部SDRAM和

  FLASH等存储设备;

  最大提供64个输入输出GPIO;

  AMCC S5933兼容寄存器和BUSMASTER工作方式;

  可以为用户定制IO接口连接外部设备;

  占用600个宏单元,1万5千门系统设计,外部接口频率最大可

  以达到80MHz,连接SDRAM可以达到66MHz工作频率;

  LVDS接口设计输出;

  功能5 PCI IDE接口

  完全VHDL源代码设计,标准模块化设计,可以移植到

其他总线接口;

  支持ATA-6协议;

  标准PCI NATIVE方式PCI IDE接口;

  BUSMASTER IDE接口支持;

  标准PCI HOST方式,WINDOWS自带驱动;

  支持PIO 0,1,2,3和多字DMA 0、1、2方式;

  支持UDMA33/66设计;(如果需要,请联系技术支持)

  建议使用80针排线,减小干扰;

  外部22欧姆终结电阻,减小反射波干扰,匹配阻抗;

  内部FIFO输入输出各512字节,可以根据客户需求增加;

  2200个宏单元设计,5.5万门系统设计,33.33MHz工作频率;

关键字:PCI接口  IP验证 编辑:神话 引用地址:基于PCI接口的IP验证平台

上一篇:NAND Flash SLC MLC技术分析
下一篇:PCI Express实验开发平台与IP

推荐阅读最新更新时间:2023-10-12 20:38

应如何进行IP评估或验证
IP本身又可分为硬IP和软IP。硬IP指已经针对某种工艺综合成了具体的门电路,软IP则指以源代码方式提供的某一特定功能电路模块。与硬IP相比,软IP由于允许定制,因此它能提供更大的灵活性,而且能够针对多种技术进行调整。 购买IP同时具有商业和技术两个方面的含义。在商业方面,你应考虑的因素包括:拥有成本、一次或多次使用的授权问题、以及专利费模式。而在技术方面,假定某个IP满足你的设计要求,你在选择该IP的时候仍然必须考虑很多其它因素,例如:该IP有没有在实际硅片上验证过?该IP是软IP还是硬IP?如果是硬IP,它可以提供多种目标技术的版本吗?如果是软IP,它在所需的目标技术中实现过吗?在选定的设计环境中容易集成和验证该I
[测试测量]
验证 SmartMesh IP 对于工业物联网应用的数据可靠
工业物联网 (IoT) 需要具有严格可靠性和安全性的工业无线传感器网络 (WSN)。1 由于此类网络必须在无人干预的情况下可靠地工作 10 年以上,因此工业 WSN 必须应对随着时间的推移而剧烈变化的环境条件。此外,它们还必须具有可扩展性和灵活性,以便网络能够在相当长的一段时间里支持不断增长的业务需求和数据流量。 由凌力尔特提供的 SmartMesh® 无线网格网络产品专门针对工业 IoT 应用进行设计和严格的测试,可在某些极为严酷的环境中提供 99.999% 的数据可靠性。在每款新型 SmartMesh 软件产品发布之前,凌力尔特会累计超过 100 万节点-小时和可靠性最小达 “五个 9” ( 99.999% 的数据可靠性)
[嵌入式]
简易通用型PCI接口的VHDL-CPLD设计
摘要:从PCI时序分析入手,重点阐述了PCI通用的状态机设计,说明了用VHDL语言来实现本PIC通信状态机的软件设计以及进行MaxPlusII验证的程序和方法。用该方法所设计的接口既可支持PCI常规传输,又可支持PCI猝发传输。 关键词:PCI时序 CPLD器件 状态图 VHDL语言 PCI猝发传输 用CPLD设计所构成的CPI接口系统具有简洁、可靠等优点,是一种行之有效的设计途径。很多技术杂志和网站上,都有不少用CPLD设计PCI常规传输系统的文章。但用这些方法在MzxPlusII、Fundition等环境下进行模拟仿真时,其产生的时序往往与PCI规范有很大出入。虽然Altera等公司推出PCI核可以直接使用,但这样的内核
[应用]
基于Virtex5的PCI-Express总线接口设计
  PCI Express是由Intel,Dell,Compaq,IBM,Microsoft等PCI SIG联合成立的Arapahoe Work Group共同草拟并推举成取代PCI总线标准的下一代标准。PCI Express利用串行的连接特点能轻松将数据传输速度提到一个很高的频率,达到远远超出PCI总线的传输速率。一个PCI Express连接可以被配置成x1,x2,x4,x8,x12,x16和x32的数据带宽。x1的通道能实现单向312.5 MB/s(2.5 Gb/s)的传输速率。Xilinx公司的Virtex5系列FPGA芯片内嵌PCI-ExpressEndpoint Block硬核,为实现单片可配置PCI-Express总
[嵌入式]
基于VHDL语言的IP验证
  引言 在IC(integrated circuit.集成电路)发展到超大规模阶段的今天,基于IP(Intellectual Property,知识产权)核的IC设计及其再利用是保证SoC(system onchip,片上系统)开发效率和质量的重要手段。如果能对IP核进行验证、测试和集成.就可以加速SoC的设计,而这需要从以下5个方面进行考虑。 代码纯化.指在代码设计中及完成后进行自定义的、IEEE标准的、设计重用的、可综合性和可测试性等方面的规则检查; 代码覆盖率分析.研究仿真中的测试矢量是否足够; 设计性能和面积分析.在设计逻辑综合过程中分析所设计的RTL所能达到的性能和面积要求; 可测性分析:IP核设
[嵌入式]
基于PCI Express总线的高速数据传输卡设计
地面测控系统由上位机软件、工业控制计算机、地面控制台及相应电缆网组成。在系统联试前它可以和采编器、存储器构成闭环反馈,对采编器、存储器实施自检。地面控制台在上位机软件的控制下,真实模拟机上接口信号,为采编器提供不同的数字量信号,并对回收后的存储器进行数据的读取分析。以前地面测试系统中的上位机软件系统和地面控制台之间的通信是由USB接口来完成的,传输速率较低。为了解决大容量数据高速读取的瓶颈问题,采用PCI Express总线来读取数据。PCI Express 采用了目前业内流行的点对点串行连接, 每个设备都有自己的专用连接, 不需要向整个总线请求带宽, 而且可以把数据传输率提高到一个很高的频率, 达到 USB 所不能提供的高带宽
[嵌入式]
TMS320VC5402 HPI接口PCI总线接口设计
  数字信号处理器DSP(Digital Signal Processor)是一种特别适合于进行数字信号处理的微处理器,凭借其运算速度快、功能强等特点,在各个领域的应用越来越广泛。但在很多场合下需要将DSP的各种外围设备同计算机连接,以实现数据传输。通常情况下可利用DSP的串口或I/O口来实现,但无论是接串口还是接I/O口都要占用DSP的硬件资源,同时数据的传输速度有时也不能满足系统的要求。为了解决这一问题,将DSP的HPI口通过PCl2040芯片桥接到PCI总线。本文以TMS320VC5402(简称VC5402)为例,介绍DSP的HPI口及其与PCl2040的接口设计。 1 HPI接口功能及特点   主机接口HPI(Host
[嵌入式]
创意电子推出5nm HBM3 IP 已通过8.4 Gbps流片验证
9月6日,先进专用集成电路(ASIC)厂商创意电子公司(GUC)宣布,其基于台积电(TSMC)5nm制程技术的HBM3 IP解决方案已通过8.4 Gbps流片验证。该平台包含全功能HBM3控制器和物理层IP(PHY IP),以及采用台积电先进CoWoS®技术的厂商HBM3内存。 目前,HBM内存供应商制定了积极的路线图,将传输率和内存大小从HBM3提高到HBM3E/P,并在HBM4上进一步将信号总线宽度加倍。但是,基本DRAM时序参数没有改变,并且HBM控制器变得越来越复杂,以提高总线利用率。 创意电子的HBM3控制器可在随机存取时实现90%以上的总线利用率,同时保持低延迟性。创意电子采用台积电5nm技术的HBM3
[汽车电子]
创意电子推出5nm HBM3 <font color='red'>IP</font> 已通过8.4 Gbps流片<font color='red'>验证</font>
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved