小米MIX设计引爆世界,被芬兰国家设计博物馆收为藏品

发布者:chenxiaohong68最新更新时间:2017-09-01 来源: 21IC中国电子网关键字:小米MIX  设计  芬兰国家设计博物馆 手机看文章 扫描二维码
随时随地手机看文章

首创全面屏概念的小米MIX正在用设计硬实力征服世界。继夺得IDEA(美国工业设计杰出大奖)金奖后,小米MIX 再获一项海外殊荣——凭借开创性的全面屏设计,被全球知名的芬兰国家设计博物馆收藏,而且小米MIX为它打开了全新的收藏疆域 :这是芬兰国家设计博物馆收藏的首例中国产品。下面就随嵌入式小编一起来了解一下相关内容吧。

据了解,芬兰国家设计博物馆是世界上历史最悠久、最为知名的视觉设计博物馆之一。它专注于收藏展示工业设计、时装和平面造型设计等领域中全球最为杰出的艺术品。博物馆收藏有超过75,000件设计藏品,著名建筑大师Alvar Aalto的作品以及著名芬兰品牌iittala,marimekko的作品都被收录其中。

在不到一个月的时间里,小米MIX两次在国际设计界“扬威”,无疑让全球手机行业对小米的设计能力刮目相看。据悉,小米公司9月11日还将发布小米MIX2。一年前,小米MIX全面屏概念手机问世,而这次将向未来再进一步。“是一次趋向完美的进化。”

极致设计引爆全球业界

小米MIX不仅首先提出了全面屏概念,其出色的设计语言惊艳了全世界。陶瓷工艺是小米公司从小米5开始探索的黑科技,由于陶瓷工艺的复杂和超高成本,能够实现的少之又少,之前仅能被小米5尊享版、苹果全陶瓷智能手表等少数的极致产品实现。小米MIX不仅继续采用陶瓷,而且使用了令人瞠目结舌的全陶瓷机身,中框和后盖的陶瓷衔接处,从中国传统结构工艺中吸取灵感,实现了“榫卯”卡扣式连接工艺,让本来最难结合的陶瓷完美衔接,成为全球首款全陶瓷机身的智能手机。

为了保证用户的体验,小米专门定制了17:9的屏幕,使得屏幕展示空间仍然有16:9的黄金比例,定制的圆角设计让屏幕以最为自然的方式最大限度延伸至陶瓷中框。另外,小米公司为每台小米MIX都准备了高端真皮保护壳,采用的是欧洲进口ecco头层牛皮材质,并由Apple保护套代工厂生产的,放诸于每台小米MIX的包装盒内。

惊艳的设计、一代设计风潮的引领,让小米MIX在全球范围内不断收获荣誉。《福布斯》、《连线》等全球最具影响力的的媒体都毫不吝啬对小米MIX的赞美之词。而就在上周,小米MIX又夺得IDEA金奖桂冠。IDEA 是美国工业设计杰出大奖 International Design Excellence Awards,由美国工业设计师协会(IDSA)经过严格评审,为全世界范围的杰出工业设计作品颁发的大奖,极其重视创新。

“它指明了智能手机未来设计的方向”,芬兰国家设计博物馆馆长Jukka Savolainen说,收藏小米MIX是基于其杰出的设计理念以及对设计行业产生的巨大影响。这款由设计大师Philippe Starck设计的智能手机,开创引领全面屏全新设计风潮,并在全球范围内赢得了广泛声誉。

小米MIX开创全面屏时代

2016年10月25日,一个被手机行业载入史册的日子,小米MIX在全球业界首次提出了“全面屏”概念,正面采用了一块6.4英寸的超大屏幕,而机身面积仅和5.5英寸的iPhone 7 Plus相当,屏占比高达91.3%,让手机正面看上去几乎全是屏幕。

在小米MIX首发全面屏之后,手机业界也开始兴起了一股全面屏“跟风潮”,2017年2月LG推出了G6,其采用了自家LGD的屏,5.7英寸,18:9的比例,屏占比78.32%;2017年3月三星发布了Galaxy S8,同样采用了自家SDC的AMOLED屏,有5.8和6.2英寸两种款式,18:9的比例,屏占比84.15%。由于各大厂商的重视,全面屏手机的开发节奏将会持续加快,全面屏的资源也会越发抢手,预计2017年第四季度到2018年第一季度,全面屏手机就会大批量集中上市。根据CINNO Research的预期,2017年全面屏在智能机市场的渗透率为6%,2018年会飙升至50%,后续逐步上升至2021年的93%。

小米MIX全面屏2.0向完美进化

作为全面屏概念的先行者,小米正在试图让全面屏进化的更加完美。近日,小米公司也宣布将于9月11日在北京工业大学体育馆举办新品发布会,正式发布新一代全面屏手机——小米MIX 2。

小米方面表示,这一次小米MIX 2将进入全面屏2.0时代,是一次趋向完美的进化。在发布时间方面,小米MIX2选择了在iPhone 8前一天发布,敢于和iPhone 8正面对抗,这也说明此次小米MIX 2的产品竞争力十足。知情人士表示,从预热海报分析,小米MIX的屏幕比例从17:9进化到了18:9,屏幕尺寸从6.4英寸缩小到6英寸左右,可以单手握持。

以上是关于嵌入式中-小米MIX设计引爆世界,被芬兰国家设计博物馆收为藏品的相关介绍,如果想要了解更多相关信息,请多多关注eeworld,eeworld电子工程将给大家提供更全、更详细、更新的资讯信息。

关键字:小米MIX  设计  芬兰国家设计博物馆 引用地址:小米MIX设计引爆世界,被芬兰国家设计博物馆收为藏品

上一篇:华为麒麟970核心数据曝光:8核心12核GPU
下一篇:IDC:第二季度可穿戴设备出货2630万部 苹果增长50%

推荐阅读最新更新时间:2024-05-03 01:34

STE选择安捷伦的先进射频和数字设计验证解决方案
2012 年 12 月 25 日,北京――安捷伦科技公司(NYSE:A)日前宣布ST-Ericsson已选中安捷伦测试解决方案进行移动终端的关键部件——射频收发信机的测量与表征。安捷伦射频无线和数字实验室解决方案具备对包括 LTE、W-CDMA、GSM、TD-SCDMA、MIMO 和 DigRF v4 在内进行测试的能力。 ST-Ericsson 射频宽带验证经理 Sylvain Bertrand 表示:“对我们的射频收发信机进行表征,涵盖大量复杂的射频和数字混合测量。安捷伦能够精确表征射频领域中的 2G、3G 和 LTE 技术,以及移动电话中使用的 DigRF 数字总线。这个全方位的解决方案可以显著缩短我们的产品上市时间,同时
[测试测量]
(五).单片机输出电路的实践——数码管显示电路的设计
一.数码管显示电路设计 数码管分为共阴和共阳两种,一种是将LED内部所有的阳极连到一起,并通过com端引出。共阴则反之。 当锁存使能端为高时,这些器件的锁存对于数据是透明的(也就是说输出同步)。当锁存使能变低时,符合建立时间和保持时间的数据会被锁存。 数码管显示有静态显示和动态显示两种,静态显示即为对数码 管的每一段进行编码控制达到显示指定数字的目的。动态显示即通过锁存的方法利用人的视觉暂留,通过有限的单片机IO口显示更多的数码管。 如图,利用两个锁存器分别控制数码管的段选和位选,即利用了有限的IO口资源实现了控制多个数码管动态扫描显示的功能。 注:74HC573的D0-D7口分别接在单片机的IO口上。
[单片机]
(五).单片机输出电路的实践——数码管显示电路的<font color='red'>设计</font>
高精密工作台伺服驱动环节的设计与研究
摘要:研究并设计了应用于母盘刻录机的高精密工作台伺服驱动环节。在基于DSP数字闭环控制器的基础上,通过理论建模、程序仿真和实验验证,对驱动环节进行了优化设计。在驱动环节中采用了模拟速度环、PI校正环节和线性功放,使工作台在低速下有较快的响应和较小的稳态误差。实验结果表明,使用驱动环节后的伺服控制系统有利于提高母盘的刻录精度。 关键词:母盘刻录 精密工作台 驱动环节 速度环 PI校正 随着社会的发展,信息的存储量越来越大,光盘信息存储技术也在不断飞速发展,因而对母盘制造精度提出了更高的要求。 目前,光盘国家工程研究中心利用高速数字信号处理器(DSP),采用数字闭环控制原理和传统伺服电机驱动方式,实现了高精度工作台的连
[嵌入式]
如何为ADC转换器设计变压器耦合型前端
  采用高输入频率(IF)的高速模拟-数字变换器(ADC)的系统,其设计一直被证明是一项具有挑战性的任务。而变压器的采用则使得这一任务变得更为困难,因为变压器存在固有的非线性,这些非线性特性会造成性能难以达到标准。本文就高速分级比较(sub-ranging)ADC采用变压器耦合前端设计时应该注意的问题进行了分类说明。   设计参数   在设计前端时有若干重要的参数需要予以考虑。   输入阻抗是设计的特性阻抗。在大多数情况下它的量值为50Ω,但是某些设计也会要求采用其他阻抗值。变压器本质上是跨阻抗器件,因为在有必要时,它们也可以实现特性阻抗不同的电路间的耦合,从而让总的系统负载得到充分的平衡。   带宽是指系统所使用的频率的范围
[电源管理]
如何为ADC转换器<font color='red'>设计</font>变压器耦合型前端
模拟I2C程序设计
#include #include #define uchar unsigned char #define DELAY5US _nop_(); _nop_(); _nop_(); _nop_(); //延时5us #define WriteDeviceAddress 0xa0 //写I2C外围器件的寻址地址 #define ReadDeviceAddress 0xa1 //读I2C外围器件的寻址地址 //注:写I2C外围器件的寻址地址为器件的地址,读为器件地址加1 uchar E0; //非应答信号标志位 uchar NACK=0; //错误标志位 //*********************
[单片机]
借助差分接口改善射频收发器设计性能
  传统收发器设计中,50 Ω单端接口广泛用于射频和中频电路。当电路进行互连时,应全部具有匹配的50 Ω输出和输入阻抗。然而在现代收发器设计中, 差分接口 常用在中频电路中以获得更好的性能,但实际设计过程中,工程师需要处理几个常见问题,包括阻抗匹配、共模电压匹配以及复杂的增益计算。了解发射机和接收机中的差分电路对优化增益匹配和系统性能很有帮助。    差分接口 优势    差分接口 有三大主要优势。首先,差分接口可抑制外部干扰和接地噪声。其次,它可以抑制偶次阶输出失真。这对于零中频(ZIF)接收机非常重要,因为出现在低频信号中的偶次阶成分无法滤除。第三,输出电压可达到单端输出的两倍,从而将给定电源上的输出线性度提高6 dB。
[电源管理]
借助差分接口改善射频收发器<font color='red'>设计</font>性能
第一代5G手机的射频是怎样设计
5G智能手机的市场反应能力在这一个新的无线技术的转型初期是前所未有的,与之前的4G LTE演进不同, 更多的手机厂商会第一时间将新设备提供给客户;不仅是关键的调制解调器套片与射频前端(RFEE)元器件在设计周期的早期阶段就可以提供给厂商, 还因为这些解决方案都是完整的“调制解调器到天线”设计,从而进一步加快初代5G智能手机投放市场的速度。 本文将进一步探寻射频技术与元器件如何支持5G设备,从而能在5G网络生命周期中尽早投放。作为IHS Markit Technology 对5G网络与设备性能“前瞻性研究”的一部分,我们评估的至少6部初代5G智能手机,并进行了彻底的拆解分析以确定5G无线核心元器件与系统设计。这批5G智能手机分别
[手机便携]
第一代5G手机的射频是怎样<font color='red'>设计</font>的
基于EP7312的新一代公用信息终端的设计
1 信息终端的总体设计   信息终端属于公用电话领域,在功耗,接入方式,操作方便性等方面都有特殊要求,因此采用标准的嵌入式系统设计。   信息终端的处理器选用SoC嵌入式处理器 ARM7系列中的EP7312。处理器采用ARM7TDMI的处理器内核,有8k字节高速缓冲存储器(CACHE),支持MMU,带64路TLB(translation look-aside buffer);写缓冲器。超低功耗(典型值)74MHz工作状态时为90mW, 18MHz工作状态时为30mW,空闲状态时为10mW(CPU时钟停止,其余工作),挂起状态时   操作系统采用NUCLEUS嵌入式操作系统。 NUCLEUS嵌入式操作系统提供源代码,用户能够深
[应用]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
更多每日新闻
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved