一种用于高速ADC的采样保持电路的设计

最新更新时间:2013-06-12来源: 与非网关键字:ADC  保持电路 手机看文章 扫描二维码
随时随地手机看文章
  近年来,随着数字信号处理技术的迅猛发展,数字信号处理技术广泛地应用于各个领域。因此对作为模拟和数字系统之间桥梁的模数转换器(ADC)的性能也提出了越来越高的要求。低电压高速ADC在许多的电子器件的应用中是一个关键部分。由于其他结构诸如两步快闪结构或内插式结构都很难在高输入频率下提供低谐波失真,因此流水线结构在高速低功耗的ADC应用中也成为一个比较常用的结构。

  作为流水线ADC前端的采样保持电路是整个系统的关键模块电路之一。设计一个性能优异的采样保持电路是避免采样歪斜(timing skew)最直接的方法。

  本文基于TSMC 0.25μm CMOS工艺,设计了一个具有高增益、高带宽的OTA,并且利用该OTA构造一个适用于10位,100 MS/s的流水线ADC的采样保持电路。文章讨论了适宜采用的跨导运算放大器的结构以及对其性能产生影响的因素和采样保持电路的结构,最后给出了仿真结果。

  1 OTA的设计

  1.1 OTA结构

  在2.5 V的电源电压下,虽然套筒式共源共栅结构具有高速、高频、低功耗的特点,但由于套筒式结构的输出摆幅低,不太适合低压下的设计。因此折叠式共源共栅的运放结构是一个较好的选择,如图1(a)所示。由于该OTA将用于闭环结构,为了减少输入端的寄生电容,采用了NMOS管作为输入管。

  本文采用如图1(b)所示的增益自举电路结构。放弃使用四个单端输入-单端输出的运放是因为后者不仅会增加功耗和面积,而且由于不可避免地采用电流镜结构会引入镜像极点,限制了OTA的频率特性,使其单位增益带宽变小。为了提供最大的输出摆幅,放大器A2必须采用NMOS的输入差动对。同理,放大器A1必须采用PMOS作为输入差动对。

  由于该OTA将应用到10位,100 MS/s流水线ADC的采样保持电路中,其增益A0应满足式中,

  N为ADC的分辨率,B为每级的有效位数。对于本例,N=10,B=1,则A0>72.25 dB。对于如此大的直流增益,即使采用了增益自举电路结构,主运放和辅助运放的增益还是要达到40 dB以上。以图1(b)为例,提高折叠式共源共栅运放的直流增益的方法有:①增加M7和M8管的跨导和沟道长度,但是会增大寄生电容,降低运放的次极点频率。②增大M1和M2管的跨导和沟道长度,由于次极点处在折叠点处,因此会降低运放的次极点频率。③可以增加M5和M6管的沟道长度,由于信号不经过这几个管子,因此不会降低工作速度。

  为满足设计要求,该OTA的单位增益带宽至少要达到800 MHz以上。根据文献[4],单位增益带宽GBW满足

  式中:K=μ0Cox,μ0是电子迁移率;Cox是单位面积的栅氧化层电容;Id1是尾电流;W1和L1分别是M1管的宽和长;CL是负载电容。根据式(2),提高单位增益带宽可以通过:增加尾电流,但这样会增加功耗;增大W1,但会增大折叠点处的寄生电容,减小相位裕度。

  同时,OTA的有限增益和有限的稳定时间会使采样保持的实际结果与理想情况之间出现偏差,例如信号失真,低信噪比(SNR)等。因此需要一个快速稳定的高直流增益OTA。为了达到设计要求,需要反复进行模拟和折中,进行优化。

  该OTA采用如图2所示的动态开关电容共模反馈。选择这种共模反馈的原因是:首先,由于此共模反馈电路是离散型共模反馈结构,所以不会浪费功耗。其次,这种共模反馈结构也不会限制OTA的输出摆幅。OTA的主运放和两个辅助运放将采用同一个偏置电路。

  1.2频率特性与建立时间

  为了使放大器稳定,辅助运放的单位增益带宽必须要小于主运放的次极点频率,但要大于其主极点的频率。即

  式中:ω3是主运放的-3 dB带宽;ω4是辅助运放的单位增益带宽;ω6是主运放的次极点。

  除了对于放大器稳定性的考虑之外,还需要对OTA的建立时间进行考虑。减少OTA建立时间最有效的方法是减小doublets的影响。

  因此,式(3)的范围就显得太大了,根据文献[5],辅助运放的单位增益极点应该大于整个闭环回路的-3 dB带宽,即

  式中βω5是整个闭环回路的-3 dB带宽。需要注意的是,ω4不必比βω5大太多,因为过分增大ω4的代价是使OTA的功耗变大。

  2 采样保持电路的结构

  本文的采样保持电路采用电容翻转型结构。如图3所示。该结构具有实现面积小、噪声低、功耗低、保持相稳定时间短等优点。适用于高速的流水线ADC。同时采用了下极板采样技术和全差分结构。全差分结构可以消除电路的共模失调误差,抑制衬底噪声。下极板采样技术的应用则可以几乎完全抑制了在采样时刻由于开关的电荷注入和时钟馈通引入的非线性误差。

  3 仿真结果

  采用Cadence Spectre作为仿真工具。电源电压为2.5 V,采用TSMC 0.25 μm CMOS工艺,在各个工艺角下对OTA进行AC分析,仿真结果如表1所示,在TT工艺角下的波特图如图4所示。

  表中的建立时间t是以达到0.05%精度的建立时间进行计算的。将OTA接成单位增益放大器,输入幅值为1 V的差分阶跃信号,得到如图5所示的瞬态响应曲线。

  在电路的输入端加一个正弦波信号(Vpp为2 V,频率为10 MHz),输出端在保持相时能在4 ns内稳定到1 V,这满足100 MHz采样频率的要求。
  将该OTA应用到图3所示的采样保持电路中,输入幅值为1 V的差分正弦信号,输出信号如图6所示。由图可知,保持值与输入信号的采样值之间的差值小于0.3 mV。对于10位精度的ADC来说,采样保持的误差应该小于 ,即0.488 mV。因此该采样保持电路可以应用于10位ADC中。

  测量动态特性最直接的方法是对其输出做快速傅里叶变换(FFT)。无杂散动态范围(spurious freedynamic range,SFDR)是衡量动态性能的一个重要的技术指标。SFDR是指所能处理的最大和最小信号之比。它与输入信号的幅度无关,因此,用它表示的动态性能更具有普遍意义。

  图7(a)和(b)分别是在采样频率为100 MHz下,对由输入信号为5.1758 MHz和47.9492 MHz(约为奈奎斯特采样频率)的满幅度正弦信号(Vpp=2 V)所得的输出信号的FFT频谱图。

 

    
  式中:fin是输入频率;fs是采样频率;Nwindow是记录的正弦波的周期数,它必须是一个质数。测量FFT的频谱图可知当输入信号fin=5.175 8 MHz时,SFDR为81 dB;当输入信号fin=47.949 2 MHz(约为奈奎斯特采样频率)时,SFDR为80 dB。

  4 结论

  本文设计了一个可应用于10位、100 MS/s流水线ADC前端模块的采样保持电路。采用增益提升技术使得采样保持电路中的OTA达到100 dB的增益,并且GBW达到1 GHz,达到0.05%精度的建立时间小于4 ns。采用上述OTA的采样保持电路在100 MHz采样频率下,当输入信号的频率为5.175 8MHz时,SFDR为81 dB。当输入信号的频率为47.949 2 MHz(约为奈奎斯特采样频率)时,SFDR为80 dB。与近期国内外同类电路进行比较,比较结果如表2所示。由表2可知,该采样保持电路在性能上还是不错的。

关键字:ADC  保持电路 编辑:探路者 引用地址:一种用于高速ADC的采样保持电路的设计

上一篇:数字激光告警系统探测接收前端设计
下一篇:Power Integrations实现能效高达92%、最大功率150 W的LED路灯电源设计

推荐阅读最新更新时间:2023-10-17 15:44

有关测量精度的几个必须了解的问题
  对于一个数据采集系统而言,测量精度是评估其性能的一个重要参数,也是科学家们不断努力希望提高的一个指标。在实际应用中,很多工程师都会面临测量精度的各种问题:它与模数转换器的分辨率有什么区别?哪些因素会产生系统的测量噪声?对于工程师而言,又有哪些实用的技巧可以帮助提高这个指标?这些都是值得深究的问题。   在本文中,将针对测量精度最常见的五个问题予以详细的说明与解答。   问题一:分辨率=测量精度吗   市面上12位分辨率的数据采集卡的精度都是一样的吗?这个问题困扰了不知多少工程师,而其实质就是分辨率与精度的概念区别。   分辨率通常指的是最大的信号经采样后可以被分成的最小部分,例如带12位模数转换器(AD
[测试测量]
有关测量精度的几个必须了解的问题
提升ADC分辨率的电路设计
许多数据采集系统都要求高精度和快速采集数据,以便允许该系统能够检测小信号并且能将更多的传感器通道聚集在同一系统。传感器通道越多,系统的外形就能够越小,成本和功耗也越低。远程光通信和医用设备(例如,CT扫描仪)即得益于快速和高精度的数据采集系统。在光功率系统(例如,激光泵)中,需要不断监视其功率水平。在这种数据采集系统中,对于需要≥90dB动态范围的输入激光功率,其激光控制环路响应时间要求具有1MSPS的采样率。在CT扫描仪中,数据采集系统必须具有16 b到22 b的分辨率,以便处理通过各种人体组织的宽动态范围的X射线信号。该系统需要大量的光检测器(较多的数据采集通道)和高精度数据采集以提高图像分辨率。   以上两个例子说明了系统要
[工业控制]
提升<font color='red'>ADC</font>分辨率的<font color='red'>电路</font>设计
Microchip第60亿颗PIC单片机出货
全球领先的单片机和模拟半导体供应商—— Microchip Technology Inc. 宣布已把其第 60 亿颗 PIC 单片机(型号为 PIC 12F 635-I/P )交付给墨西哥白色家电制造商 Mabe 。这距离 2006 年 11 月 Microchip 第 50 亿颗单片机出货的时间仅相隔短短的一年。 Microchip 总裁兼首席执行官 Steve Sanghi 表示:“第 60 亿颗 PIC 单片机的出货是一项让我们引以为豪的成就,而更令我们欣喜的是能够把这颗单片机交付给墨西哥的客户。这说明 Microchip 多元化的嵌入
[单片机]
iTOP-4412开发板_驱动_adc驱动升级和测试例程
本文档介绍 iTOP-4412 开发板的 adc 驱动的升级和测试例程。 自带的驱动只能支持一路 adc,本文介绍如何修改可以支持 4 路 adc 的控制。 1 硬件简介 如下图所示,这是 4412 的 datasheet 截图,可以看到 4412 一共有 4 路 ADC 接口。 如下图所示,这是开发板自带的 ADC 电路,ADC 接的是滑动变阻器,网络标号是 XadcAIN0,因为有滑动变阻器,所以这一路测试的时候,动了滑动变阻器,就会影响 adc 的 输出值。 如下图所示,是底板和核心板连接器,可以看到 XadcAIN ,这四路都引到底板。 如下图所示,可以看到 ADC1 和 ADC2 引到 J38 端子。 综
[单片机]
iTOP-4412开发板_驱动_<font color='red'>adc</font>驱动升级和测试例程
ATmega88 ADC噪声抑制模式
SM2..0为001时,SLEEP指令使MCU进入噪声抑制模式。在此模式下,CPU停止运行,而 ADC、外部中断、两线串行地址匹配、定时器/计数器 2 和看门狗继续工作 (如果已经使能)这个休眠模式只停止了clkI/O、clkCPU 和clkFLASH,其他时钟则继续工作。 此模式改善了ATmega88 ADC 的噪声环境,使得转换精度更高。 ADC 使能的时候,进入此模式将自动启动一次 AD 转换。ADC 转换结束中断、外部复位、看门狗复位、BOD 复位、两线串行地址匹配、 定时器/计数器2中断、SPM/EEPROM 准备好中断、外部中断 INT0 、INT1 或引脚电平变化中断可以将 MCU 从 ADC 噪声抑制模式唤醒。
[单片机]
基于VerilogHDL的CMOS图像敏感器驱动电路设计
       CMOS图像敏感器是近年来兴起的一类固态图像传感器。CMOS图像敏感器具有低成本、低功耗(是CCD耗的1/1000~1/100)、简单的数字接口、随机访问、运行简易(单一的CMOS兼容电池供给)、高速率(可大于1000帧/秒)、体积小以及通过片上信号处理电路可以实现智能处理功能等特点而得到广泛应用。有些CMOS图像敏感器具有标准的I2C总线接口,可方便应用到系统中。有些没有这类总线接口电路的专用CMOS图像敏感器需要增加外部驱动电路。由于CMOS敏感器的驱动信号绝大部分是数字信号,因此可采用FPCA通过Verilog HDL语言编程产生驱动时序信号。Verilog HDL语言是IEEE标准的用于逻辑设计的硬件描述语言
[嵌入式]
用C51单片机把只带的ADC(12bit)转换为RS232输出
#include reg51.h // STC8G1K08A-SOP8 #include intrins.h /* STC8G1K08A-SOP8 读取 VCC值 ,先发送出去 然后 循环开始 读取ch4的 (P55 ,第3脚)值 发送出去 */ sfr ADC_CONTR = 0xbc; sfr ADC_RES = 0xbd; sfr ADC_RESL = 0xbe; sfr ADCCFG = 0xde; sbit EADC = IE^5; sfr P3M1=0xb1; sfr P3M0=0xb2; sfr P5M1=0xc9; sfr P5M0=0x
[单片机]
基于Linux的高速模数转换器AD7859L的应用
   1 引言   在嵌入式系统中基于ARM微核的嵌入式处理器已经成为市场主流。随着ARM技术的广泛应用,建立面向ARM构架的嵌入式操作系统成为测量行业的热点问题。在LINUX操作系统中添加新的外部设备时,只需为其添加对应的驱动程序即可。介绍另一种驱动程序的编写方式,即采用MISC类设备。其实质也是一个字符设备。可将用户各种不同的驱动设备类型合成到一种类型中,共用一个主设备号,通过不同的次设备号和设备节点名来区分。可方便管理这些驱动模块。字符型的驱动设备模块在挂载时都要分配主设备号、次设备号和创建设备节点名,在卸载驱动设备时还必须同时删掉设备节点名。通过采用MISC类设备,在挂载设备驱动时无须再用到mknod命令分配主设备号
[模拟电子]
小广播
最新电源管理文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved