硅晶片融合技术助力 SoC FPGA设计架构脱颖而出(一)

最新更新时间:2013-05-13来源: 互联网关键字:硅晶片  SoC  FPGA 手机看文章 扫描二维码
随时随地手机看文章
对于系统设计人员而言,提高积体电路的整合度既是好消息,也带来新问题。好消息是,在每一个硅晶片的新制程节点,晶片设计人员都能够在一个晶片中封装更多的元件,例如更多的处理器、加速器和周边控制器。一个晶片内建更多的元件,意味着更好的性能、更低的功率消耗以及更小的体积。  

  但是,更高的整合度也意味着以前由系统设计人员所做出的决定,现在是由晶片设计人员来完成,系统设计团队能够实现的创新会越来越少,也不太容易突出产品优势。更重要的是,系统设计人员要能够理解晶片设计人员的思路,同时还可以自由地突显自己产品的优势。

Altera SoC FPGA

  根据应用分类 采用对应方式

  目前俄罗斯电子市场很多最重要的应用都符合某种模式,包括视讯监控、无线和有线通讯,以及高阶工业控制等。在这些应用中,系统收集宽频讯号,处理这些讯号以提取出资料,进行大运算量的分析,做出判断,然后实施判断。

  例如,监控系统须要处理来自摄影机的1,080条逐行扫描视讯。系统对视讯串流进行处理、增强边缘、识别出目标,最后分离出感兴趣的目标。此一处理过程通常使用标準化,虽然相对简单,但是需要大运算量的演算法。

  在下一阶段,处理单元的目标分析功能将更强大,例如探测是否有入侵,或识别出某些特定的人。这些演算法可能是专用的,会经常变化。最后经过分析,确定目前的状态是否须要触发警铃、锁闭大门,或者向公共安全机构发出警报。
以软体实现系统功能易被复制

  设计团队採用叁种不同的途径来实现这些系统。第一种途径最初是透过运行在微处理器上的软体来实现,最近,则採用特定应用标準产品(ASSP),或者功能强大的32位元微控制器。

  设计团队对软体进行除错、确定演算法,然后检查系统性能。如果任务运行太慢,设计人员会将其移动到独立的中央处理器(CPU)上。或者,如果有数位讯号处理(DSP)核心等合适的加速器,IC上有向量处理器,则将其移动到加速器上,进而对其进行加速。当所有的任务满足其时序要求后,可以在功能、时序和功率消耗上对系统进行最终的验证。

  在监控实例中,系统控制软体会运行在一颗CPU核心上。标準影像处理演算法可以运行在DSP核心标準函式库的程式上,还可以手动编写更复杂的专用演算法,在所有可用CPU核心并存执行。

  这种设计方法有很大的优势。其重点一直是软体,也就是系统功能。由于大部分系统功能体现在软体上,因此当出现问题或须要进行改动时,就比较容易对系统进行修改。

  但是,透过CPU或DSP核心上的软体来执行一种演算法,是最慢而且最耗损效能的方法。因此,对于性能或效率要求较高的系统,以软体为中心的方法并不是最佳方法。系统不同的特性体现在软体上,因此有同样硬体的竞争对手很容易复製这些软体,或者软体有可能被敌方所利用。

  以硬体当作解决方案 设计弹性差

  系统设计的另一种方法是直接根据系统要求来开发硬体设计,同时编写在此一硬体上运行的软体。这是开发大部分特殊应用积体电路(ASIC)所採用的方法。一开始,系统规划人员确定需要哪些CPU、加速器、记忆体和控制器,把这些需求告诉晶片设计团队,由他们来开发ASIC。

  在实例系统中,规划人员可以选择一对安谋国际(ARM)核心来运行系统软体,授权协力厂商影像处理引擎来处理最初的影像处理任务,在进程最后,针对复杂演算法设计订製韧体编写DSP管线程式码。当进行IC设计时,软体团队会针对设计中完全不同的叁种引擎来使用叁组程式设计和除错工具。

  以硬体为中心的方法有很大的优势。在所有方法中,它能够实现最大系统速率及最高功能效率。但这需要熟练的IC设计团队,且在高阶製程节点,投入也会很大。而且,一旦设计好ASIC,就很难修改硬体或改正错误,也很难应对需求的变化,此一过程会很慢而且成本很高。软体方案能够节省时间,但是牺牲了ASIC方法的优点--速度和功率消耗。

  因此,虽然在理论上以硬体为中心的方法最适合对性能和功率消耗要求较高的设计,但在实际情况下,设计团队只有在预期会有很大的销售量能够满足成本要求,降低风险时,或者他们知道系统硬体在产品生命週期过程中不会有太大的变化时,才会开发ASIC。实际上,面临关键设计难题的团队很难实现系统IC设计时,通常会放弃ASIC方法,转而购买与系统IC设计功能相近的ASSP。

关键字:硅晶片  SoC  FPGA 编辑:神话 引用地址:硅晶片融合技术助力 SoC FPGA设计架构脱颖而出(一)

上一篇:iOS6升级后WIFI连接中断问题修复方法
下一篇:硅晶片融合技术助力 SoC FPGA设计架构脱颖而出(二)

推荐阅读最新更新时间:2023-10-12 20:45

FPGA领域先进工艺应用进展神速,赛灵思90nm器件出货愈千万
赛灵思公司日前宣布,该公司已发售超过1,000万只90nm器件,供应了世界上90nm工艺节点FPGA需求的70%以上的份额。赛灵思在90nm生产领域已保持超过两年以上的领先地位,始终处于先进加工工艺竞赛的最前沿,创造了令人惊异的发展纪录,是2001年推出150nm工艺、2002年推出130nm工艺和2003年推出90nm工艺技术的最领先公司之一。 赛灵思公司将其成功很大程度上归功于其Spartan-3和Spartan-3E FPGA在数字消费市场的快速采用。Spartan系列在大批量消费应用如DVD播放器、等离子体显示器和HDTV等领域已得到广泛的采用。 “通过积极下调每一代工艺技术曲线,我们将继续为客户提供世界上成本
[焦点新闻]
魏少军建言中国集成电路莫要沦为组装业
“中国集成电路设计企业的芯片基础设计能力正在持续下降,照此趋势发展下去,中国集成电路设计业不过是技术含量比较高的组装业而已。”在上周举行的IP重用技术国际研讨会上,清华大学微电子学研究院魏少军大声疾呼。 此次研讨会由上海硅知识产权交易中心、上海集成电路行业协会主办,重点讨论中国集成电路行业的发展方向。据了解,集成电路设计行业正在步入SoC(片上系统)的时代,也就是正在向着超大规模集成电路的方向发展。这一行业越来越趋向垄断的态势,Intel、IBM等一些跨国公司成为集成电路设计中的佼佼者。然而,集成电路设计中最重要的功能模块——IP核被看成集成电路的心脏,该技术基本集中于国外公司手中。“说得严重一点,如果有一天人家不把
[半导体设计/制造]
IDT 推出针对智能电网应用的全球最先进单相电能计量 SoC
拥有模拟和数字领域的优势技术、提供领先的混合信号半导体解决方案的供应商 IDT® 公司 (Integrated Device Technology, Inc.; NASDAQ: IDTI) 宣布推出针对智能电网应用的全球最先进单相电能计量 SoC。该器件拥有业界最宽的动态范围和前所未有的集成度,帮助智能电表制造商在提高精度的同时简化设计并降低整个系统成本。 IDT 90E46 是针对智能电表设计的单相 SoC,集成了一个电能计量模拟前端、一个实时时钟、温度传感器、LCD 驱动器和 ARM Cortex M0 微处理器。该器件是 IDT 屡获殊荣的计量产品系列的最新成员,可提供5000:1 的业界最宽动态范围,帮助电表制造商将
[模拟电子]
基于FPGA和DSP技术某型飞机总线系统通讯软件的设计
  在分析某型飞机MILSTD1553B数据总线系统构成的基础上,结合其通信协议与其消息传输格式,建立了某型飞机总线系统通讯层次结构,并运用FPGA和DSP技术设计了此型飞机总线系统通讯软件。   目前,随着工艺和技术的进步,集成电路技术的发展已经使得在一个芯片上集成一个可编程系统(Programmable System ON a Chip,PSOC)成为可能。其中,现场可编程门阵列(Field Programmable Gate Array,FPGA)由于其设计灵活、速度快,在数学专用集成电路的设计中得到广泛的应用。数字信号处理(DSP)的理论与实现手段获得了快速发展,已成为当代发展最快的学科之一。由于其高速的处理速度和强大
[嵌入式]
基于FPGA+DSP的频谱监测仪设计及实现
随着微波技术的广泛发展,空间和地面电磁环境越来越复杂,无线电频谱资源作为公共资源的一种,需要频谱管理部门进行有效的分配和监控。特别是在频带日益拥挤、自然和人为干扰日益增大的情况下,频谱监测系统有必要进行监测,检测存在的干扰,以便采取措施将影响降至最低,确保频谱资源得到合理的利用。 电磁频谱监测分析仪是应对当前电磁信号频谱检测挑战,兼备高分辨率和高搜索速度的检测设备。频率分辨率的提高意味着幅度检测灵敏度和频率分辨能力双提升、因此其高分辨率、高速扫描的特点意味着在电磁信号检测领域拥有强大的检测效率。本系统采取了基于 FPGA ,DDR2内存卡和多 DSP 的信号高速存储及处理,多模式多窗口信号检测,多域信号分析的技术路线,是一台性能
[嵌入式]
基于<font color='red'>FPGA</font>+DSP的频谱监测仪设计及实现
Lattice Radiant 2.0设计软件加速FPGA设计,可进行更精细的控制
莱迪思半导体公司低功耗可编程器件的领先供应商,今日宣布推出广受欢迎的最新版本FPGA软件设计工具Lattice Radiant™2.0。除了增加了对新的CrossLink-NX™ FPGA系列之类的更高密度器件的支持之外,更新的设计工具还提供了新的功能,加速和简化了基于莱迪思FPGA的设计开发。 当系统开发人员评估选择硬件平台时,实际的硬件只占他们选择标准的一小部分。他们还会评估用于配置硬件的设计软件的易用性和支持的功能,因为这些功能可能会对整体系统开发时间和成本产生重大影响。 莱迪思软件产品线高级经理Roger Do表示:“Lattice Radiant 2.0设计软件为开发人员提供了更符合设计习惯的用户体验;该工具将引
[嵌入式]
平台 FPGA 的发展带来了什么?
有关 FPGA 是否是 ASIC 和 ASSP 可行替代品的争论已经持续了近十年。iSupply、Gartner Dataquest 及其它业界分析师的研究表明当前正处在 ASIC 设计新客户不断减少,FPGA 设计新客户不断增多的趋势当中。 基于 90 nm 工艺制造的下一代平台 FPGA 器件极大地扩展了高性能处理和系统集成的功能选择。随着一些新的应用解决方案的制定,它们将继续推动 ASIC 设计新客户进一步减少。 新千年伊始,业界第一款平台 FPGA Xilinx Virtex-II 和 Virtex-II Pro 器件的推出引发了新一轮的争论。这些高性能器件,凭借其灵活的器件集成能力、可编程 I/O、以
[新品]
QuickLogic发布超低功耗PolarPro FPGA
QuickLogic公司今天发布了最新的FPGA产品——PolarProTM系列。PolarPro器件具有费效比高、功耗超低等优点,并提供小型化封装,引领了未来设计趋势。PolarPro系列产品支持便携应用所必须的节能策略,同时保持了传统FPGA器件灵活配置和开发迅速的优势,将在便携电子产品市场为FPGA应用赢得更多机会。 PolarPro系列独有的嵌入式电路同时满足了降低功耗与削减系统设计开销的需求。通过集成FPGA逻辑与嵌入式电路,PolarPro器件的电路实现了高速总线对总线接口、双端口SRAM模块以及共位异步FIFO控制器、高费效比DDR存贮器扩展以及时钟管理单元。PolarPro器件的所有电路均能用新的超低功耗模式
[新品]
小广播
最新模拟电子文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved