基于IP核的FPGA 设计方法

发布者:VelvetWhisper最新更新时间:2007-04-27 来源: EDN China关键字:布线  源码  逻辑  标准 手机看文章 扫描二维码
随时随地手机看文章
前 言

  几年前设计专用集成电路(ASIC) 还是少数集成电路设计工程师的事, 随着硅的集成度不断提高,百万门的ASIC 已不难实现, 系统制造公司的设计人员正越来越多地采用ASIC 技术集成系统级功能(System L evel In tegrete - SL I) , 或称片上系统(System on a ch ip ) , 但ASIC 设计能力跟不上制造能力的矛盾也日益突出。现在设计人员已不必全部用逻辑门去设计ASIC, 类似于用集成电路( IC) 芯片在印制板上的设计,ASIC 设计人员可以应用等效于印制板上IC 芯片的功能模块, 称为核(core)、或知识产权( IP) 宏单元进行系统设计, 这就是基于核的设计方法。CPU、存储器、总线控制器、接口电路、DSP 等都可成为核。但是ASIC 设计与印制板(PCB) 设计有很大区别,ASIC 必须用EDA 工具进行硬件设计, 主要问题都是通过计算机仿真解决, 而不能象印制板设计那样通过实验调试解决, 另外ASIC 的制造还需要数量可观(一般数万美元) 的不可重复工程费用(NRE)。80年代后期出现的现场可编程门阵列(FPGA ) 和复杂可编程逻辑器件(CPLD) 是ASIC 的一种, 其优点是在制造厂家提供的FPGA 或CPLD 芯片上, 可由设计工程师对其进行现场编程完成ASIC 的最后设计, 而不需昂贵的NRE 费。现在FPGA 的规模已达到百万门, 如XILINX 公司的V irtex 系列, 完全可以实现片上系统,其设计方法将逐步转向核基设计。

1 核的分类和特点

  核是一种预定义的并经过验证的复杂功能模块, 它可以集成到系统设计中。核基设计主要特点是可重复使用已有设计模块, 缩短设计时间, 减少设计风险, 通过高层的集成可望提高整个系统的性能。在FPGA 设计中的核分为三种, 如表1所示:

  表1 核的分类和特点

  硬核
(hard core)
预定义的已布局布线的模块 不能修改设计, 必须采指定实现技术 时序性能有保证

  固核
(firm core) HDL 源码,与实现技术有关的网表 部分功能可以修改, 采用指定的实现技术 关键路径时序可控制

  软件
(soft core)
行为级或RTL 级HDL源码 可修改设计,与具体实现技术无关 时序性能无保证, 由使用者确定

  硬核是针对特定的实现技术优化的, 它具有不能修改的结构和布局布线, 可作为库元件使用, 且时序性能稳定, 但硬核不能按设计需要修改和调整时序。固核由HDL 源码和与实现技术有关的网表组成, 使用者可按规定增减部分功能。固核的关键路径时序是固定的, 但其实现技术不能更改, 即不同厂家FPGA 的固核不能互换使用。软核是可综合的硬件描述语言(HDL ) 源码, 它与实现技术无关, 可按使用者需要修改, 具有最大的使用灵活性, 但软核的关键路径时序性能无保证, 最终性能主要决定于使用者采用的综合、布局布线和实现技术。

  在FPGA 设计中, 由于不同厂家的具体实现技术差别较大, 完全与硬件实现技术无关的软核性能受到很大限制, 而硬核缺少使用的灵活性, 因此作为软、硬核折中的固核使用较多。以上是具有代表性的核的分类, 在实际使用中, 某种功能的核往往以各种形式出现, 由使用者按需要选用, 软核也不仅只有HDL 源码, 还包括用于功能测试的行为模型和测试向量, 用于指导综合的约束文件。

2 核基FPGA 设计方法简介

  在核基设计中, 一个完整的设计主要由两部分组成, 一部分是核, 如图1中的MCU、RAM , 另一部分是用户自己定义的逻辑电路。按系统设计的要求将这些功能模块连接在一起就完成了芯片的设计,各个核或功能块的连接目前还没有统一的标准, 因不同的设计而定, 一般应满足一定的时序要求。作为核基设计的第一步是选择合适的核, 这主要从核的功能、性能可靠性和实现技术几方面来选择。


图1 核基设计芯片示意图

  一个核首先要有核的功能描述文件, 用于说明该核的功能、时序要求等, 如图2所示, 其次还要包括设计实现和设计验证两个方面的文件, 即不但要有实现核功能的寄存器传输级(RTL ) 源码或网表, 还要有用于核实现后验证逻辑功能正确性的仿真模型和测试向量。硬核的实现较简单, 类似于PCB 设计中IC 芯片的使用, 软核的使用情况较为复杂, 实现后的性能与使用者的具体实现方式有关, 为保证软核的性能, 软核提供者一般还提供综合描述文件, 用于指导软核的综合, 固核的使用介于上述二者之间。


        图2 核由设计实现和设计验证组成

很多核提供者都提供核的评价环境和演示、开发板,便于用户了解核的功能和使用。
核基FPGA 设计流程如图3所示。设计输入部分包括:

1) 用户设计逻辑、软核、固核或硬核仿真模型的输入,
2) 功能仿真,
3) 逻辑综合。其中仿真模型是一个行为级模型, 只用作功能仿真, 不进行综合。


图3 核基FPGA 设计流程

  设计的输入一般是采用HDL 语言, 如VHDL、V erilog 等, 输入完设计和仿真模型后就可进行功能仿真, 当功能仿真完成后, 就可进行逻辑电路的综合。

  用户逻辑和软核的综合应加合理的时序约束, 以满足设计的要求, 约束条件可由综合文件(Synthesis Script ) 给出。完成设计输入后进入设计实现阶段,在此阶段固核的网表和设计约束文件, 用户综合出的网表和设计约束文件一起输入给FPGA 布局布线工具, 完成FPGA 的最后实现, 并产生时序文件用于时序仿真和功能验证。最后进入设计验证阶段,用静态时序分析判定设计是否达到性能要求, 对比功能仿真结果和时序仿真结果, 验证设计的时序和功能是否正确。若设计的性能不能达到要求, 需找出影响性能的关键路径, 并返回延时信息, 修改约束文件, 对设计进行重新综合和布局布线, 如此重复多次直到满足设计要求为止。若重复多次还不能达到设计要求, 则需修改设计或采用其它实现技术。

3 软核的设计及使用

  由于FPGA 的硬件技术迅速发展, 硬件资源越来越丰富, 速度越来越快, 使软核资源利用率不高、工作速度较低等不足得到很大的弥补, 软核在核基设计中作用越来越大。其主要优点是功能与实现技术无关, 使用灵活。这样我们可以很方便地在不同的实现技术下使用软核。如用X IL INX FPGA 实现的软核, 不需改动设计, 重新综合后就可以用ACTEL FPGA 实现, 设计实现的灵活性大为提高。但软核的性能受实现技术影响还是很大, 怎样保证软核达到预想的性能是目前需要解决的难题。国外近年提出了与实现技术无关的可综合软核的思想, 希望通过对编制软核的HDL 源码的某种限制, 并结合综合工具的时序约束功能, 达到部分控制软核性能的目的。如限制软核只能采用严格的同步逻辑设计, 没有反馈环路、多时钟路径、三态逻辑、锁存器和异步置位复位触发器, 只使用D 触发器和逻辑门。这样借助于综合工具, 可有效地控制软核关键路径的延时,并预测具体实现技术中软核的性能。当然这是以牺牲一定的FPGA 逻辑资源为代价的, 但随着硅技术的发展, 硬件资源十分丰富, 用一定的硬件资源浪费去换取设计灵活性提高是值得的, 正如在PC 机软件设计中, 现在已很少有人过多考虑程序占用的存储空间一样。

  本文作者按照上述软核设计思想, 采用全同步逻辑设计, 只使用D 触发器和逻辑门, 实现了与PIC16C57兼容的8位微控制器的设计。顶层结构如图4, 采用哈佛结构, 取指和指令执行并行工作, 除少数几条程序跳转指令外, 全部为单时钟周期指令。程序存储器ROM 一般放在FPGA 外, 若ROM 中指令较少, 也可放在FPGA 内。数据总线采用多路选择器形式, 以适应不同的实现技术。指令寄存器和特殊功能寄存器, 包括IO 端口寄存器、状态寄存器、程序计数器等, 都由D 触发器构成, 通用寄存器采用了FPGA 的RAM 模块, 指令译码和算数逻辑单元由组合逻辑门构成。


图4 8位微控制器顶层结构图

  实现的主要功能:
(1) 指令与P IC16C57兼容。
(2) 三个8位双向IO 口。
(3) 程序存储器2K X 12 B IT。
(4) 内部RAM 共32个, 7个为特殊寄存器。
(5) 二级子程序堆栈。
(6) 未实现指令: POT ION、SLEEP、CLRWDT。
(7) 单相时钟。

  该软核用VHDL 语言完成设计的输入, 用EXPRESS 综合工具进行综合, 采用Xilinx 4000系列FPGA 实现, 不包括ROM 约需2500逻辑门, 时钟频率5MHz, 即运行一条指令200ns。

  上述软核在综合、布局布线时, 只给予了简单的时序约束, 当需要改用其它FPGA 实现时, 可用综合工具重新综合、布局布线, 一般不需改变时序约束文件就能达到上述性能, 因此当时钟频率不太高时,软核的使用还是较为方便的。但当时钟频率较高时,虽然采用了与实现技术无关的可综合软核的思想,软核的性能还是与使用者及其采用的实现技术紧密相关, 要真正做到与实现技术无关是很困难的。此时软核的使用者必须清楚其使用的复杂性, 最好能得到软核提供者的技术支持, 许多软核提供者都提供这方面的服务。

4 总结

  随着硅技术的发展, 集成电路芯片的硬件生产能力迅速提高, 几年前FPGA、CPLD 的规模还在万门左右, 现在ALTERA 公司已宣布将推出250万门的CPLD。如此快的发展速度, 使集成电路设计能力严重不足, 只靠增加设计人员, 不从设计方法上改进, 提高设计的效率, 是不可能解决问题的。因此基于核的设计、设计重利用等技术, 近年来在国外发展很快, 并成立了相应的标准化组织, 如VSIA (Virtual Socket Interface Alliance) , 专门从事核或称IP模块的互连标准研究, 以使核的使用就象在印制板上使用集成电路块一样方便。一个片上系统的时代即将到来, 电子工程师应跟上这个时代发展的潮流,正如以前电子管系统向晶体管系统, 分离元件系统向集成电路系统发展一样。

关键字:布线  源码  逻辑  标准 引用地址:基于IP核的FPGA 设计方法

上一篇:基于SYSTEM C的FPGA设计方法
下一篇:基于FPGA 的高阶全数字锁相环的设计与实现

推荐阅读最新更新时间:2024-05-13 18:35

美商务部新规允许美企和华为合作制定5G标准 华为回应
美国政府周一证实,将会修改禁止美国企业与华为进行生意往来的禁令,允许其合作制定下一代5G网络标准。 美国商务部长威尔伯·罗斯(Wilbur Ross)向路透社发出声明,证实了有关该部即将采取行动的报道。声明表示:“美国不会放弃全球创新领导地位。商务部致力于鼓励美国工业界全面参与并倡导美国技术成为国际标准,以保护美国的国家安全和外交政策利益。” 美商务部表示,根据工业与安全局(BIS)的新规,美企在与华为公司接触前将不需获得许可证。 对此,华为16日晚发表声明回应称,华为的态度是一贯的,我们愿意与包括美国厂商在内的技术同行就新技术的标准进行坦诚的讨论和交流,为人类社会的科技进步作出贡献。 以下为华为声明全文: 标准的本质讲究开放、
[手机便携]
EuropElectro北京开设办事处,服务在华欧洲电子企业
欧洲电子电气产业已经在中国北京开设了办事处,向欧洲企业提供有关中国的标准化、认证和技术规定等方面的信息。 该办事处称为EuropElectro,在6月底正式开设,但自2月份已经开始运作,由德国产业机构ZVEI和欧洲工程产业组织Orgalime成立。 ZVEI表示,EuropElectro提供进入中国市场需要的有关的技术立法、标准和认证。德国经济事务部长Michael Glos和ZVEI 总裁 Friedhelm Loh出席了开设仪式,但是ZVEI表示EuropElectro代表了欧洲电子电气产业的利益。
[焦点新闻]
Alps-pro雷达带来更远、更精准的视野:驾驶安全新标准
随着智能驾驶技术的进步,毫米波雷达以其稳定和强大的感知功能,已经成为汽车主动安全系统中的关键传感器,同时也面临着对道路检测性能要求的不断提升。汽车前雷达传感器主要用于实现自适应巡航控制(ACC)和前向碰撞预警(FCW)等主动安全功能,其输出结果直接影响刹车、加减速等控制功能。因此,前雷达需要具备更远、更精准的视野,并在漏报率、误报率和反应速度等方面满足更严格的要求。这也使得前雷达模组和芯片的国产替代面临更大的挑战。 应对这些需求,加特兰推出了基于Alps-Pro毫米波雷达SoC芯片开发的全新前雷达方案。这一方案具有优秀的检测性能,能够完全满足L2/L2+级别智能驾驶前向雷达应用的高标准。Alps-Pro前雷达方案提供长距离模式
[汽车电子]
Alps-pro雷达带来更远、更精准的视野:驾驶安全新<font color='red'>标准</font>
最小晶体管仅1个原子厚10个原子宽
  北京时间4月21日消息,据美国连线杂志报道,目前,英国研究人员研制世界上最小的电子晶体管,其厚度为1个原子,直径10个原子。   这项最新研制的新型电子晶体管比之前32纳米硅材料电子晶体管小3倍,英国曼彻斯特大学研究人员科斯特亚·诺沃舍罗夫说,“这种电子晶体管可用于任何半导体制造。”他和另一位合著作者将该研究报告发表在《科学》杂志上。   电子晶体管形式的逻辑门可加强计算处理能力。根据摩尔定律,每隔24个月,集成电路上的晶体管的数量将翻番,从而不断提升计算机性能。然而当前电子晶体管材料发展受限,只能采用硅作为材料。目前硅材料只能维持未来10年的摩尔定律发展。现在,最新研制的采用石墨烯(graphene)材料制成的电子晶体管
[模拟电子]
最小晶体管仅1个原子厚10个原子宽
pic16f1937 标准PWM
用PIC16F1937的CCP1,CCP4产生两路PWM,时钟源由TIME2提供 以下为示例程序: #include pic.h #define uint8 unsigned char #define uint16 unsigned int __CONFIG(FOSC_INTOSC&WDTE_OFF&PWRTE_OFF&MCLRE_ON&CP_OFF &BOREN_OFF&CLKOUTEN_OFF&IESO_OFF&FCMEN_OFF); __CONFIG(WRT_OFF&VCAPEN_OFF&PLLEN_OFF&STVREN_OFF&BORV_19&LVP_OFF); #define BACK_LED RC1
[单片机]
人工智能产业大火,产业标准化之路必不可少
人工智能 产业的发展沸沸扬扬,相关标准的制定也显得尤为迫切。   1月18日,国家标准化管理委员会正式成立国家人工智能标准化总体组、专家咨询组。总体组组长为中国电子技术标准化研究院院长赵波,副组长人选涉及阿里云、科大讯飞、中国科学院、北京大学、北京航空航天大学、机械工业仪器仪表综合技术经济研究所相关高管、专家。中国工程院院士潘云鹤担任专家咨询组组长。   据了解,国家AI标准化总体组在人工智能标准化中承担统筹协调、规划布局的角色,负责开展人工智能国际国内标准化工作,包括拟定我国人工智能标准化规划、体系和政策、协调相关国家标准技术内容和技术归口、建立AI基础功行标准与行业应用标准的传导机制等。专家咨询组则由国内人工智能领域知名专家学
[嵌入式]
我国自主研发物联网关键安全技术成国际标准
  从WAPI产业联盟获悉,联盟牵头组织成员自主研发的近场通信安全测试技术(NEAU-TEST)日前正式发布,成为国际标准化组织/国际电工委员会(ISO/IEC)国际标准,这是中国自主研发的 物联网 关键共性安全核心技术再次“走出去”。下面就随网论坛热线小编一起来了解一下相关内容吧。   这项国际标准是近场通信安全(NEAU)技术的测试标准,它规范了NEAU协议的符合性测试方法,提供了测试装置、测试规则以及测试用例、测试步骤、预期测试结果等,确保了NFC设备之间建立安全连接,可以防止设备遭受近距离空口窃听、设备伪造、数据篡改等欺诈攻击。   近场通信(NFC)是一种近距离无线通信技术,被广泛集成在手机中,主要用于手机支付、公交卡
[网络通信]
基于89C51+PCF8591 5V简易电压表仿真与源码设计
传感器 MQ -2 采集器 PCF8591 处理器 STC89c51 显示器 LCD1602 按键调整加减报警值 初始值为50% 基于89C51+LCD1602+PCF8591 5V简易电压表仿真原理图如下 单片机源程序如下: #include reg52.h #include intrins.h #define ulong unsigned long #define uchar unsigned char #define uint unsigned int #define LCD1602_PORT P1 #define PCF8591 0x90 #define NOP() _no
[单片机]
基于89C51+PCF8591 5V简易电压表仿真与<font color='red'>源码</font>设计
小广播
最新应用文章

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved