Synopsys推出Synphony高层次综合

最新更新时间:2009-10-13来源: EEWORLD关键字:Synopsys  HLS 手机看文章 扫描二维码
随时随地手机看文章


      全球领先的半导体设计、验证和制造软件、硬件及知识产权(IP)供应商新思科技公司(NASDAQ: SNPS),今天宣布推出其Synphony HLS (High Level Synthesis)解决方案。该解决方案集成了M语言和基于模型的综合法,与 传统RTL流程相比,能够为通信和多媒体应用提供高达10倍速的更高的设计和验证能力。Synphony HLS为ASIC 和 FPGA的应用、架构和快速原型生成最优化的RTL。此外,通过在虚拟平台中为系统验证和早期软件开发生成C模型,Synphony HLS补充了基于C/C++的程序流。Synphony HLS与Synopsys的综合工具DC、Synplify Premier、Confirma、VCS、System Studio和Innovator产品一起,提供了从算法到最终芯片的最完整的原型、实施和验证流程。

[page]

Synphony HLS解决方案通过以下优点提供了比传统方式明显更高的效率:
• 从M语言到优化RTL的自动流程
• 针对ASIC和FPGA的架构优化生成RTL代码
• 用于早期算法验证的快速原型方法
• 生成C模型用于早期软件开发和快速系统验证
• 包括原型和ASIC应用在内的多个流程的统一验证

      “Synphony HLS解决方案将显著地改变FPGA和ASIC在系统验证和嵌入式软件开发中的应用方式。” Toyon研究公司的算法开发师Richard Cagley博士说:“传统的HLS方法继续承担着重要的硬件工程资源,将我的算法翻译成RTL,在FPGA和ASIC芯片上进行运行。Synphony HLS使我能够用MATLAB®进行高层级仿真和产品编码,这意味着我现在仅用几小时或几天的时间就能够直接从仿真到达硬件,而不用数月或数年的时间。这对基于我们算法的生产力、生产进度和产品质量有广泛的影响。”

从M语言和高级IP到优化RTL的自动流程
      由于Mathworks的MATLAB®环境能够在极高的抽象层级上进行简洁地行为表达,现已被广泛地用于算法探索和设计。在这种环境下开发的M语言模型通常在RT 层级 (RTL)下被进行重新编码和重新验证,有些情况下用C/C++进行实施和验证。与效率低下和容易出错的人工重新编码流程不同,Synphony HLS直接从高层次的M语言编码和Synphony HLS — 优化的IP模型库中创建可执行的RTL和C模型。通过采用独特的约束驱动的定点传播功能,设计师们可以快速和直观地从高层次浮点M码的可综合子集中获得定点模型。然后Synphony HLS引擎将合成已从架构上进行了优化的RTL,以满足面积、速度和功耗目标。Synphony HLS允许设计师们能够保留他们喜欢的算法建模语言,无需重新编码和重新验证模型,从而确保了早期的系统级别的验证和核查。

来自单一模型的高层次综合
      Synphony HLS引擎能够为ASIC、FPGA、快速原型或虚拟平台综合优化的架构,同时通过各级别的实施流程保持验证的连贯性。考虑到用户指定的目标和架构限制,通过在语言和模型边界(包括M语言和IP模块)以及整个设计层次上应用排线、编制和约束优化,HLS引擎能够在多层级上进行自动优化。[page]

Synphony HLS用于ASIC设计
      Synphony HLS具备新的先进的时序评估功能,在给定的ASIC技术下,能够自动地利用Design Compiler获取自动排线和快速时序收敛过程中所需的精确信息。

Synphony HLS用于FPGA设计
      Synphony HLS还可为广泛的FPGA产品系列(Actel, Altera, Lattice, 和Xilinx)提供先进的时序和特定器件优化。这包括在当今FPGA器件中,硬件乘法器、存储器、移位寄存器和其他高级硬件资源的优化映射。

Synphony HLS用于快速原型
      利用Synphony HLS和Synopsys技术领先的Confirma快速原型解决方案,设计团队能够快速地将他们的设计在流片前搭建出原型,并在设计周期的更早期开始高性能算法验证和软件开发。
用于更早期软件开发和更快系统验证的C-Output
通过将C模型创建成开发流程中的自然副产品,Synphony HLS补充了C/C++实施、验证和嵌入式软件开发流程。Synphony HLS生成定点ANSI-C模型,可用于各种系统仿真环境和虚拟平台,包括Synopsys的Innovator、System Studio、VCS 和 SystemC 流程。从而Synphony HLS确保了在设计周期的更早期开始基于C的核查和验证。

      “迄今为止,还没有一种能够在抽象层级上自动获取连贯验证流程的方法,也没有用非常流行的M语言实现的具备优化输出的实现流程。”Synopsys 副总裁兼Synplicity 事业部总经理,Gary Meyers说:“有了Synphony HLS,我们能够为系统和软件验证提供一种比竞争对手更快和更可靠的方法。结合Synopsys技术领先的系统原型和硬件辅助验证解决方案,设计团队们能够更加经济和更加可靠地设计和验证他们复杂的芯片和软件。”

关键字:Synopsys  HLS 编辑:于丽娜 引用地址:Synopsys推出Synphony高层次综合

上一篇:第一页
下一篇:华虹设计采用多种Cadence解决方案

推荐阅读最新更新时间:2023-10-13 10:46

Synopsys与联华电子合作,以低功耗和DFT功能加强90纳米参考流程
针对联华电子的90纳米工艺,Synopsys的 Galaxy设计平台业已通过多电压(Multi-Vdd)功能的实战验证 全球电子设计自动化软件工具(EDA)领导厂商Synopsys(Nasdaq: SNPS)与世界半导体晶圆专工领导者台湾联华电子共同宣布,双方合作以Synopsys的Galaxy 设计解决方案平台为基础,针对联华电子的90纳米工艺,在参考设计流程中增添了新的功能。 该先进的90纳米低功耗设计流程于2005年11月正式推出。现在,该流程不仅添加了可显著降低动态功耗和泄漏的自动多电压功能,而且还增加了新的可测性设计(DFT)功能。此外,已有的面向制造的设计功能也经过联华电子的程式库验证。这些新增功能有助于
[新品]
新思科技:软件安全为产业数字化转型提供有力支撑
我们正走向万物互联的时代,产业数字化转型是当下及未来的必经之路,这一切都离不开软件的驱动。有数字化,有软件,那信息安全问题也随之而来。企业在看到数字化转型带来红利的同时,安全风险不能忽视。可以说软件安全在很大程度上影响数字化转型的速度和质量,为产业数字化转型提供有力支撑。 由于新技术不断涌现及其应用日趋成熟,软件开发模式发生改变,DevOps 快速兴起,并紧随安全“左移”被广泛认可,DevSecOps 已经成为很多企业数字化转型过程中应用安全的基础保障。这不仅有利于企业更快速、更安全地将产品上市,也加速了社会数字经济的发展。 新思科技一直致力于帮助企业更快速地构建安全、优质的软件,在推动DevSecOps落地方面有丰
[物联网]
<font color='red'>新思科技</font>:软件安全为产业数字化转型提供有力支撑
Synopsys陈志宽:中国更有机会实现自动驾驶
“如果说半导体产业的上一个发展高峰是智能手机,那么以自动驾驶、电动汽车、人工智能、5G技术等为代表的新一波技术浪潮,正成为这个产业发展的新引擎。”新思科技(Synopsys)全球总裁兼联席首席执行官陈志宽博士在2018年6月4日举行的新思科技全球用户大会(SNUGChina)上海站上表示。 新思科技(Synopsys)全球总裁兼联席首席执行官陈志宽博士 车用半导体需求大增 受益于物联网、汽车电子、人工智能等新兴市场的快速发展,近两年相关行业对半导体的需求日渐旺盛。特别在汽车领域,随着越来越多的车企、供应商及科技公司将注意力转向高级汽车驾驶辅助系统(ADAS)、自动驾驶、车联网等的研发上,推动汽车智能化变革不断进入深水区
[汽车电子]
<font color='red'>Synopsys</font>陈志宽:中国更有机会实现自动驾驶
Synopsys 4亿美元收购台湾软件厂商SpringSoft
北京时间8月3日晚间消息,美国芯片设计软件开发商Synopsys今日宣布,将以4.06亿美元收购台湾地区专业IC设计软件供应商SpringSoft,从而强化公司在亚洲、欧洲和美国半导体市场的低位。   Synopsys将以每股57元新台币(约1.90美元)的价格收购Springsoft全部发行股,该交易预计于2013财年第一季度完成。交易完成后,SpringSoft将成为Synopsys的一部分,SpringSoft股票将停止交易。   Synopsys总部位于加州,主要竞争对手包括Cadence Design Systems和Mentor Graphics。去年,Synopsys刚刚以每股7.35美元的价格并购
[半导体设计/制造]
Synopsys发布完整的PCI Express 4.0 IP解决方案
高质量的基于PCI Express的DesignWare PHY、控制器和Verification IP完整方案以其翻倍至16GT/s的性能助力企业级SoC设计 美国加利福尼亚州山景城,2014年6月 — 亮点: • 业界首款完整支持最新PCI Express 4.0规范的PCI Express® 4.0 IP解决方案,已于6月4日在加利福尼亚州圣克拉拉市举办的2014年PCI-SIG®开发者大会上亮相 • 基于PCI Express 4.0的Synopsys DesignWare®控制器IP提供面向端点、根组件、双重模式(端点/根组件)以及交换开关应用的端口逻辑,具有最小的延迟、门数和功耗 • 基于PCI Express 4
[嵌入式]
Synopsys DFT MAX助珠海炬力节省90%测试成本
DFT MAX减少测试数据量和测试应用时间,实现高质量测试 全球领先的电子设计自动化(EDA)软件工具领导厂商Synopsys宣布,珠海炬力集成电路设计有限公司(简称珠海炬力)已采用Synopsys DFT MAX扫描压缩自动化解决方案实现其0.13微米系统级芯片(SoC)设计,使测试设备相关成本降低了90%。DFT MAX通过片上扫描数据压缩,可显著减少高质量制造测试所需的测试时间和测试数据量。  珠海炬力首席技术官李邵川表示:“作为便携式多媒体播放器(PMP)SoC的领先供应商,我们的产品设计广泛应用于遍布世界各地的便携式消费电子产品中。因此,我们的设计团队需要易于使用而成熟的压缩解决方案,可以降低我们下一代PMP So
[焦点新闻]
华为确认Synopsys/Cadence/Mentor三家EDA公司已经停止合作
华为正式发布AI处理器Ascend 910(昇腾910),同时推出全场景AI计算框架MindSpore。华为轮值董事长徐直军表示,美国禁令对华为AI产品的研发和战略推进,没有任何影响,华为达到了预期的结果,按期完成了计划。 日前,美国再次对华为的临时许可延期了90天。徐直军则认为无意义,“华为员工已经习惯了在实体清单下工作和生活,我们认识到和准备好在继续这种环境下工作和生活的准备。” 当被问及华为和Synopsys、Cadence、Mentor三家EDA公司(提供芯片设计的工具)的合作时,徐直军也坦言:“大家都很清楚,这些公司都不能和我们合作了,但天下也不是只有他们。历史上,即使没有工具,也可以生产出芯片,当然对我们有挑战,效
[手机便携]
Synopsys林荣坚:2018年最看好人工智能、汽车电子和信息安全
近日,Synopsys全球副总裁兼亚太区总裁林荣坚撰文表示,其最看好包括人工智能,汽车电子, 和信息安全领域,并称Synopsys将不断加大在这三方面的投资。 Synopsys全球副总裁兼亚太区总裁林荣坚 文章全文如下: 随着产业的不断革新发展 ,新科技新领域不断涌现。 Synopsys目前看好和加强的领域包括:人工智能,汽车电子, 和信息安全。 人工智能: AI爆发增长,特别是深度学习技术,是以强大的计算能力为基础的。而提供计算能力的就是芯片,这当然是和EDA工具息息相关的。 我们认为,EDA工具和AI是一种互动关系,可以称为一个“virtuous circle”,良性循环。一方面EDA
[半导体设计/制造]
<font color='red'>Synopsys</font>林荣坚:2018年最看好人工智能、汽车电子和信息安全
小广播
最新EDA文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 综合资讯

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved