基于FPGA的视频信号发生器设计

发布者:小九分析仪最新更新时间:2011-06-05 关键字:现场可编程门阵列  视频发生器  LVDS  图像处理平台 手机看文章 扫描二维码
随时随地手机看文章
0 引言
    在光电测量系统中,需要图像处理器进行图像采集、处理。而为了对图像处理器的图像采集能力及处理能力进行评估、检测,常常需要对图像处理器输入特定视频,进行各项功能测试。目前随着数字化相机的广泛应用,图像处理器多采用数字化接口。而且对图像处理器的检测要求信号发生器产生的视频内容越来越丰富,帧频越来越高,而目前检测图像处理器的信号发生器多是标准的模拟视频输出,如文献提出的模拟视频发生器,有的虽然能产生数字视频但内容是固定的,如果对内容进行更改则需要对数字视频信号发生器重新编程以达到要求,比较麻烦,不能满足日益复杂的要求。因此灵活改变视频内容的数字视频信号发生器的研制变得十分迫切。本文提出一种数字视频信号发生器的设计方法,此方法可以同时得到LVDS和CamerLink制式的视频,供数字化图像处理器检测使用。本文提出的设计方法除可以脱离计算机独立使用外,如果想实时更改信号发生器输出视频的各项参数,无需重新改写程序,只需把该信号发生器通过串口连接到计算机上,即可通过人机交互的方式对视频中的目标灰度、背景灰度,目标大小、目标运动速度进行更改。此外目标的背景还可以从板卡上的SDRAM中选取。与以往的视频信号发生器相比,本文提出的信号发生器除能产生多种数字化视频外,还能灵活更改所产生的视频各项参数,因此具有一定应用价值。

1 硬件组成
    数字视频发生器主要卣FPGA模块、单片机模块、串行通信模块、TTL转L,VDS模块、FTL转CamerL,ink模块、SDRAM模块组成,整个系统框图如图1所示。

b.JPG


1.1 工作原理
    数字式视频信号主要由行同步、帧同步、像素时钟、图像数据组成。其中行同步决定一行的起始位置,帧同步决定一帧图像的起始位置,像素时钟决定一行有多少列图像数据。根据数字图像的组成,可以看出如果想要生成一幅数字图像,必须包含上述要素。其行帧信号同图像的关系如图2所示,其中VSYN表示帧同步信号,HSYN表示行同步信号。

a.JPG[page]

    其中图像的采集是从行同步上升沿开始后,按像素时钟采集的。
    本文根据数字视频产生所需的各要素进行信号发生器的设计。主要通过FPGA产生行同步信号、帧同步信号、像素时钟;通过单片机+串口通信模块实现目标参数的更改,并把更改后的参数传递给FPGA,供FPGA产生相应运动的视频信号;通过视频制式转换模块把FPGA生成的视频数据及视频控制信号转换成LVDS和CamerLink制式的数字视频信号。
2 FPGA控制模块
    FPGA具有高集成度、高可靠性以及开发工具智能化等特点,目前逐步成为复杂数字电路设计的理想首选。此外FPGA可以通过编程实现硬件的逻辑功能,大大减少了硬件设计的复杂程度。因此本文以FPGA为核心器件产生视频信号,这里选用ALTERA公司的SycloncII系列的EP2C8 F25618N,采用VHDL语言编程生成与数字视频有关的各个信号,与单片机通信接收视频修改参数的模块及得到SDRAM内部图像的模块。其结构框图如图3所示。

c.JPG


    信号发生器上电后,FPGA通过与单片机通信的模块得到初始视频各项参数,根据参数进行目标大小、目标灰度、目标运动速度、背景灰度的设置,然后根据各项设置产生视频数据,FPGA帧同步模块、行同步模块、像素时钟模块分别产生帧同步、行同步、像素时钟,图像数据按以上控制信号从FPGA中发送出去。
    在本文中FPGA各功能模块根据基准时钟生成帧同步、行同步、像素时钟。这里以50M时钟为基准时钟信号,根据图像处理平台对输入信号的要求,设计的帧同步高电平占33ms,低电平占1.2ms,行同步高电平占35 μm,低电平占8.4μm。这里把50M基准时钟输入像素时钟模块经过锁相后依然以50M的时钟频率输出,作为像素时钟。由于一行较多,可在程序中进行限位,控制每行像素数。像素的产生主要有两种方式,一种是通过与单片机通信得到目标像素灰度及背景像素灰度,根据这两种灰度产生像素数据。另一种方式是通过从连接在FPGA上的SDRAM内读出图像作为背景,从与单片机通信得到目标灰度,共同形成像素数据。
2.1 单片机控制模块及通信模块
    在本设计中单片机作为通信管理芯片。它主要实现与计算机的通信,更改信号发生器所产生信号的各个参数,把各个参数经过整合送给FPGA,以便FPGA根据参数控制目标的运动速度、目标大小、目标灰度及背景灰度。为了保证信号发生器能够方便地和计算连接,实现人机交互,实时更改产生的视频信号,并且从通信稳定可靠出发,这里采用RS232通信接口。但是因为计算机每次发的数据较多,这里没有直接应用电平转换芯片把计算机和单片机的串口连在一起,而是通过一片16C650把电平转换芯片和单片机连在一起,这样的好处在于16C650内部具有32字节的FIFO,可起到数据缓存的作用,使单片机能够稳定可靠地接收数据。
2.2 视频制式转换模块
    因为FPGA产生的视频信号为TTL电平,而目前数字视频信号以LVDS制式和CamerLink制式为主,因此需要进行电平转换。这里主要采用把FPGA产生的TTL电平的数字视频信号接入SN75LVDS387得到LVDS制式的视频信号,同时可把该TTL数字信号接入DS90CR285得到CamerLink制式信号。[page]

3 软件设计
    本文软件设计主要对单片机和FPGA进行编程。其中对单片机编程主要应用C语言进行编程,对FPGA主要应用VHDL语言编写。其中单片机程序框图如图4所示。FPGA程序流程框图如图5所示。

d.JPG



4 结论
    本文介绍了一种基于FPGA的数字视频信号发生器,此发生器能够同时产生CamerLink和LVDS制式的视频信号,同时此视频信号发生器可通过人机对话的方式对所产生的视频信号中的目标、背景灰度、目标大小、运动速度等参数实时更改,从而达到检测图像处理平台目标分辨能力、目标捕获能力、目标捕获目标跟踪速度、目标跟踪精度等指标的目的。因此具有一定应用价值。

关键字:现场可编程门阵列  视频发生器  LVDS  图像处理平台 引用地址:基于FPGA的视频信号发生器设计

上一篇:“给力2011,力科在您身边”巡回研讨会圆满成功
下一篇:如何用示波器测量确定性抖动

推荐阅读最新更新时间:2024-03-30 22:14

FPGA说再见!TI全新MCU软件在工业系统中实现亚微秒级电流
  德州仪器 (TI)日前宣布推出DesignDRIVE快速电流环路(Fast Current Loop)软件,使C2000™ 微控制器(MCU)成为业界首款电流环路性能低于1微秒的器件。下面就随工业控制小编一起来了解一下相关内容吧。 TI的C2000™ MCU产品组合与DesignDRIVE软件共同提供了片上系统(SOC)功能,并简化了驱动控制系统的开发。新型DesignDRIVE快速电流环路软件不仅在性能上优于传统基于MCU的电流环路解决方案,同时还能通过取消通常用于外部电流环路控制的现场可编程门阵列(FPGA)来简化设计。快速电流环路软件是C2000 controlSUITE™ 软件的免费更新版。如需了解更多信息,敬请访问
[工业控制]
Actel的FPGA被用于火星探测任务,突出高可靠性
Actel公司宣布其耐辐射和抗辐射的现场可编程门阵列(FPGA)器件在多项执行中的火星任务中发挥了重要作用,包括火星侦察卫星(MRO)、火星快车(Mars Express)探头,以及火星探测登陆车(Mars Exploration Rover)勇气号和机遇号。Actel的FPGA被应用于照相机、无线通信、板上仪器和中继站上,使得科学家能够撷取和传送令人震惊的火星表面的图像,其中包括过去从未探索过的地区,如相当于美国康涅狄格州大小的古瑟夫环形坑 (Gusev Crater)。 Actel军事及航天产品市务总监Ken O'Neill 称:“Actel的产品获选用于如此严酷和关键的环境中,证明了我们的技术具备高性能和高可靠性。自199
[焦点新闻]
基于单片机和FPGA设计的程控滤波器
  以单片机和 可编程逻辑 器件(FPGA)为控制核心,设计了一个程控滤波器,实现了小信号程控放大、程控调整滤波器截止频率和幅频特性测试的功能。其中放大模块由可变增益放大器AD603实现,最大增益60dB,10dB步进可调,增益误差小于1%。程控滤波模块由MAX297低通滤波、TLC1068高通滤波及椭圆低通滤波器构成,滤波模式用模拟开关选择。本系统程控调整有源滤波的-3dB截止频率,使其在1~30kHz范围内可调,误差小于1.5%。此外,采用有效值采样芯片AD637及12位并行A/D转换器MAX120实现了对扫频信号幅度的测量。   滤波器是一种用来消除干扰杂讯的器件,可用于对特定频率的频点或该频点以外的频率进行有效滤除。它在电子
[单片机]
基于单片机和<font color='red'>FPGA</font>设计的程控滤波器
FPGA为设计平台的全彩led显示屏设计方案
介绍了一种以FPGA 可编程逻辑器件为设计平台的、采用大屏幕全彩led 显示屏进行全彩灰度图像显示的扫描控制器实现方案。经过对“19 场扫描”理论灰度实现原理的分析,针对采用该方法实现的全彩LED 显示屏刷新频率受串行移位时钟限制的缺点,提出了一种新式的实现高阶灰度显示的逐位点亮控制方法,在进行FPGA 电路设计中采用单独的计数器来控制屏幕的刷新频率,使全彩LED 显示屏的设计在L ED 的发光效率和刷新率之间的调整更加灵活。最后,根据大屏幕全彩LED 显示屏的设计要求,结合本文讨论的灰度控制方法,给出了FPGA 屏体扫描控制器的内部电路实现结构框架。   1 、引言   作为大型平板显示设备的一种,LED 显示屏以其
[电源管理]
<font color='red'>FPGA</font>为设计<font color='red'>平台</font>的全彩led显示屏设计方案
FPGA:矢志不移 奔向未来
最近一段日子,经常听到业内人士对电子行业这半年来的负面评价。通信业行业的不景气,使许多半导体公司的股票都在下跌,消费类电子市场虽然火爆,但其竞争的残酷性导致半导体公司费尽心血但利润极低。通过调整、整合、收购、分离等方式,更加专注在自己更擅长的领域,是半导体公司摆脱困境的主要方式。我们可以看到很多这样的例子,ADI将手机业务卖给了联发科,表示专注在模拟和DSP领域;LSI合并Agere并分离自己消费业务,也是进一步加强和专注在网络通信方面的实力;最近从TI内部人员那得知,TI未来的重点也将放在模拟技术方面,毕竟这块的利润更丰厚些。 从小池塘里的大鱼到大海里的小鱼 "展望整个半导体市场,只有FPGA是黑暗中的亮点。"这句话虽然夸张,却
[嵌入式]
基于FPGA的FFT处理器设计
  1 引言   随着数字技术的快速发展,数字信号处理已深入到各个学科领域。在数字信号处理中,许多算法如相关、滤波、谱估计、卷积等都可通过转化为离散傅立叶变换(DFT)实现,从而为离散信号分析从理论上提供了变换工具。但DFT计算量大,实现困难。快速傅立叶(FFT)的提出,大大减少了计算量,从根本上改变了傅立叶变换的地位,成为数字信号处理中的核心技术之一,广泛应用于雷达、观测、跟踪、高速图像处理、保密无线通信和数字通信等领域。   目前,硬件实现FFT算法的方案主要有:通用数字信号处理器(DSP)、FFT专用器件和现场可编程门阵列(FPGA)。DSP具有纯软件实现的灵活性,适用于流程复杂的算法,如通信系统中信道的编译码、QA
[嵌入式]
基于<font color='red'>FPGA</font>的FFT处理器设计
基于FPGA的ARINC429总线接口卡设计
    引言 ARINC429总线广泛应用于商务运输航空领域,如空中客车A310/A320、A330/A340飞机,波音公司727、737、747、757和767飞机,麦道公司MD-11飞机等。它采用异步双极性归零码进行数据的编码,并通过双绞线传输,具有很强的抗干扰性能。目前市场上的ARINC429总线接口设计一般都采用专用接口芯片,如Device Engineering公司的DEI-1016, INTERSIL 公司的HS-3282等,这些专用芯片价格昂贵,且路数有限,使用非常不灵活。本设计将 ALTERA 公司的FPGA芯片应用于ARINC429标准数据传输,并完成了与计算机USB接口的通信,有效缩小了系统体积并降低了
[嵌入式]
软件无线电发射机的FPGA实现
  摘要: 本文以软件无线电理论为指导,以π/4 DQPSK调制为特例,重点介绍了软件无线电发射机数字信号处理部分在FPGA上的实现,主要包括数据映射、成形滤波、CIC插值滤波和NCO等。在设计上使用了基于多相滤波和单MAC的成形滤波器及高效CIC插值滤波器,使性能和资源占用率获得了较好的突破。与专用芯片相比,用FPGA实现的软件无线电发射机更具灵活性。   关键词: 软件无线电 发射机 π/4 DQPSK调制 现场可编程门阵列 多相滤波   一、引言   软件无线电是近几年在无线通信领域提出的一种新的通信系统体系结构,其基本思想是以开发性、可扩展、结构最简的硬件为通用平台,把尽可能多的通信功能用可升级、可替换的软件来实现。
[嵌入式]
软件无线电发射机的<font color='red'>FPGA</font>实现
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved