信号源分析仪瞬态测试应用—锁相环的跳频测量

发布者:数据梦想最新更新时间:2014-10-14 来源: eefocus关键字:信号源分析仪  瞬态测试  锁相环  跳频测量  E5052B 手机看文章 扫描二维码
随时随地手机看文章

E5052B上的瞬态测试功能是分析信号时域变化的强大工具,用户可以利用该测试功能分析其信号的频率,幅度,相位的时 域变化。瞬态测量方式有窄带(narrowband frequency)及宽带(wideband frequency)两种:1)窄带频率模式的最大可测量频率变化是80MHz(载波大于800MHz时),频率分辨率高(可至mHz),可对80MHz 范围内的小频率变化进行精确测量。2)宽带频率模式最大的频率变化不受80MHz的限制,由输入信号载波的频率段决定,最大频率范围是 2.4-7.2GHz(带宽4.8GHz),但是频率分辨率较窄带模式低(最低的频率分辨率是1kHz,0.05至0.15GHz时)。

 

目前的无线通信应用中,锁相环是频率合成中经常会使用的技术。由于其具有高频率、宽频、频谱质量好等优点,常常会配合其他的频率合成技术一起使用,如与直接 数字合成技术(DDS)结合使用,以实现快速跳频,高相位噪声的信号输出。在设计及验证锁相环时,用户不仅需要对其输出的频率跳变进行验证,还需要对其从 频率变化开始至稳定的时间进行测量。下面我们以锁相环(PLL)的测试为例,介绍E5052B的瞬态测试应用。
 

当锁相环的输出信号频率 跳变较宽,而且用户需要同时观察其从起始频率至终止频率的变化时,可以使用E5052B瞬态测试中的宽带-窄带测试模式,如图1 所示。在测试中,宽带频率窗口与窄带频率窗口中的测试是并行同步的,用户可以在宽带窗口观察信号从起始频率至终止频率的整个频率变化过程,然后在窄带窗口 中测量信号在终止频率的变化细节。E5052B的内部系统框图如下图所示,DUT(被测物)的信号输入仪表后,通过功分器分成两路,上面的一路是宽带测 试:利用分频器将输入频率分至低频后直接数模转换并分析;下面的一路是窄带测试:输入信号通过混频器,频率搬移至中频后数模转换并分析。由于整个处理过程 是并行的,故宽带窗口与窄带窗口的时间是同步的。

 

 
图1  宽带-窄带测试模式的系统框图
 

在宽带-窄带模式设置中,需要注意两个方面:1)设置中的目标频率(Target Freq)需要与被测信号跳变终止时的频率一致,而且窄带窗口的频率变化需要在窄带模式的频率范围内,否则信号无法在窄带模式中测量。2)设置中的窄带频 率范围(Freq Range)需要根据用户所需要的频率分辨率及时间分辨率进行折衷:因为E5052B设置的频率范围越宽,时间分辨率越高,如在80MHz频率范围时,最 高的时间分辨率是8ns,而在1.6MHz频率范围时,最高的时间分辨率只有0.13us;但设置的频率范围越宽,频率分辨率却会越低,如在80MHz 时,最高的频率分辨率只有7kHz,而在1.6MHz时,分辨率最高可达110Hz。故假如被测信号的跳变速度快,那么仪表的频率范围越宽越容易得到较好 的时间测试精度;但是若被测信号跳变速度不快,而且需要得到较好分辨率却需要频率范围越小越好。

 

图2,图3为由信号源E4438C输出 的100MHz的信号在不同频率范围的测试结果,由于其E4438C的频率稳定度很好(Residual FM小于1Hz),所以在窄带窗口测试出来的噪声实际上是仪表的内部底噪,可以看出在25kHz时的底噪明显要比200kHz时的底噪小。
 
 
 
图2 窄带频率范围为200kHz时的100MHz信号测试结果
 
图3 窄带频率范围为25kHz时的100MHz信号测试结果

通过对频率范围的合理设置,用户可以在较高的频率分辨率下测量信号的时域变化,如图4所示。图4是一个载波为4.6199996GHz,频率跳变400Hz 的测试结果,其跳变时间是91.3us。图中窄带窗口的测试曲线的波纹较大,是由于信号的输入功率是-24dBm,比仪表所要求的最小输入功率 -20dBm低所导致的。由此处可以看出,若用户需要得到最高的测试精度,除了要考虑频率范围对时间分辨率和频率分辨率的影响,输入功率的大小也不能太低。

[page]

图4中心频率为4.6199996GHz,频率跳变400Hz的信号
 

虽然宽带-窄带模式是最常用的,但是它也有其局限之处,由于窄带模式最宽的频率测量范围只有80MHz,当信号变化超过80MHz时,该模式只能对信号起始 和终止频率的其中一个进行细节的测量,用户不可同时对锁相环起始和终止频率进行频率分辨率较高的测量。所以假如需同时细致测量起始频率及终止频率,要利用 E5052B上的另一种测量模式:窄带-窄带模式(Narrow-Narrow Band Mode)。我们可以利用窄带-窄带模式准确测量锁相环从起始频率跳变至终止频率且稳定锁相时的过程。

 

E5052B的窄带-窄带模式与宽带-窄带模式最大的变化是DUT功分之后的两路信号都是用外差式的接收机结构来分析,而且两路信号的本振是共用同一个参考晶振,保证其相参。由于两路信号都是同步处理,所以两路信号的时间测量结果也是同步的。
 
图5窄带-窄带模式的系统框图
 

例如某锁相环的调频是从4.6199995GHz跳至4.828GHz,由于频率变化超过80MHz,已经不能直接用一个窄带模式来分析,此时利用窄带-窄 带模式,分别其起始频率设置为窄带1(NB1)的目标频率,终止频率设为窄带2(NB2),即可利用该模式分析锁相环从开始到锁相结束的时间,结果如图6 所示。图中的测量曲线波纹较大也是由于输入功率低于-20dBm所引起,假如输出功率大于-20dBm,测试的结果会更准确。

 

窄带-窄带分析模式的每一个测量通道NB1和NB2其实也受到窄带分析带宽最大不超过80MHz的限制,但是由于他们的目标频率(Target Freq)可以独立设置,所以相当于用户可在整个被测信号的频率变化过程中,任取两段80MHz的频率范围来观察。而且两个窄带通道的频率测量范围可根据 不同的频率分辨率及时间分辨率来需要独立设置。所以该模式适合于测量频率合成器的跳频锁相时间。
 
 
图6 窄带-窄带模式分析锁相环调频时间的结果
 

总结:在测试时,用户可根据其信号频率变化的特点自由选择宽带-窄带及窄带-窄带两种测试模式。宽带-窄带模式适合于观察频率跳变的整个变化过程,窄带-窄带模式适合于对起始及终止频率的变化过程进行细致分析。

关键字:信号源分析仪  瞬态测试  锁相环  跳频测量  E5052B 引用地址:信号源分析仪瞬态测试应用—锁相环的跳频测量

上一篇:基于矢量分析对RF进行有效测量
下一篇:便携式逻辑分析仪的设计与实现

推荐阅读最新更新时间:2024-03-30 22:48

带宽自适应全数字锁相环的设计与实现
  传统的数字锁相环设计在结构上希望通过采用具有低通特性的环路滤波,从而获得稳定的振荡控制数据。但是,在基于数字逻辑电路设计的数字锁相环系统中,利用逻辑算法实现低通滤波是比较困难的。于是,出现了一些脉冲序列低通滤波计数电路,其中最为常见的是“N先于M”环路滤波器。这些电路通过对鉴相模块产生的相位误差脉冲进行计数运算,获得可控振荡器模块的振荡控制参数。脉冲序列低通滤波计数方法是一个比较复杂的非线性处理过程,难以进行线性近似,所以无法采用系统传递函数分析方法确定锁相环中的设计参数,以及进一步分析锁相性能。在设计方法上多采用VHDL语言或者Verilog HDL语言编程完成系统设计,并利用EDA软件对系统进行时序仿真,以验证设计的正确性
[嵌入式]
锁相环同步检波技术及在视频检波中的应用
1 引 言 检波技术在电子、通讯等领域是不可缺少的关键技术之一,因此检波电路在这些领域也是非常重要的。检波技术的好坏,直接影响到信号的分离和提取。在电视接收机中,视频检波位于中放级和预视放之间,完成从图像中频信号中检出视频信号以及对伴音中频信号进行二次混频。可见,检波环节好坏直接影响整机性能。随着电视技术的发展,电视功能的增强以及对电视性能要求的提高,原来的检波技术很难满足电视对视频检波的要求,因此必须采用更为先进的检波技术代替原来的检波方法。 早期的视频检波是利用二极管的单向导电性从调幅波中取出包络,得到视频信号;在混频时则是利用二极管的非线性,用38 MHz本振和31.5 MHz伴音中频进行混频,取出6.5 MHz的第二伴
[电源管理]
<font color='red'>锁相环</font>同步检波技术及在视频检波中的应用
瞬态信号及时捕获 安捷伦创新无线测试
传统的信号分析仪数据处理效率和速度都跟不上采集的速度,因此进行实时采集和捕获的过程中会丢掉一些数据进行处理,一旦在丢掉的信号中有毛刺或脉冲就无法采集到,所以频谱分析仪或信号分析仪不能百分之百地采集到所有信号。安捷伦中国区市场部无线业务经理黄萍介绍说,在航空航天、国防和无线通信行业中,为了确保用户在极端复杂信号系统中也能实现瞬态信号的查看、捕获和分析,安捷伦为其PXA X系列信号分析仪新增实时频谱分析(RTSA)功能。 这款产品(功能)的创新之处在于,FFT的处理速度更高,同时采集速度也有很大的提升。采集速度都提高了,处理速度也更高了,在实时处理过程中就可以无缝地进行信号的采集和分析,这也是实时频谱分析仪最大的一个亮点。同时,用
[测试测量]
FPGA器件选型研究
1 引 言   现场可编程门阵列FPGA有集成度高、体积小、灵活可重配置、实验风险小等优点,在复杂数字系统中得到了越来越广泛的应用。   随着FPGA技术的成熟和不断飞速发展,数字电路的设计只需一片FPGA器件、一些存储设备和一些电气接口匹配电路的解决方案已成为主流选择方案。根据多年的应用经验,相关数字系统中,FPGA器件的选型非常重要,不合理的选型会导致一系列的后续设计问题,有时甚至会使设计失败;合理的选型不光可以避免设计问题,而且可以提高系统的性价比,延长产品的生命周期,获得预想不到的经济效果。   经过深入研究,总结了以下选型问题:器件的供货渠道和开发工具的支持;器件的硬件资源;器件的电气接口标准;器件的速度等级
[嵌入式]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
最新测试测量文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved