技术文章—如何判定杂散来源

发布者:CrystalBreeze最新更新时间:2019-11-13 来源: ADI关键字:直接数据频率合成器  DAC 手机看文章 扫描二维码
随时随地手机看文章
直接数据频率合成器(DDS)因能产生频率捷变且残留相位噪声性能卓越而著称。另外,多数用户都很清楚DDS输出频谱中存在的杂散噪声,比如相位截断杂散以及与相位-幅度转换过程相关的杂散等。此类杂散是实际DDS设计中的 有限相位和幅度分辨率造成的结果。


其他杂散源与集成DAC相关——DAC的采样输出产生基波和相关谐波的镜像频率。另外,因DAC非理想的开关属性可能导致低阶谐波的功率水平升高。最后一种杂散源是在系统时钟频率的基波与任何内部分谐波时钟之间产生的混频产物。


上述杂散噪声的全部已知来源都可根据相对于DDS/DAC输出处基波信号的频率偏移进行预测。以下内容旨在帮助您确定DDS输出信号频谱中的杂散源。如果通过改变DDS频率调谐字使杂散与DDS/DAC相关,则并不难确定杂散源。这是因为改变调谐字时,上述所有杂散噪声的频率偏移均随基波变化。


如何确定DDS输出信号频谱中的杂散源

例如,24 MHz基波有一个72 MHz的三阶谐波。如果DDS系统时钟为100 MHz,则三阶谐波与系统时钟的产物会折回到至28 MHz,与基波仅偏移4 MHz。如果基波增加10 KHz至24.010 MHz,则新的后叠积将偏移基波3.97MHz,这是可以提前预测的。


如果无论频率调谐字如何变化,杂散相对基波的频率偏移均保持不变,则DDS/DAC不是杂散源。相反,如果杂散相对基波的频率偏移随DDS调谐改变而变化,则DDS/DAC很可能是杂散源。通过确保频率调谐字变化包括频率调谐字的截断部分和未截断部分,可为发现杂散源带来方便。截断部分一般为调谐字的14位至19位(MSB)。


当DDS频率调谐字发生变化时,相对基波(载波)的频率偏移不发生改变的杂散一般分为两类:


  • 要么以某种方式耦合至DDS电源;
  • 要么是驱动DDS的参考时钟源上的一个元件。


注意,如果DDS的内部参考时钟乘法器(PLL)被启用,则DDS输出同样存在相对于基波的固定边带杂散,其频率偏移等于参考时钟频率。


参考时钟源杂散


图1所示为DDS的500 MHz参考时钟,由一个100 KHz音实现10%的AM调制。该参考时钟源是一款Rohde andSchwartz具有调制功能的SMA信号发生器。图1中的灰色线为无调制条件下的参考时钟。


image.png
(由一个100 kHz音(蓝色线)实现10%的AM调制)


图2中,同一100 KHz音以完全相同的频率偏移传输到DDS/DAC输出,不受调谐字频率影响。图2中的频率调谐字表现出四个相互叠加的不同DDS载波。注意,在全部四个载波改变时,参考时钟杂散的频率偏移保持不变;但该杂散的幅度以20 log(x)为单位发生变化,其中,x为参考时钟频率与DDS载波频率之比。


image.png


开关电源杂散


图3和图4展示了DDS电源上的杂散(如开关电源)与DDS输出之间的关系。注意,如前所述,在相对于相同的载波变化时,它们也保持相同的固定频率偏移。


image.png


图4为DDS电源的实际时域,其中,一个150 kHz调制音施加于DDS电源之上,以仿真电源开关杂散。


image.png


DDS参考时钟或电源(一般为AVDD)上的杂散会对DDS输出产生一定的影响。结果,当载波变化时,以载波为中心的边带将保持不变。因此,调谐字发生变化时,如果在DAC/DDS输出中观察到固定杂散,则应检查参考时钟源和DDS电源中是否存在杂散。


关键字:直接数据频率合成器  DAC 引用地址:技术文章—如何判定杂散来源

上一篇:功率计和功率传感器基础
下一篇:最新吉时利SMU模块解决了低电流、高电容的棘手测试挑战

推荐阅读最新更新时间:2024-11-08 16:27

ATE引脚电子器件的电平设置DAC校准
ATE引脚电子器件的电平设置DAC校准 摘要 本文提供一种校准数模转换器(DAC)的方法,专用于引脚电子器件驱动器、比较器、负载、PMU和DPS。DAC具有差分非线性(DNL)和积分非线性(INL)等非线性特性,我们可以通过增益和偏置调整来尽可能降低这些特性。本文描述如何执行这些校准,以改善电平设置性能。 简介 自动化测试设备(ATE)描述用于一次对单个或多个器件执行单次或一系列测试的测试仪器。不同类型的ATE测试电子器件、硬件和半导体器件。定时器件、DAC、ADC、多路复用器、继电器和开关都是测试仪或ATE系统中的支持模块。这些引脚电子器件可以利用精确的电压和电流提供信号和电源。这些精密信号通过电平设置DAC进行
[模拟电子]
ATE引脚电子器件的电平设置<font color='red'>DAC</font>校准
艾克赛利将在DAC2011上展示32nm解决方案
艾克赛利,行业器件级建模验证以及PDK解决方案的技术领导者,宣布参加于2011年6月5日到9日在美国圣迭戈举办的第48届设计自动化大会(DAC2011),展台号为#2830。 艾克赛利将在此次盛会上展出行业领先的产品解决方案。 请提前联系 tsmith@accelicon.com 以便安排单独的会谈以及实例演示。更多信息请关注艾克赛利在此次大会的电子展台: http://www2.dac.com/ebooth/exhibitor.aspx?confid=21&mpid=880 。 在盈利的第九个年头,艾克赛利已经成为市场的领导者。 艾克赛利提供的产品方案包括器件级提参和建模工具MBP,器件级模型验证工具MQA,以及
[半导体设计/制造]
基于电位器或DAC实现的可变频高斜率滤波器
  模拟可变频滤波器要求使用可变无源器件。滤波器斜率越大,所需的可变无源器件就越多。这些元件很多时候是电位器。例如具有18dB/8倍频斜率的低通巴特沃斯滤波器需要使用一个三组电位器。如果我们同时需要重新调谐低通和高通滤波器,那么必要的电位器电阻抽头数量将翻倍。   当我们需要同时重新调谐多个相同的滤波器时也是这样。这些多组电位器非常昂贵,而且很难找到。另外一个问题是它们的群误差,在实际使用中大约有3dB的误差。这些电位器的体积通常也很大。另外,电位器磨损会产生“杂音(zipper)”噪声。   实现这些滤波器的另外一种方法是使用有源元件代替可变无源元件。最合适的元件是压控放大器--VCA。VCA电路的变量是增益,它会根据外部控制电
[电源管理]
基于电位器或<font color='red'>DAC</font>实现的可变频高斜率滤波器
单片机驱动dac0832输出方波三角波正玄波程序
电路图 仿真文件及完整的源代码下载地址:http://www.51hei.com/bbs/dpj-20395-1.html 下面是汇编程序源码,可以用按键来控制 org 0000h ajmp main org 0030h main:mov a,#00h clr p1.0 clr p1.1 jnb p3.0, zhengxuan jnb p3.1,juchi jnb p3.2,sanjiao sjmp MAIN sanjiao: mov a,#00h clr p1.0 clr p1.1 loop: mov p0,a inc a mov r0,#10h djnz
[单片机]
单片机驱动<font color='red'>dac</font>0832输出方波三角波正玄波程序
DAC0832的波形信号发生器Proteus仿真设计
设计要求 1.输出4种波形:方波、锯齿波、三角波和正弦波; 2.幅值调节范围为:2V-10V; 3.频率调节范围为:20Hz-80Hz; 内容简介 信号发生器仿真系统由51单片机最小系统、LCD12864液晶模块、DAC0832波形转换模块(包括波形幅值与频率转换)、按键控制模块以及示波器测量模块构成。通过Keil平台下的C语言编程,单片机控制输出的数字信号经工作在直通方式下的DAC0832数模转换,输出方波、正弦波、锯齿波、三角波4种电压波形,且波形幅值、频率可调。波形的切换、频率和幅值的增减可通过按键模块实现,同时当前的波形信息可实时更新在LCD12864显示模块上,波形形象可通过示波器测量模块展现。整个设计由Proteus仿
[测试测量]
<font color='red'>DAC</font>0832的波形信号发生器Proteus仿真设计
构建用于电压输出和电流输出DAC的单端差分转换器
很多应用都需要差分信号,以获得较高的信噪比,提高对共模噪声的抑制能力,并获得较低的二次谐波失真,例如驱动调制解调器ADC、通过双绞线电缆传输信号,以及高保真音频信号的调整等。这就要求有一种可以将单端信号转换为差分信号的电路,即单端-差分转换器。   对很多应用而言,AD8476内置的小功率全差分精密放大器就足够完成单端-差分的转换功能。但对于需要更高性能的应用,可以将一只OP1177精密运放与AD8476相级联,如图所示。这种单端-差分转换器有高的输入阻抗、(最大)2nA输入偏移电流及相对输入端的(最大)60μV偏移电压和(最大)0.7μV/℃电压偏移。 图1 : 调节R F与R G的比值,就可以设定这个单端-差分转换
[电源管理]
构建用于电压输出和电流输出<font color='red'>DAC</font>的单端差分转换器
ADI AD5360 调整DAC输出方案
  如何使用内部校准寄存器调整DAC电压输出范围?AD5360是一种采用8 mm×8 mm 外形尺寸56 引脚LFCSP封装的高集成度16通道串行输入±10 V电压输出16 bit DAC。它提供一种4倍VREF标称输出电压范围,例如,如果某项设计需要-8 V~+8 V输出电压范围,这属于一种非工业标准4 V参考电压,它没有考虑到DAC的零点误差和满度误差,并且可能会影响输出电压范围。   为了克服这个问题,该解决方案提供一种高于要求的电压范围的可选择参考电压,并且使用内部增益寄存器(m)和失调寄存器(c)独立调整每个通道输出达到要求的范围。   为了给出-8.192 V~+8.192 V(包括零点误差和满度误差)大约输出范围
[应用]
ADI推出四通道、2.4 GSPS、16位数DAC
高度集成的四通道、16位DAC AD9154提供2.4 GSPS带宽,具有出色的性能,可在基带模式下实现奈奎斯特频率的多载波生成。 中国,北京 Analog Devices, Inc. (NASDAQ:ADI),全球领先的高性能信号处理解决方案供应商,最近推出四通道、2.4 GSPS、16位数模转换器(DAC) AD9154,该器件在100 MHz至300 MHz频段内具有业界领先的动态范围性能,可用于复中频发射机。高度集成的四通道、16位DAC AD9154是同类产品中唯一片内集成PLL(锁相环)和八通道JESD204B接口的器件。这些特性组合可让设计人员采用单个器件满足多载波GSM和LTE发射器针对无线宏基站、
[模拟电子]
ADI推出四通道、2.4 GSPS、16位数<font color='red'>DAC</font>
小广播
最新测试测量文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved