如何正确的选择和使用逻辑分析仪

发布者:fengting最新更新时间:2019-11-20 来源: elecfans关键字:存储器  适配器  逻辑分析仪 手机看文章 扫描二维码
随时随地手机看文章

  一、逻辑分析仪的发展

  自20世纪70 年代初研制成微处理器,出现4位和8位总线,传统示波器的双通道输入无法满足8位字节的观察。微处理器和存储器的测试需要不同于时域和频域仪器。数域测试仪器应运而生。HP公司推出状态分析仪和Biomation公司推出定时分析仪(两者最初很不相同)之后不久,用户开始接受这种数域测试仪器作为最终解决数字电路测试的手段,不久状态分析仪与定时分析仪合并成逻辑分析仪。


  20世纪80 年代后期,逻辑分析仪变得更加复杂,当然使用起来也就更加困难。例如,引入多电平树形触发,以应付条件语句如IF、THEN、ELSE等复杂事件。这类组合触发必然更加灵活,同时对大多数用户来说就不是那样容易掌握了。


  逻辑分析仪的探头日益显得重要。需用夹子夹住穿孔式元件上的16根引脚和双列直插式元件上的只有0.1″间隙的引脚时,就出现探头问题。今天的逻辑分析仪提供几百个工作在200MHz频率上的通道信号连接就是个现实问题。适配器、夹子和辅助爪钩等多种多样,但是最好的办法的是设计一种廉价的测试夹具,逻辑分析仪直接连接到夹具上,形成可靠和紧凑的接触。


  今天的发展趋势

  逻辑分析仪的基本取向近年来在计算机与仪器的不断融合中找到了解决的办法。Tektronix公司TLA600系列逻辑分析仪着重解决导向和发展能力,亦即仪器如何动作和如何构建有特色的结构。导向采用微软的Windows接口,它非常容易驱动。改进信号发现能力必然涉及到仪器结构的变动。在所有要处理的数据中着重处理与时间有关联的数据,不同类型的信息采用多窗口显示。例如,对于微处理器来说,最好能同时观察定时和状态以及反汇编源码,而且各窗口上的光标彼此跟踪相连。


  关于触发,总是传统逻辑分析仪中的难题。TLA600系列逻辑分析仪为用户提供触发库,使复杂触发事件的设置简单化,保证你精力集中解决测试问题上,而不必花时间去调整逻辑分析仪的触发设置。该库中包含有许多易于掌握的触发设置,可以作为通常需要修改的触发起始点。需要特殊的触发能力只是问题的一部分。除了由错误事件直接触发外,用户还希望从过去的时段去观察信号,找出造成错误的根源和它前后的关系。精细的触发和深存储器可提高超前触发能力。


  在PC机平台上使用Windows,除了为广大用户提供了许多熟知的好处之外,只要给定正确的软件和相关工具,即可通过互联网进行远程控制,从目标文件格式中提取源码和符号,支持微软公司的CMO/DCOM标准,而且处理器可运行各种控制操作。


  二、逻辑分析仪的选择

  如果数字电路出现故障,我们一般优先就考虑使用逻辑分析仪来检查数字电路的完整性,不难发现存在的故障;但是在其他情况下你是否考虑到使用逻辑分析仪呢?譬如说:第一点如何观察测试系统在执行我们事先编制好的程序时,是不是真正地在按照我们设计好的程序来执行呢?如果我们向系统写入的是(MOV A,B)而系统则是执行的(ADD A,B),那会造成什么样的后果?第二点:怎么样真正地监测软件系统的实际工作状态,而不是用DEBUG等方式进行设置断点后,查看预先设定的某些变量或内存中的数据是我们预先想得到的值。在这里我们有第三、第四等等很多问题有待解决。


  通常我们将数字系统分成硬件部分和软件部分,在研发设计这些系统时,我们有很多事情要做,譬如硬件电路的初步设计、软件的方案制定和初步编制、硬件电路的调试、 软件的调试、以及最终的系统的定型等等工作,在这些工作中几乎每一步工作都要逻辑分析仪的帮助,但是鉴于每个单位的经济实力和人员状况不同,并且在很多系统的使用中都不是要把以上的每个部分都进行一 遍,这样我们就把逻辑分析仪的使用分成以下几个层次:


  第一个层次:只要查看硬件系统的一些常见的故障,例如时钟信号和其他信号的波形、信号中是否存在严重影响系统的毛刺信号等故障;

  第二个层次:要对硬件系统的各个信号的时序进行很好的分析,以便最好地利用系统资源,消除由定时分析能够分析出的一些故障;

  第三个层次:要对硬件对软件的执行情况的分析,以确保写入的程序被硬件系统完整地执行;

  第四个层次:需要实时地监测软件的执行情况,对软件进行实时地调试。

  第五个层次:需要进行现有客户系统的软件和硬件系统性的解剖分析,达到我们对现有客户系统的软件和硬件系统全面透彻地了解和掌握的功能。


  对以上的几个层次的要求,我们可以看出,他们并不都需要很高档的逻辑分析仪,对于第一层次的使用者,他们甚至用一台功能比较好的示波器就可以解决问题,针对以上的几个使用层次,在选择仪器时可以选用相应的仪器。实际上逻辑分析仪也有几个层次,他们有:


  1、 普通2~4通道的数字存储器,例如TDS3000系列(加上TDS3TRG高级触发模块),利用它的一些高级触发功能(例如脉冲宽度触发、欠幅脉冲触发、各个通道之间的一定的与、或、与或、异或关系的触发)就可以找到我们希望看到的信号,发现并排除一些故障,况且示波器的功能还可以作为其他使用,在这里我们只不过用了一台示波器的附加功能,可以说这种方式是最节省的方式。

  2、当示波器的通道数不够时,也可以选用一些带有简单的定时分析功能的多通道定时分析仪器,如早期的逻辑分析仪和现在市面上还有的混合信号示波器,如Agilent的546××D示波器。

  3、一些功能比较简单,速度不是特别快的的计算机插卡 式,基于Windows、绝大部分功能都由软件来完成的虚拟仪器,这类产品在国内的很多厂家都有生产。

  4、采样速率、触发功能、分析功能都很强大的不可扩展的固定式整机。例TLA600系列。

  5、功能更强扩展性更好的模块化插卡式整机;对不同的用户,可以针对需要,选择不同档次的仪器。


  逻辑分析仪的一些技术指标:

  1、逻辑分析仪的通道数 :在需要逻辑分析仪的地方,要对一个系统进行全面地分析,就应当把所有应当观测的信号全部引入逻辑分析仪当中,这样逻辑分析仪的通道数至少应当是:被测系统的字长(数字总线数)+被测系统的控制总线数+时钟线数。这样对于一个16位机系统,就至少需要68个通道。现在几个厂家的主流产品的通道数多达340通道以上。例Tektronix等。


  2、定时采样速率 :在定时采样分析时,要有足够的 定时分辨率,就应当足够高的定时分析采样速率,我们应当知道,并不是只有高速系统才需要高的采样速率(见下表)现在的主流产品的采样速率高达2Gs/S,在这个速率下,我们可以看到0.5ps时间上的细节。


  以下是一些很常见的芯片的工作频率和建立/保持时间的列表,我们可以看出,即使它们的工作频率很低,但在时间分析(Timing)中要求的分辨率也很高。

  表一:典型的数字设备


  3、状态分析速率:在状态分析时,逻辑分析仪采样基准时钟就用被测试对象的工作时钟(逻辑分析仪的外部时钟)这个时钟的最高速率就是逻辑分析仪的高状态分析速率。也就是说,该逻辑分析仪可以分析的系统最快的工作频率。现在的主流产品的定时分析速率在100MHz,最高可高达300MHz甚至更高。


  4、逻辑分析仪的每通道的内存长度:逻辑分析仪的内存是用于存储它所采样的数据,以用于对比、分析、转换(譬如将其所捕捉到的信号转换成非二进制信号【汇编语言、C语言 、C++ 等】,等在选择内存长度时的基准是“大于我们即将观测的系统可以进行最大分割后的最大块的长度。


  5、逻辑分析仪的探头:逻辑分析仪通过探头与被测器件连接,探头起着信号接口的作用,在保持信号完整性中占有重要位置。逻辑分析仪与数字示波器不同,虽然相对上下限值的幅度变化并不重要,但幅度失真一定会转换成定时误差。逻辑分析仪具有几十至几百通道的 探头其频率响应从几十至几百MHz,保证各路探头的相对延时最小和保持幅度的失真较低。这是表征逻辑分析仪探头性能的关键参数。Agilent公司的无源探头和Tektronix公司的有源探头最具代表性,属于逻辑分析仪的高档探头。


  逻辑分析仪的强项在于能洞察许多信道中信号的定时关系。可惜的是,如果各个通道之间略有差别便会产生通道的定时偏差,在某些型号的 逻辑分析仪里,这种偏差能减小到最小,但是仍有残留值存在。通用逻辑分析仪,如Tektronix公司的TLA600型或Agilent公司的HP16600型,在所有通道中的时间偏差约为1ns。因而探头非常重要,详见本站“测试附件及连接探头”。


  a)探头的阻性负载,也就是探头的接入系统中以后对系统电流的分流作用的大小,在数字系统中,系统的电流负载能力一般在几个KΩ以上,分流效应对系统的影响一般可以忽略,现在流行的几种长逻辑分析仪探头的阻抗一般在20~200KΩ之间。

  b)探头的容性负载:容性负载就是探头接入系统时,探头的等效电容,这个值一般在1~30PF之间,在现在的高速系统中,容性负载对电路的影响远远大于阻性负载,如果这个值太大,将会直接影响整个系统中的信号“沿”的形状改变整个电路的性质,改变逻辑分析仪对系统观测的实时性,导致我们看到的并不是系统原有的特性。

  c)探头的易用性:是指探头接入系统时的难易程度,随着芯片封装的密度越来越高,出现了BGA、QFP、TQFP、PLCC、SOP等各种各样的封装形式,IC的脚间距最小的已达到0.3mm以下,要很好的将信号引出,特别是BGA封装,确实有困难,并且分立器件的尺寸也越来越小,典型的已达到0.5mm×0.8mm。

  d) 与现有电路板上的调试部分的兼容性。


  6、系统的开放性:随着数据共享的呼声越来越高,我们所使用的系统的开放性就越来越重要,现在的逻辑分析仪的操作系统也由过去的专用系统发展到使用Windows介面,这样我们在使用时很方便。


  小结

  如果在你的工作中有数字逻辑信号,你就有机会使用逻辑分析仪。因此应选好一种逻辑分析仪,既符合所用的功能,又不太超越所需的功能。用户多半会找一种容易操作的仪器,它在功能控制上操作步骤较少,菜单种类也不多,而且不太复杂。


  从另一方面说,如果需要用最快速度的和最大型的分析能力很强的逻辑分析仪,已有现成的解决方案。这种新颖仪器几乎不会出现通道对通道的延时以及探头的负载影响。如果你稍有疏漏,则可能要花费几万美元的学费才能取得经验。


  确实能捕获到信号才是第一重要的事。当你知道正在捕获的 数据是有用的数据时就靠逻辑分析仪能力的发挥了。


关键字:存储器  适配器  逻辑分析仪 引用地址:如何正确的选择和使用逻辑分析仪

上一篇:逻辑分析仪怎样分析485通讯口(测试)
下一篇:简单介绍实时频谱分析仪

推荐阅读最新更新时间:2024-10-26 21:25

使用逻辑分析仪Acute TravelLogic Analyzer进行SPI NAND驱动开发调试
前言 逻辑分析仪对于嵌入式开发工程师尤其是驱动开发工程师来说是必不可少的工具, 逻辑分析仪的两大功能:信号抓取,协议分析必不可少,前者以来硬件,后者依赖软件。当然方便灵活的触发,体验好的GUI,方便的测量工具,等辅助功能也是评价其好坏的标准,性能方面通道数,采样率,支持触发电平, 滤波,存储容量,传输速率等都是高端与低端区别最主要的指标。尤其对于高性能越到最后提高一点性能,成本就高很多,技术要求也高很多,国产高端分析仪不多。 对于底层数字信号,没有逻辑分析去抓包,将无法进行分析调试, 没有协议分析功能靠人工解析将是噩梦,所以逻辑分析仪必不可少。本篇以Acute TravelLogic Analyzer 这个分析仪为例进行一个S
[测试测量]
使用<font color='red'>逻辑分析仪</font>Acute TravelLogic Analyzer进行SPI NAND驱动开发调试
简易24M逻辑分析仪电路分析
简易24M逻辑分析仪电路分析 最近在写一个I2C外设的驱动程序,奈何一直没有调试通,于是就开始怀疑I2C协议是否存在问题。无奈之前某宝买的逻辑分析仪坏了(20块的那种)。所以就去找了一个开源的逻辑分析仪。正好现在做板子的厂家比较内卷,小尺寸可以免费打样还包邮,于是就薅羊毛了。 原理图如下,就是一个CY7C68013A加一个74HC245和一些辅助元器件。CY7C68013A是一个8051内核的具有USB2.0接口的单片机。这个方案用的24C02存储固件。USB接口部分使用的是TypeC-16Pin。淘宝上20块的分析仪基本也都是这个方案。 焊接完效果如下,因为手里没有对应封装的24M无源晶振,所以就用别的代替了一下。
[测试测量]
简易24M<font color='red'>逻辑分析仪</font>电路分析
如何利用逻辑分析仪功能解决嵌入式系统设计中的难题
在新的嵌入式系统设计中,不但需要测试和调试2.5 GHz串行总线及其相关的高级协议,还要面临如何让32位传统总线工作在800 MHz高数据率下的问题,因此,复杂高速嵌入式系统的设计、开发、测试和调试面临着新的挑战,本文介绍如何利用最新的逻辑分析仪功能解决这些棘手问题。 要想成功开发一个新型嵌入式系统,上市时间和系统可靠性是两个最重要的因素,但现代嵌入式系统日益增大的复杂性使这一目标很难达成。传统的嵌入式系统结构包含各种组件和互连总线,总线通常有并行互连总线和标准外设总线。 如今的系统中除了引入RapidIO 和 PCI Express等新的高速串行互连和外设总线以外,并行总线在短期内仍将存在。于是,在新的嵌入式系统设计中,
[测试测量]
逻辑分析仪探头如何实现正确连接,需注意哪些问题
引言 为了完成今天越来越复杂的数字系统的设计, 工程师需要完善的分析工具。对于系统验证任务, 大多数工程师都要依靠逻辑分析仪。随着被测系统速度的不断提升和复杂程度的持续增加, 逻辑分析仪厂商也及时提高了仪器的性能和功能, 以满足工程师的需求。在许多情况下, 逻辑分析仪主机的性能往往超过手头任务的需要, 而从分析仪到目标系统的探头物理连接则成为系统性能的瓶颈。如果逻辑分析仪接收到的信号有畸变, 那么逻辑分析仪的强大触发和分析工具将是无用武之地。 这篇应用指南将讨论实现成功逻辑分析仪探头连接, 需要考虑的探测问题。我们将介绍探头结构形式选择、探头负载和信号质量概念, 以及与接地有关的常见问题。最后讨论两种容易犯的错误: 在错误的引
[测试测量]
<font color='red'>逻辑分析仪</font>探头如何实现正确连接,需注意哪些问题
基于CY7C68013A和XC6SLX9实现便携式逻辑分析仪的应用方案
逻辑分析仪是数字设计验证与调试过程中应用广泛的工具,其能够检验数字电路是否正常工作,并帮助用户查找并排除故障。每次可捕获并显示多个信号,分析这些信号的时间关系和逻辑关系。根据硬件设备设计上的差异,目前逻辑分析仪大致可分为独立式和需结合电脑的卡式虚拟逻辑分析仪。独立式逻辑分析仪性能优异,但价格昂贵,一般用户较少使用。而本项目所实现的便携式逻辑分析仪,以较低的成本提供了相应的性能,虽然性能有所下降,但完全可以满足一般的逻辑信号分析,并且使成本大幅度下降,仪器体积较小,便于携带,适合普通用户的使用。 1、辑分析仪可实现16通道逻辑分析,输入信号可以是模拟信号或数字信号;可测量宽范围输入电平,支持1.8~5 V电平采样;采用芯片CY7
[测试测量]
基于CY7C68013A和XC6SLX9实现便携式<font color='red'>逻辑分析仪</font>的应用方案
Based逻辑分析仪的应用特点、优势及使用方法
工程师在测量数字讯号时使用逻辑分析仪能够快速的找出问题所在,而孕龙逻辑分析仪更提供了多项专利技术使工程师开发产品时可提升工作效率。孕龙科技逻辑分析仪除了强大的数字讯号分析功能外,人性化的操作接口也能够减轻操作上的负担,完整的在线使用说明可帮助使用者快速熟悉操作环境。 当工程师使用PC完成待测电路的仿真后,便可以直接透过孕龙逻辑分析仪进行待测电路的波形测量,而且孕龙科技逻辑分析仪支持的特殊总线约有四十种,如车用电子中的Can bus、Lin bus、Flex ray,数字音讯中的I2S、S/PDIF、PCM、ST,内存接口中的SPI、I2C、1-Wire,IC接口中的SSI、JTAG、Micro wire,PC系统中的USB1.
[测试测量]
Signal tap逻辑分析仪的使用
本系列将带来FPGA的系统性学习,从最基本的数字电路基础开始,最详细操作步骤,最直白的言语描述,手把手的“傻瓜式”讲解,让电子、信息、通信类专业学生、初入职场小白及打算进阶提升的职业开发者都可以有系统性学习的机会。 系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。后续会陆续更新 Xilinx 的 Vivado、ISE 及相关操作软件的开发的相关内容,学习FPGA设计方法及设计思想的同时,实操结合各类操作软件,会让你在技术学习道路上无比的顺畅,告别技术学习小BUG卡破脑壳,告别目前忽悠性的培训诱导,真正的去学习去实战应用。话不多说,上货。 signal tap 逻辑分析仪使用教程
[测试测量]
Signal tap<font color='red'>逻辑分析仪</font>的使用
Signal tap逻辑分析仪的设计要求与使用教程
在之前的设计开发时,利用modelsim得出中间某单元的数据,并且输入也是设计者在testbench中自己给出的。但是,实际应用时,外部输入的信号不一定和我们在testbench中所描述输入的信号相同,就有可能导致RTL仿真成功,但是下板测试失败。 signal tap logic analyzer 采集并显示FPGA设计中的实时信号行为,从而无需额外的I/O管脚或者外部实验室设备即可检查正常器件操作期间内部信号的行为。 在数据获取期间,器件中的存储器模块存储采集的数据,然后通过JTAG通信电缆将数据传输到逻辑分析仪。 下图为signal tap logic analyzer的任务流程。 设计要求 利用逻辑分析仪测
[测试测量]
Signal tap<font color='red'>逻辑分析仪</font>的设计要求与使用教程
小广播
最新测试测量文章
换一换 更多 相关热搜器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved