电脑主机板上时钟电路设计

发布者:勾剑寒最新更新时间:2006-05-18 来源: 今日电子关键字:频率  锁相环  石英 手机看文章 扫描二维码
随时随地手机看文章
所有的数字电路都需要依靠时钟信号来使组件的运作同步,每单位时间内电路可运作的次数取决于时钟的频率,因此时钟运作的频率即被大家视为系统运作的性能指针。

主机板时钟电路的需求
---熟悉硬件的读者应该都知道,主机板上处理器、芯片组和主存储器等几个主要的组件各有其工作时钟,中央处理器CPU的外部频率依照摩尔定律不断提高,随着英特尔与AMD在近期推出多款新的处理器,200MHz外频的时代也正式来临(CPU上标示的工作速度为处理器内频,是以外频乘以倍频产生,并不由主机板时钟电路直接提供)。处理器和北桥芯片之间以前端总线(FSB)相连接,以CPU的外频为基准,每周期传送两次或四次数据,所以200MHz外频乘上四倍频就可以得到800MHz的FSB速度。内存也随着CPU的脚步,工作频率快速推进到200MHz的DDR400 PC3200规格。其余南桥芯片与AGP、PCI、USB等总线则各有其业界规定的工作时钟标准,如PCI为33MHz、AGP为66MHz等等。
---因此主机板的时钟电路必须为许多的组件提供各种不同的工作频率,以往旧式的主机板都是使用石英振荡器来处理,但石英振荡器一次只能输出一种频率,在需要多种时钟输出的新式主机板中,显然不敷使用。所以有些厂商将这些原本散布在主机板上各处的振荡电路整合成一颗可输出各种频率的芯片,主机板采用此类时钟产生芯片将可以达到节省成本与空间的目的。

时钟发生器的基本构造
  锁相环(Phase Locked Loop ,PLL)是时钟发生器的核心技术,现代的时钟发生器只需由石英晶体提供一个基准频率,并利用一个以上的PLL,搭配不同比例的除频电路,来产生各种频率的时钟输出,取代传统系统中的多个石英晶体。时钟发生器的基本架构如图1所示。


---其中PLL的部分具有两个输入端,分别为参考频率(Fref)与反馈频率(Fvco),与一个输出端(Fout)。三者之间关系可以公式表示如下。
Fout=(Fref·P)/(Q·N)
---PLL基本上为一个负反馈系统,在回路中利用反馈信号,将输出端的信号频率及相位,锁定在输入端参考信号的频率及相位上。相位频率检波器(Phase Frequency Detector,PFD)比较基准参考频率(Fref)及反馈频率(Fvco)两者之间的相位关系与频率的差异,并检知出两者相位的相位差及频率的高低差,以影响电压控制振荡器(Voltage Controlled Oscillator,VCO)的频率输出。当Fref/Q超前Fvco/P时,UP高电位输出使Fout频率加快;相反的当Fref/Q落后Fvco/P时,DN高电位输出使Fout频率减慢,最后可达到如公式所表示的稳定输出状态,因此只需调整PLL外部除频电路的P、Q、R值之间的比例,就可得到需要的输出频率。

PC超频与时钟电路的关联
--- 超频对于计算机发烧友来说,可谓是最热衷的一个主题了。所谓超频就是强迫系统的工作时钟于高于标示的频率,从而达到提高性能的目的。
---基本的超频方法即是藉由手动调整将中央处理器的工作频率提高至标准的工作频率之上,一般而言,生产中央处理器的厂商为了确保其CPU工作的稳定可靠,通常会以实际测试结果的较低规格来标示,使制造出来的计算机系统以低于CPU极限值的速度工作。因此使用者便有机会在不用付出额外成本的情形下,压榨出系统的最佳效能。
---中央处理器的工作频率等于外频乘以倍频数,不管是调整外频或是倍频数都可达到提高中央处理器工作频率的目的,但目前大部分的CPU出厂时都已将倍频死锁固定,因此只剩下外频的部分可以由使用者动动手脚。
---以往调整外频/倍频的方法,需要使用者根据说明书调整主机板上的跳线或是DIP开关,以获得想要的频率。新一代的时钟发生器,配备有SMBus(System Management Bus)接口,可由BIOS直接控制,因此使用者甚至不用拆机壳,只需坐在计算机面前,通过键盘及屏幕,即可随意调整系统工作频率了。此外通过控制时钟发生器中的缓存器控制位,可以以极小的线性级距微调CPU的外频(以MHz为单位),不像以往的跳线设定方式,一下子从100MHz直接跳至133MHz,CPU容易超出其极限而导致当机。
---如前述提到,主机板上各个组件都有其固定的工作频率,而各个总线的工作频率和系统的频率大部分都维持固定的比例来工作。换句话说,传统的时钟发生器通常是以CPU的外频作为基准频率,通过固定比例的除频,产生其余外设所使用的时钟。所以当使用者调高CPU外频的同时,总线及外设的时钟也会等比例地被提升,有的时候CPU尚未超出其工作极限,反而是外设承受不了过高的频率而罢工了。
---为了提高在超频时的系统稳定性,新一代的时钟发生器将AGP/PCI等总线的频率,采用与CPU外频“异步”的设计方式,或加入多段式的除频子系统,使用者就可以自由设定AGP/PCI的工作频率,以符合外设的工作需求。
---目前使用软件来调整超频的频率,如果频率设定超过系统可接受的范围时,计算机根本就无法工作了,如何将设定调回原先可使用的状态呢?CYPRESS为此在时钟发生器中加入了称为看门狗定时器(Watchdog Timer)的设计,每当BIOS为系统设定了新的工作频率时,BIOS也要负责设定看门狗定时器的倒数计时时间。系统依新的工作频率重新开机后,定时器依所设定的时间倒数,若系统正常启动,则BIOS会负责通过SMBus将定时器设定清除,系统往后就依新的工作频率运行;若是系统无法正常启动,当定时器倒数结束后,时钟发生器会发出复位信号,使系统重新启动,并将时钟发生器中的频率设定回复成之前可正常工作的频率设定。因此当频率设定失败时,系统将自动重设为原始状态,使用者无须介入以硬件重设系统。

时钟发生器可简化主机板设计
---专为主机板设计的时钟发生器,提供多种的可编程特性,方便主机板厂商设计产品。比如说,对于使用者超频的需求,藉由可编程设定的时钟频率,可由BIOS中自由设定工作频率,而不需要在主机板上多加额外的控制电路。
---可编程的时钟发生器除了满足超频的目的外,其动态的频率调整能力还可以用于减少电源消耗。以笔记本电脑为例,系统在运行时并不总是需要全部的处理器效能,此时可通过时钟的降低,减少系统的功率消耗,延长电池的使用时间。
---另外与使用者较为无关的时钟发生器特性,还包括可程控的时滞与定时,主机板厂商可配合各种不同的机板布局,调整各种接口时钟之间的时钟延迟,使各种相关接口的组件保持同步(或符合其相对的时钟延迟规格)动作。并可依各类内存的不同特性,微调时钟信号的触发相位,以方便工程师进行电路板设计。
--主机板厂商也时常为了符合各种电磁干扰(EMI)的法规而烦恼,产品通常必须重复进行送测、重布线、遮蔽隔离等耗费时间精力的程序,延后产品的上市时程,降低产品的获利能力,目前时钟发生器中的可编程扩频(SST)功能则可用来降低产品的EMI。
---利用时钟发生器中PLL的特性,以图2所示的Lexmark曲线,以系统时钟为中心作小幅度的调变,将可使EMI的能量平均散布在一小段的频谱范围中,以降低单一频率EMI的峰值,如图3所示。


---可编程的扩频比例,可视主机板的线路不同布局,让主机板工程师自行设定最符合该主机板设计的扩频比例参数,调整出最好的EMI扩频效果,也使工程师能在最短的时间内完成产品的开发。
---时钟发生器与CPU一样,也随着时代的脚步逐渐进化。目前时钟发生器的多功能与可编程特性让使用者在操作上越来越便利,也使厂商在产品设计上更加灵活。

关键字:频率  锁相环  石英 引用地址:电脑主机板上时钟电路设计

上一篇:工业控制计算机红外线遥控键盘的设计
下一篇:基于WEB的通信电源的远程监控研究与实现

推荐阅读最新更新时间:2024-05-13 18:11

STM32F4定时器时钟频率和时钟源
从时钟树中我们可以得知 (1)高级定时器timer1, timer8以及通用定时器timer9, timer10, timer11的时钟来源是APB2总线 (2)通用定时器timer2~timer5,通用定时器timer12~timer14以及基本定时器timer6,timer7的时钟来源是APB1总线 从STM32F4的内部时钟树可知, (1)当APB1和APB2分频数为1的时候,TIM1、TIM8~TIM11的时钟为APB2的时钟,TIM2~TIM7、TIM12~TIM14的时钟为APB1的时钟; (2)而如果APB1和APB2分频数不为1,那么TIM1、TIM8~TIM11的时钟为APB2的时钟的两倍,TIM2~TIM7、
[单片机]
STM32F4定时器时钟<font color='red'>频率</font>和时钟源
示波器测量信号频率的方法有哪些
示波器是电子工程师们日常作为测试测量使用频率很高的电子仪器,被誉为电子工程师的 “眼睛”,它的功能也是相当多的,比如: 1、可以测量交流信号的周期,并以此换算出交流信号的频率。 2、可以测量直流信号、交流信号的电压幅度 3、可显示交流信号的波形。 4、可以用两个通道分别进行信号测量。 5、可以在屏幕上同时显示两个信号的波形,即双踪测量作用。此作用能够测量两个信号之间的相位差,和波形之间形状的差别。 作为刚入门的工程师小白来说,了解每个应用的测试方法是非常有必要的。今天安泰测试就先给大家分享一下示波器测量信号频率的方法,用示波器测量信号频率的方法很多,下面介绍常用的两种基本方法: 1. 周期法 对于任何周期信号,可用前述
[测试测量]
示波器测量信号<font color='red'>频率</font>的方法有哪些
频谱仪中不同频率范围的RF前端的设计
在频谱仪基础(二)讲述了高低中频的选择,对于9kHz到7GHz信号前端处理,我们需要分段进行处理,9kHz到3GHz信号采用高中频的方式,3GHz到7GHz采用低中频的方式直接将信号频谱搬移到低中频。 1.9kHz到3GHz信号前端处理 在图1所示中,第一个IF设置为3476.4MHz。将输入频率范围从9kHz到3GHz的输入信号通过上变频转换到频率为3476.4MHz,所以LO信号⑤必须在3476.40MHz~6476.4MHz的频率范围内进行扫频或者调频。根据公式,镜像频率范围为6952.809MHz~9952.8MHz。 图1 第一级混频电路 对于9kHz~3GHz的第一级混频,LO信号⑤频率范围3476.40MHz
[测试测量]
频谱仪中不同<font color='red'>频率</font>范围的RF前端的设计
FPGA&MSP430实现等精度频率
前段时间依次实现了FPGA的等精度频率计和FPGA与430的通信测试。 FPGA频率计:Verilog设计练习 基于FPGA的等精度频率计_Krism0912的博客-CSDN博客_用verilog设计等精度频率计 FPGA与430通信测试: FPGA与MSP430G2553通信 UART串口操作_Krism0912的博客-CSDN博客 由于FPGA中对数据运算过于麻烦,所以此次将上述两个成果进行了整合,将FPGA的数据通过串口传至MSP430后再进行运算。 在整合过程中碰到的一个百思不得其解的问题:串口测试中发现传输过去的Nx的值总是理论值的2倍。花了几个小时才最终弄清楚原因,下面稍做记录。 错误出现在FP
[单片机]
FPGA&MSP430实现等精度<font color='red'>频率</font>计
锁相环CD4046实现电动机转速测量
锁相环是一种以消除频率误差为目的的自动相位控制电路,能够完成两个电信号相位同步的自动控制闭环系统,简称PLL。由于锁相环具有锁定后无频差的特点,因此广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。 用锁相环CD4046实现电动机转速测量----集成锁相环CD4046 过去的锁相环多采用分立元件和模拟电路构成,现在常使用集成电路的锁相环,因为集成锁相环性能优良、价格便宜、使用方便,因而获得广泛的应用。应该指出,集成锁相环往往不含环路滤波器,因此使用时必须外接不同的R、C元件,构成环路滤波器,使锁相环具有不同的性能,以应用于不同的场合。集成锁相环CD4046就是其中的一种。 CD4046的特点 锁相环CD4046是一种通用
[测试测量]
用<font color='red'>锁相环</font>CD4046实现电动机转速测量
耳部设备可记录咀嚼频率和热量摄入帮助减肥
    新设备可以放入耳道,能帮助使用者减肥。BitBite是小的由铝和塑料制成可放入耳朵内的设备能够追踪你的咀嚼频率同时记录你吃的食物。     更重要的是它只卖159美元,还能在你吃饭时给你提供实时的营养和健康建议。     在为产品进行的IndieGogo网站募集资金已经超过最初的6万美元目标。     按照网站的说法,BitBite通过麦克风和传感器记录传入的声音,进行模式识别。通过声音分析,设备能识别出你吃的是什么以及吃了多少,也能追踪热量的摄取。而且,它还能在你大声说出食物的名字后记录下你吃的东西。     由于你在每次吃饭时戴上设备,它也能了解你的食谱,从而确定你多吃还是少吃对你有益,你最喜欢吃的
[医疗电子]
频谱仪中心频率是啥 频谱三要素介绍
频谱仪的中心频率是什么意思 频谱仪的中心频率是指频谱仪所监测的频率范围的中心点。频谱仪用于测量信号的频谱,可以显示信号在不同频率上的能量分布情况。 中心频率确定了频谱仪显示的频谱范围的中心位置。例如,如果频谱仪的中心频率设置为1 GHz,那么它将显示从0.5 GHz到1.5 GHz的频谱范围,其中1 GHz为中心频率。 通过调整频谱仪的中心频率,可以选择所关注的频段,并使其位于显示屏的中心位置,以便更好地观察和分析特定频率范围内的信号。 频谱仪中心频率是啥 频谱仪的中心频率是指频谱仪在进行频谱分析时,所选择的频率范围的中心点。它决定了频谱仪显示的频谱范围的中心位置。 当你使用频谱仪进行频谱分析时,可以通过设置中心频
[测试测量]
彻底看穿双核CPU Intel与AMD多核处理器剖解
一、双核心的由来 所谓双核心处理器,简单地说就是在一块CPU基板上集成两个处理器核心,并通过并行总线将各处理器核心连接起来。双核心并不是一个新概念,而只是CMP(Chip Multi Processors,单芯片多处理器)中最基本、最简单、最容易实现的一种类型。其实在RISC处理器领域,双核心甚至多核心都早已经实现。CMP最早是由美国斯坦福大学提出的,其思想是在一块芯片内实现SMP(Symmetrical Multi-Processing,对称多处理)架构,且并行执行不同的进程。早在上个世纪末,惠普和IBM就已经提出双核处理器的可行性设计。IBM 在2001年就推出了基于双核心的POWER4处理器,随后是Sun和惠普公司,都先后
[应用]
小广播
最新应用文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved