基于EP9312的银税类嵌入式系统硬件设计方案

发布者:清新微笑最新更新时间:2007-01-18 来源: 国外电子元器件关键字:处理器  循环  时序 手机看文章 扫描二维码
随时随地手机看文章

1 嵌入式系统的概念与特点

嵌入式系统结合微处理器或微控制器的系统电路与其专属软件,达到系统操作效率的最高比,这里把嵌入式系统定义为一个体积较小的计算机系统(与PC机相比),由于其体积较小,因此软硬件结构和应用范围与PC机相比有较大的不同,其特性可归纳为下列四项:

(1)通常执行特定功能;

(2)以微电脑与外围构成核心;

(3)严格的时序与稳定性要求;

(4)全自动操作循环。

嵌入式系统具有目的性或针对性,其开发是围绕着产品和产品的特定功能来进行的。它必须最大限度的在硬件和软件上"量身订作"以提高效率[1],本文设计的嵌入式系统主要用于金融和税务类产品。

2 总体设计

2.1 CPU的选择

本文采用的是Cirrus Logic公司的嵌入式处理器EP9312[1]。

EP9312是一款ARM9系列的处理器,ARM9系列是高性能和低功耗特性方面最佳的硬宏单元,它具有五级流水线,并提供1.1MI/s/MHz的哈佛结构,而其前代产品ARM7系列处理器则具有嵌入式ICE-RT逻辑,功耗非常低,并提供0.9MI/s/MHz的三级流水线和冯.诺依曼结构。因为本主要用于开发先进的计算机终端,机顶盒、高端打印机等产品,所以需要较快的运算速度,而ARM7主要用于对价位和功耗敏感的消费类产品,并且其运算速度相对较慢,所以本设计系统选择ARM9系列[2],在ARM9系列CPU中还有EP9307和EP9315。EP9307与EP9312的功能构造基本相同,只少了1个IDE接口,但多了图形加速的功能,由于金融税务类产品大多需要较多的GPIO,而与EP9307相比,EP9312可以很容易地设计出较多的GPIO。EP9315在EP9312拥有的功能上再增加了PCMCIA接口和图形加速功能,但这并不是金融税务类产品所必需的功能,综合考虑之后,本系统选择了EP9312。

2.2 技术指标

经过系统调研并基于产品成本考虑,嵌入式系统的技术指标如下所述:

Cirrus Logic公司的EP9312作为主处理器;

32MB Flash使用NOR Flash;

64MB SDRAM;

显示格式:西文:24×12点阵,中文:24×24点阵,26行,80列,或者西文:16×8点阵,中文:16×16点阵,26行,80列;

800×600×16bpp、1024×768×16bpp多种TFT显示模式,支持单扫描或双扫描;

1个并口;

5个串口;

2个PS/2端口;

1个1/10/100Mb/s为的以太网接口,支持TCP/IP协议;

1个USB Host和1个USB Slave接口。

2.3 系统组成

EP9312已经集成了嵌入式系统所需的许多功能,为了使本设计满足金融税务类产品的要求,还增加了如下硬件:Super I/O器件(包含2个UART、1个并口、2个PS/2产品控制器),网络PHY接口器件、接口电平转换器、Flash、SDRAM等,PCB板采用4层板,表层为信号层,其中的电源线路层和地线层深埋在主板的内层,不易受到电源杂波的干扰,尤其是高频电路,可以获得较好的抗干扰能力,系统的基本结构如图1所示[2]。

3 模块功能描述

3.1 CPU

EP9312的内核是ARM920T,其主频为200MHz,100MHz内部总线,有16KB的指令Cache和16KB的数据Cache,内部集成了很多功能模块,其中主要包括:LCD控制器,3个USB Host控制器,3个串口控制器,Ethernet MAC、EIDE、AC97接口等,EP9312内含MMU,支持TCP/IP协议,也为开发各种字符图形功能提供了快捷的方法[3]。本设计充分利用了这些内部集成功能,减少了外围器件。

3.2 RESET模块

系统的RESET模块为系统提供启动及复位信号,是系统运行的开端。

本系统采用MAX708CSA作为复位器件,设计成用户重启的按钮控制。发出RESET信号送给CPU的RSTOn引脚、Flash模块、JATG模块等。另采用一片MAX708CSA作为系统上电的按钮控制,发出POR信号发给CPU的PRSTn引脚,如图2所示。

3.3 系统时钟模块

系统时钟模块的作用是产生20个独立的时钟频率来满足EP9312不同独立逻辑部分的要求,所以这些时钟频率都来源于外部的一个低频晶体振荡器。这样处理器速率、总线速率、视频速率就可以不同而且互不影响。

EP9312提供两个接口外接晶体振荡器,其频率分别为32KHz(实时时钟)和14.7456MHz。

为了获得足够高的时钟频率,EP9312同时提供两个PLL,将32KHz和14.7456MHz频率提升到足够高(14.756MHz,最大频率可为400MHz)。

3.4 调试端口(JATG)模块

EP9312提供了JTAG调试接口,它有6条测试扫描链,这个接口通过5个外部控制信号实现调试功能;

TDO-测试数据输出,TDI-测试数据输入,TMS-测试模式选择,TCK-测试时钟,nTRST-测试复位。

由于EP9312集成了这些JTAG信号,因此引出这些信号线在板上扩展出JTAG口,即可与JTAG测试器进行通信。

3.5 存储器

EP9312内含SDRAM控制器,它提供了一个高速存储接口给多种存储装置,包括SDRAM,Synchronous Flash和Synchronous ROM等。

CPU中已有SDRAM控制器,因此系统不需要外加SDRAM控制器,只要采用合适的SDRAM存储器,与EP9312的专用SDRAM信号线相连接即可。

本系统采用2片IS4216400B的16位数据总线SDRAM器件组合构成了一个32位数据总线的16MB存储系统。今后如有需要,只需要16MB器件代替8MB的器件,即可方便地扩容至32MB SDRAM的系统。

本系统所用的Flash器件是Intel公司的TE28F320J3D-75,该器件采用56引脚TSOP封装,32MB的存储空间由32个128KB的擦除块组成,该Flash采用25根地址线和16位数据线,可以通过BYTE信号来选择是8位还是16位方式访问。本系统采用16位方式访问,因此该信号线接高电平,同时AO地址线接地,OE/WE是读写信号,由EP9312的读写控制线直接控制,系统中将Flash的片选信号CE2、CE1信号接地,CEO由EP9312的两根片选信号CS0和CS6通过跳线来控制,如图3所示。
本系统的Flash需要设计成2MB、4MB、8MB均支持的电路,只需要焊接不同容量的器件即可,这样做可以满足不同用户的需求,如:使用CF卡的用户只要2MB Flash即可,此时,需要对Flash和SDRAM的型号进行细致的选择,并对地址总线和数据总线进行相应的设计。

3.6 PS/2、串口和并口

通过Super-I/O进行扩展,如图1所示,Super-I/O选择Winbond公司的W83977ATF。该器件提供两个串口、一个并口、PS/2键盘鼠标接口和23个GPIO,通过EP9312的WAITn延时等待信号来匹配ISA总线与存储总线的速度问题[3]。连同CPU提供的3个串口控制器,系统总共具有5个串口。

3.7 网络

EP9312内部含有一个Ethernet的MAC,只需要一个PHY并通过VT6103L即可实现。

3.8 显示电路

要根据不同的显示屏来决定显示电路设计,本系统设计成共支持五种屏幕,包括TFT、CSTN、DSTN、LVDS、VGA。EP9312输出的是数字信号,分别为1位数据、场频、行频、时钟、亮度控制几类信号。对于TFT、CSTN、可以直接与EP9312的内置接口相连,但要注意CSTN在初始化彩色查找表时,将R.B色码互换,接TFT屏要加电平转换器,对于DSTN来说,本系统选用的屏幕为夏普公司的LM121VB1T02,该屏为单色屏,上下每时钟周期4个象素,每个信号对应一个象素点,查阅EP9312的输出象素转换表后发现,双扫描每时钟周期4个象素的模式并不适用于该屏,所以本系统在设计中选用了双扫描每时钟周期8个象素的模式,并从中挑选出适合的信号来驱动该屏,同时也要加电平转换器,在目前的市场上,TFT接口的屏并不是主流,相对来说LVDS接口的屏使用更广,对LVDS接口的设计,本系统采用DS90C383MTD转换器来构建,对于彩色CRT要加三个D/A转换器和电平转换器,单色CRT只要一个D/A转换器和电平转换器,接VGA屏要加专用器件,如ADV7123[4],显示电路模块图如图4所示。
3.9 电源

EP9312需要4个不同的电源:RVDD(3.3V)、CVDD(1.8V)、VDD_PLL(1.8V)和VDD_ADC(3.3V)。板上其他元件除了3.3V供电的以外,还有5V供电的,整个系统的输入电压为12V,通过变压器件变成5V,再通过LT176ET-3.3转换器件把+5V转变为3.3V的系统电压,通过LT176ET-1.8转换器件把+3.3V转变为1.8V的EP9312内核电压。

3.10 GPIO分配

EP9312有16个具有中断能力的增强型通用I/O,由于金融税务类嵌入式系统的产品通常不需要IDE接口,因此IDE接口的I/O设计成GPIO,连同其他一些设计,总共增加了49个可选通用I/O。

3.11 Bootloader

Bootloader是系统加电启动运行的第一段软件代码,整个系统的加载启动任务就完全由Bootloader来完成。简单的说,Bootloader就是在操作内核或用户应用程序运行之前运行的一段小程序,通过这段小程序,可以初始化硬件设备,建立内存空间的映射图,从而将系统的软硬件环境带到一个合适的状态,以便为最终调用操作系统内核或用户应用程序准备好正确的环境[5],EP9312提供了20种Bootloader的方式,分别经过EECLK、EEDAT、LBOOTI、LBOOTO、ASDO、CSn[7:6]的跳线组合来选择。

本系统在调试和生产时,采用16-bit Serial boot的启动方式,对应的EECLK、EEDAT、LBOOTI、LBOOTO、ASDO、CSn[7:6]选择方式分为为:1、1、0、X、0、1。此时,CPU通过片内已经固化的4KB程序进行启动,初始化CPU和串口,并通过串口把用户程序下载到Flash中,当系统正常工作时,则直接通过Flash启动,直接在Flash中读取程序代码运行[6]。

本设计利用前者把操作系统和应用程序写入Flash中,用后者进行嵌入式系统的正常工作开启。

4 结束语

本文介绍了一种基于EP9312的银税类嵌入式系统的硬件设计方案,经过测试,系统各部分都能正常工作,实现了预定的功能。

与以前的嵌入式系统平台相比,本系统集成度高、主板面积小、外围接口多、成本低、运行速度快、是一款性价比很高的产品,能为嵌入式产品的开发提供一个良好的平台,主要面向计算机终端、存折打印机、补登机、POS机等嵌入式产品。

关键字:处理器  循环  时序 引用地址:基于EP9312的银税类嵌入式系统硬件设计方案

上一篇:基于S3C44B0X的嵌入式Socket通信设计
下一篇:嵌入式操作系统的通用硬件抽象层设计

推荐阅读最新更新时间:2024-05-13 18:16

适用于工业和物联网边缘的更安全更高效的i.MX处理器
在嵌入式世界大会2021上,恩智浦(NXP)发布了先进的i.MX 9应用处理器,该处理器在工业和物联网边缘的安全性,能效和可扩展性方面具有改进的性能。对其产品组合的更新通过集成EdgeLock安全区域来增强边缘处理器的安全性,EdgeLock安全区域是一个独立的,自我管理的芯片上的安全子系统,可简化尖端安全技术的部署。 在与EEWeb的采访中,恩智浦边缘处理业务和技术战略负责人Gowri Chindalore,恩智浦产品管理总监Amanda McGregor和边缘处理高级架构师Mohit Arora强调了EdgeVerse产品组合的扩展及其跨界应用,并通过Energy Flex架构最大化效率。 Chindalore表示:“
[嵌入式]
适用于工业和物联网边缘的更安全更高效的i.MX<font color='red'>处理器</font>
ARM协处理器指令
ARM 微处理器可支持多达 16 个协处理器,用于各种协处理操作,在程序执行的过程中,每个协处理器只执行针对自身的协处理指令,忽略 ARM 处理器和其他协处理器的指令。ARM 的协处理器指令主要用于 ARM 处理器初始化 ARM 协处理器的数据处理操作,以及在ARM 处理器的寄存器和协处理器的寄存器之间传送数据,和在 ARM 协处理器的寄存器和存储器之间传送数据。 ARM 协处理器指令包括以下 5 条: CDP 协处理器数操作指令 LDC 协处理器数据加载指令 STC 协处理器数据存储指令 MCR ARM 处理器寄存器到协处理器寄存器的数据传送指令 MRC 协处理器寄存器到ARM 处理器寄存器的数据传送指令 ......
[单片机]
ST联手Virscient,加大对Telemaco3P汽车应用处理器的开发
Virscient为意法半导体汽车客户提供无线连接专业知识,加快安全连接产品的上市时间 半导体供应商意法半导体与软硬件开发服务提供商Virscient合作,为汽车制造商使用意法半导体Telemaco3P车载信息连接处理器开发汽车解决方案提供支持服务。 Virscient为采用意法半导体的模块化车载信息处理平台(MTP)开发和交付先进汽车应用的客户提供支持服务。MTP是一个多功能的开发演示平台,集成了意法半导体的Telemaco3P车载信息连接微处理器。MTP支持快捷设计开发智能驾驶应用原型,包括车辆与后台服务器、道路基础设施和其它车辆的连接。GNSS(精确定位)、LTE /蜂窝调制解调器、V2X技术、Wi Fi、蓝牙和低功
[汽车电子]
EtherWaves公司拓展数字广播解决方案-增加了对Tensilica公司数据处理器内核的支持
    EtherWaves和Tensilica今日宣布,通过植入Tensilica公司的Xtensa®数据处理器,从而进一步拓展ClearSignal的软件DAB/DMB解决方案,EtherWaves公司,是业界公认的车载和SOC(片上系统)数字广播IP核的领导者,Tensilica是业界领先的且经验证的可配置处理器IP供应商。这项举措非常符合EtherWaves公司一贯的支持领先芯片架构的战略方针,同时也拓展了ClearSignal软件设计的实用性。     新的ClearSignal RF 设计,在为移动设备增加数字广播接收能力的同时,保持了低功耗的特性,从而扩大了SOC设计师们的选择范围。这项设计利用Tensilica的Co
[嵌入式]
详解苹果28纳米A7芯片,M7协处理器和各种内部芯片
    今天Chipworks和iFixit公布了A7和M7芯片的内部构造以及iPhone 5s其他组件,这让我们能对iPhone 5s的内部有更好的理解。Chipworks通过使用“离子束刻蚀机”将芯片最外层去除掉,随后使用透射型电子显微镜对这些芯片进行了分析。结果发现,苹果A7处理器使用三星28纳米Hi K金属栅栏工艺。  苹果在本月早些时候的媒体发布会上推出了两款全新iPhone,苹果在发布会上提到iPhone 5s搭载的全新A7芯片包含10亿晶体管,而更小的M7运动协处理器则能测量来自加速感应器、陀螺仪和指南针的运动数据,这样使得健身、导航等功能更省电。 Chipworks通过使用“离子束刻蚀机”将芯片最外层去除掉,
[手机便携]
Soft Machines推出重大突破的VISC微处理器架构
位于硅谷的半导体创业公司 Soft Machines 有限公司发布了 Soft Machines VISC™ 架构。该架构在微处理器调整(scaling)每瓦性能方面实现了重大突破,将大幅提升计算机生态系统所有组成部分的性能和功耗。VISC 架构的研发目的是解决单核频率和功率调整问题及应对多核编程挑战。 Soft Machines 联合创始人、副主席兼首席执行官 Mahesh Lingareddy 宣称:“我们成立了 Soft Machines 公司 ,以重塑调整微处理器最佳每瓦性能为使命。我相信VISC 将引领计算机体系结构的第三波浪潮。我们低调地成立了 Soft Machines 公司,花费了七年多的时间来开发 VISC 架构
[单片机]
俄罗斯自研16nm 48核处理器:成功装机了
俄罗斯自研48核处理器Baikal-S(贝加尔),日前成功实现装机。 当地企业Eliptech推出了适配Baikal-S的服务器主板ET113-MB,处理器采用48个ARM Cortex-A75核心,频率2.5GHz,功耗120W。 6路72bit存储接口,支持最大768GB DDR4-3200 ECC内存,5路PCIe 4.0 x16,一个USB 2.0控制器,两个千兆接口,还有SATA、U.2硬盘接口等。 据了解,Baikal-S1000采用台积电16nm工艺制造,但因为地缘冲突,现在没有后续供货了。甚至这张主板上的处理器,还是非量产版本。
[嵌入式]
ARM处理器架构-----异常/中断处理
中断是我们嵌入式开发很常用到的一种资源和编程手段。这篇文章重点分析arm的中断处理流程。 首先,中断是异常的一种。当发生一种异常时,处理器会进入不同的工作模式。ARM的异常和相应的模式之间的对应关系见下表: 当一个异常导致模式的改变时,ARM核自动地: 1、把cpsr保存到相应模式下的spsr 2、把pc保存到相应模式下的lr 3、设置cpsr为相应异常模式 4、设置pc为相应异常处理程序的入口地址 对于IRQ或者FIQ而言,还多一项变化:禁用相关的中断IRQ或FIQ,禁止同类型的其他中断被触发。(这也是自动实现的,因此正常情况下,ARM中断不可嵌套) 从异常中断处理程序退出时,需要我们在程序中用软
[单片机]
ARM<font color='red'>处理器</font>架构-----异常/中断处理
小广播
最新应用文章
换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 安防电子 医疗电子 工业控制

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved