摘要:AD9832是AD公司生产的直接数字频率合成器。它体积小、重量轻、操作方便,同时具有极高的频率辩率。文章介绍了直接数字频率合成器(DDS)AD9832的原理,分析了AAD9832的内部结构、引脚功能以及在高频测试仪中的应用。
关键词:直接数字频率合成器 DDS AD9832 高频测试仪
直接数字频率合成是一种新的频率合成技术和信号产生方法。直接数字频率合成器(DDS)具有超高速的频率转换时间,极高的频率分辨率和较低的相位噪声,在频率改变与调频时,DDS器件能够保持相位的连续,因此很容易实现频率、相位和幅度调制。此外,该器件还具有可编程控制的突出优点。因此,直接数字频率合成器得到了越来越广泛的应用,成为当今电子系统及设备中频率源的首选器件。
1 DDS的基本原理
DDS的原理框图如图1所示。图中相位累加器可在每一个时钟周期来临时将频率控制码所决定的相位增量Δphase累加一次,如果记数大于2N,则自动溢出,而只保留后面的N位数字于累加器中。正弦查询表ROM用于实现从相位累加器输出的相位值到正弦幅度值的转换,并根据输入到正弦查询表ROM的相位值取出ROM中与其对应的数字量,然后送到DAC中将其转变为模拟量,最后通过滤波器输出一个很纯的正弦波信号。
其输出频率fout与时钟频率fclk及频率控制码决定的相位增量Δphase有关。可用下式算出:
fout=(Δphase/2N)fclk
式中,N是相位累加器的比特数。根据采样定理,DDS的最高输出频率应小于fclk/2,而实际只能达到40%fclk。
DDS的最小频率分辨率可由下式给出:
Δfmin=fclk/2N
因此,只要N足够大,即累加器的位数具有足够的长度,以能得以所需的频率分辨率。
2 AD9832芯片介绍
2.1 AD9832的内部结构
AD9832是AD公司生产的一款完整的DDS芯片,它的最高时钟频率可达25MHz。其内部的功能结构图如图2所示。AD9832主要由数控振荡器(NCO)和相位调制器、正弦查询表以及一个10位数模转换器(DAC)组成。其中数控振荡器和相位调制器部分包含两个32位的频率寄存器、一个32位的相位累加器和四个12位的相位寄存器。
2.2 AD9832的引脚功能
MCLK:数字时钟输入端,该时钟决定了DDS的输出频率精度和相位噪声。
SCLK:串行时钟信号,数据在SCLK的每一个下降沿写入AD9832。
SDATA:16位串行数据输入端。
FSYNC:数据同步信号输入端,当它为低电平时,表示正在输入一个新字。
PSEL0,PSEL1:相位选择控制端。AD9832有四个相位寄存器PHASE0、PHASE1、PHASE2和PHASE3。当PSEL0和PSEL1为00时,选择PHASE0;为10时,选择PHASE1;当为01时,选择PHASE2;为11时,选择PHASE3。同样可以用管脚PSEL0,PSEL1或位PSEL0,PSEL1来控制选择使用哪一个寄存器。当使用位PSEL0,PSEL1时,应将管脚PSEL0,PSEL1接DGND。
DVDD:数字电源端(5V±10%或3.3V±10%)。该端口与DGND之间可接0.1μF的去耦电容。
DGND:数字地。
AGND:模拟地。
AVDD:模拟电源端(5V±10%或3.3V±10%)该端与AGND之间可接0.1μF的去耦电容。
FS ADJUST:D/A转换器的满刻度调整端。它与AGND之间需接一个电阻,D/A转换器的满刻度输出电流值与此电阻的大小有关。
REFIN:参考电压输入端。
REFOUT:参考电压输出端。
IOUT:高阻抗电流源输出,使用时必须通过一个负载电阻才能与AGND相连。
COMP:内部参考放大器的补偿端。
3 AD9832在高频测试仪中的应用
高频测试仪是针对电力线载波通道高频参数测试的设备,一般用在发电厂、变电站等场所对高频通道设备的高频参数进行测试。目前广泛使用的测试装置是电平振荡器和选频电平表,两者配合可完成测试工作。
笔者将直接数字频率合成技术引入其中,并采用DSP芯片作为微控制器设计了一台集电平振荡器和选频电平表于一体的智能化的高频测试仪。其工作原理是将模拟输入信号经过高速采样,然后利用DSP的数字信号处理功能通过软件编程算法来实现频率和电平的测量,从而实现选频电平表的功能。而AD9832和D/A转换芯片构成的可控信号源则可实现电平振荡器的功能,其原理图如图3所示。
当DSP向AD9832写入命令后,AD9832将产生所需频率的正弦或调频调幅信号,其输出经低通滤波后送入D/A转换器的参考源输入端以实现输出信号的幅度。这一信号经放大后可以得到一个频率和幅度均可控的正弦波信号,而反馈回路则可确保输出值为设定值。
AD9832有串口和DSP相连,SCLK、SDATA和FSYNC三个管脚用来向AD9832写入数据和控制字。当FSYNC=0时,表示正向AD9832写入一个新字,并将在下一个SCLK的下降沿读入第一位,其余的位在随后的SCLK的下降沿读入,经过16个SCLK下降沿后,置FSYNC=1。在写频率/相位寄存器时,前4位用来判断哪一个目标寄存器,紧接着的4位用来放目标寄存器地址,而低8位所放的则是写入寄存器的数据。AD9832采用32个累加器,其输出的数据在进入正弦查询表之间被截断为12位,然后经内部集成的10位DAC产生模拟信号输出。其输出值为fout=FREG×fMclk/2 32,其中FPEG为所选择的频率寄存器中所装入的值。
4 结束语
DDS作为新型的频率合成器,可广泛应用于现代通信设备中。本文介绍的是将AD9832用于高频测试仪中,该装置不仅具有优良有频率准确度和稳定性,而且体积小、重量、操作简便。而AD9832作为DDS其中的一款芯片还具有体积小,价格低,功耗小,频率分频率高等特点,因此,AD9832的应用远不止上述方面,它必将得到更广泛的应用。
上一篇:5G8630输出频率可编程分频器的原理与应用
下一篇:高速采样保持放大器AD781
- 热门资源推荐
- 热门放大器推荐
- Allegro MicroSystems 在 2024 年德国慕尼黑电子展上推出先进的磁性和电感式位置感测解决方案
- 左手车钥匙,右手活体检测雷达,UWB上车势在必行!
- 狂飙十年,国产CIS挤上牌桌
- 神盾短刀电池+雷神EM-i超级电混,吉利新能源甩出了两张“王炸”
- 浅谈功能安全之故障(fault),错误(error),失效(failure)
- 智能汽车2.0周期,这几大核心产业链迎来重大机会!
- 美日研发新型电池,宁德时代面临挑战?中国新能源电池产业如何应对?
- Rambus推出业界首款HBM 4控制器IP:背后有哪些技术细节?
- 村田推出高精度汽车用6轴惯性传感器
- 福特获得预充电报警专利 有助于节约成本和应对紧急情况