同步采样转换器AD7262

最新更新时间:2013-06-14来源: EDN关键字:同步采样  A/D转换器  PGA 手机看文章 扫描二维码
随时随地手机看文章
1 概述

AD7262是一款逐步逼近式(SAR)模数转换器(A/D转换器)。其内部有2个跟踪保持放大器,2个12位的同步采样A/D转换器,2个可编程的放大器以及2组比较器和2个独立的数据输出引脚。适用于汽车控制领域及要求高同步、需简单运算的微弱信号检测应用。因此,这里详细介绍同步采样MD转换器AD7262原理及应用。

2 AD7262简介

2.1 主要特点

AD7262具有高速低功耗同步采样,最高可达1 MS/s。其内部集成的可编程放大器PGA有14种放大增益可供选择。两组比较器A、B和C、D用作电机控制或各种电极传感器的运算器。其中比较器A和B具有低功耗特点,比较器C和D具有高速特点。双通道差分输入同时采样和A/D转换,输入阻抗大于1 GΩ。单电源+5 V供电。PGA增益为2,-3 dB带宽为1.7 MHz,信噪比SNR为73 dB;其增益为32时,信噪比为66 dB。输入直流漏电流±0.001μA,失调漂移为2.5μV/℃。带有串行外设接口SPI,兼容QSPI,MICROWIRE,DSP。该器件具有多种节能模式,动态匹配所需内部模块,具有寄存器控制和引脚驱动两种工作方式。

2.2 引脚功能

AVcc:模拟电源输入端,4.75~5.25 V;
CA_CBVCC/CC_CDVCC:比较器的电源输入端,2.7~5.25 V;
CA_CB_GND/CC_CD_GND:比较器的地输入端;
VA+/VA-,VB+/VB-:A/D转换器A和B通道的差分模拟输入端;
VREFA/VREFB:A/D转换器A和B通道的基准电压输入输出端;
SCLK:串行时钟,SPI通讯时钟,也是A/D转换过程的时钟源;
CAL:初始化内部失调校准逻辑输入;
PD2:节能模式选择逻辑输入;
PD1:节能模式选择逻辑输入;
PD0/DIN:节能模式选择逻辑输入,同时在寄存器控制模式下为数据输入端;
CS:片选输入端;
CA+/CA-,CB+/CB-:比较器A和B的差分输入端;
CC+/CC-,CD+/CD-:比较器C和D的差分输入端;
AGND:模拟地输入端;
DGND:数字地输入端;
COUTA~COUTD:比较器CMOS推拉输出,使用VDRIVE时,为数字输出端;
DOUTA/DOUTB:A/D转换串行数据输出端;
G0~G3:增益倍数逻辑输入端,当全为低电平时,为寄存器控制工作方式;
VDRIVE:逻辑电源输入端,2.7~5.25 V;
REFSEL:基准电压选择端,高电平使用内部基准电压,低电平使用外部基准电压。

2.3 内部结构

图1为AD7262的内部结构图。两路差分信号通过各自的PGA同步采样放大后,进入跟踪保持器,此时由控制逻辑控制2个12位的逐次逼近型A/D转换器实现模拟数字转换,最后由输出驱动器分别串行驱动输出至DOUTA和DOUTB。

在引脚驱动方式下,G0~G3必须至少有一个高电平。外接的G0~G3决定PGA的放大倍数。PD2~PD0 3个端口电平控制其内部比较器和12位的A/D转换器各模块的使用或关闭。在寄存器控制方式下,PD2,PD1,G0~G3全为低电平。PD0/DIN为数据输入端,用于写入相关控制寄存器,动态配置放大倍数、校准和节能模式。AD7262以2的补码输出转换结果。

2.4 自动校准

自动校准是AD7262的主要特点之一。利用CAL引脚校准设备失调。设置CAL为高电平,在下一个CS下降沿完成初始化校准值。失调校准的完成需要一个完整的转换周期,包括CS下降沿后的19个SCLK周期。如果需要,CAL可保持多于一个转换周期的高电平,且此时AD7262继续校准。也可使用控制寄存器初始校准值,设置控制寄存器的CAL位为1即可实现。注意在下一个CS下降沿,校准会被初始化,AD7262的当前转换就失去意义。其A/D转换器必须处于工作状态来完成内部校准。

A/D转换器A和B通道具有独立的外部增益寄存器用以校准信号增益。增益校准寄存器有7位,改变该寄存器以补偿增益。MSB是符号位,其他6位为存储增益倍数,用于调整模拟输入信号的范围,其校准精度是1/4 096。

3 典型应用

3.1 硬件设计

图2为AD7262与ARM处理器LPC2378的典型应用电路,实现直流电法勘探中电极A、B电流和电极M、N电压的采集。采用金属膜电阻作为采样电阻以提高测量精度。由于A、B电极之间电压是对大地供电的电极电压,一般大于100 V,前端电极中都有高压隔离电路,该采样电阻阻值一般小于100 Ω。AD7262工作在寄存器控制方式。在LPC2378的P0.15提供的SCLK的控制时序下,通过P0.18向AD7262的控制寄存器写入相关数据。CS进入低电平状态后,首先由P0.18写入相关寄存器数据,再开始采样保持并转换输出。在写入寄存器时,DOUTA和DOUTB输出为三态。

AD7262主要通信方式为SPI四线式。由于AD7262无法控制何时通信,故只能工作在从模式下。主控制器LPC2378的P0.15提供通讯时钟信号SCLK。CS为片选输入。DOUTA或DOUTB为SPI的数据输出端。SPI的数据输入端为PD0/DIN。电路设计时,通过LPC2378向AD7262内部写入相关数据来实现各类动态配置。图3和图4为串行接口读写时序图。串行时钟SCLK提供转换时钟及AD7262转换后传输信息的控制。对于片内2个A/D转换器,AD7262有相应的2个输出引脚。数据从AD7262的DOUTA和DOUTB读取。用户可选用其中一个输出数据。


在CS下降沿,跟踪保持器处于保持模式。此时,采样、转换同时被初始化模拟输入。这需要至少19个SCLK周期。第19个SCLK的下降沿到来时,AD7262恢复至跟踪模式,并设置DOUTA、DOUTB为使能。数据流由12位组成,MSB在前。转换结果MSB在SCLK第19个周期的下降沿由微控制器在第20个时钟SCLK的下降沿或上升沿读取。上升沿还是下降沿取决于所使用的SCLK的频率。如SCLK最大频率为40 MHz时,其读取数据时间是23 ns,则导致2 ns的建立时间。而这2 ns的建立时间无法与微控制器匹配。在这种情况下,就需要在时钟SCLK的上升沿开始读数据。这样,转换结果的MSB位在第19个SCLK下降沿,延迟15 ns,并在第20个周期SCLK的上升沿才被读出。依此类推,至第30个SCLK下降沿A/D转换器输出LSB,在第31个SCLK上升沿读出。反之,如果SCLK为32 MHz时,则下降沿读数据。在设计中SPI的通信时钟频率(LPC2378的P0.15)小于32 MHz,所以在时钟的下降沿由LPC2378读写数据。为提高系统的精度和稳定性,可加入一定阻值的耦合电容。

3.2 软件设计

AD7262内含6个寄存器,分别是A/D转换器的结果寄存器、控制寄存器、A/D转换器A和B的内部失调寄存器、A/D转换器A和B通道的外部增益寄存器。控制寄存器共有12位,其中,RD3~RD0是寄存器选择位。

由于LPC2378和AD7262都兼容SPI接口,两者的编程只需按照时序图进行即可。此外LPC2378还有许多其他类型接口,所以便于实现网络化,详细流程参见图5。

软件设计中需要注意:CAL引脚在CS为低电平前必须至少保持2μs高电平以确保第一个转换周期中校准的准确性。如果在这段时间内,CAL出现低电平,将导致校准结果不准确。但如果继续为高电平,下一个校准转换则是准确的。另外在A/D转换过程中,CAL若出现高电平,转换结果也将不正确。AD7262的校准是在测量过程中,A/D转换前进行的。在测量过程中先校准再采样保持。与编程写寄存器,在时序上要分开。此外使用SPI接口,只有硬件复位是不够的,还要使用软件复位以保证读写数据的正确性。实际应用中,要将数字和模拟部分地线隔离。整个软件部分采用串口读写寄存器完成。

4 结束语

与其他A/D转换器相比,AD7262除了转换速度快、接口简单、低功耗、控制功能较强的特点外,还具有内嵌PGA、自动校准、同步采样等特点,适合于不同信号强度级别的多种电极传感器的信号检测、控制和电机控制系统。目前,该系统已成功应用于物理勘探电法实验仪器中,实现A-B和M-N的电极同步电压测量,效果较好。
关键字:同步采样  A/D转换器  PGA 编辑:探路者 引用地址:同步采样转换器AD7262

上一篇:VGA旌接RCA接口转换器
下一篇:带辅助DAC的双路Σ-Δ转换器的原理及应用

推荐阅读最新更新时间:2023-10-17 15:44

基于MSP430F1121单片机的Σ-ΔA/D转换器方案
Σ-ΔA/D技术具有高分辨率、高线性度和低成本的特点。本文基于TI公司的MSP430F1121单片机,介绍了采用内置比较器和外围电路构成类似于∑-△的高精度A/D实现方案,适合用于对温度、压力和电压等缓慢变化信号的采集应用。 在各种A/D转换器中,最常用是逐次逼近法(SAR)A/D,该类器件具有转换时间固定且快速的特点,但难以显著提高分辨率;积分型A/D 有较强的抗干扰能力,但转换时间较长;过采样Σ-ΔA/D由于其高分辨率,高线性度及低成本的特点,正得到越来越多的应用。根据这些特点,本文以TI公司的MSP430F1121单片机实现了一种类似于Σ-ΔA/D技术的高精度转换器方案。 MSP430F1121是16位RISC结构的
[单片机]
基于MSP430F1121单片机的Σ-Δ<font color='red'>A</font>/<font color='red'>D转换器</font>方案
TLC549串行A/D转换器实验
;TLC549串行 A/D 转换器实验 ; PIN 1:REF+; PIN2:INPUT; PIN3:REF-; PIN4:GND ;;PIN5:CS; PIN6:DATAOUT; PIN7:C LOC K; PIN8:+5V CS BIT P2.0 CLOCK BIT P2.1 DATE BIT P2.2 MEM EQU 70H HH EQU 71H MM EQU 72H LL EQU 73H ORG 0000H AJMP STAR ORG 0030H TBB:DB 0C0H,0F9H,0A4H,0B0H,99H,92H,82H,0F8H,80H DB 90H,88H,83H,0C6H,0A1H,
[单片机]
新日本无线推出内置PGA的模拟前端NJU9103 最适合压力计和流量计的应用
新日本无线最近推出一款内置PGA最高可达512倍的模拟前端(AFE) “NJU9103”,该器件最适合压力计和流量计的应用,并已经开始进入量产。下面就随测试测量小编一起来了解一下相关内容吧。 【概要】 现今,对压力计和流量计等传感器件既希望测量范围大,也要求测量仪器本身小型化、轻量化、薄型化。 NJU9103产品内置的PGA(Programmable Gain Amplifier)最高可达512倍,因此测量范围会很大,还可以结合各种传感器的测量范围调整最佳增益。 NJU9103还内置有16bit ΔΣA/D转换器,除了可以输入差分信号,还可以输入单端信号和伪差分信号。NJU9103严格精心挑选了测量仪器所需的必要功能,成功使用
[测试测量]
如何用高速A/D转换器测量脉冲波形
采用脉冲信号的产品方阵不断增长,包括当前能效更高的IC、开关电源和逆变器,乃至LED模块和子组件;相应的,对于这些最终产品而言,其分立的组成部件在脉冲条件下的测量变得极为重要。仅具备DC源输出能力的测试仪器给器件施加的功率所发生的热量将足以改变器件的特性。脉冲激励信号的使用还要求仪器能够实现更快的测量。 高速与积分ADC的比较 传统上精密的SMU(信号源测量单元)均采用了积分式的模拟/数字变换器(ADC),这可以让信号在一定时间间隔(称为积分时间)内平均。图1描述了一种经过简化的双斜率积分ADC,其基本工作原理是用未知的信号对电容充电,然后在基准电压下让电容放电。充电和放电的时间的比例与未知信号与基准信号间的比例成正比。虽
[电源管理]
如何用高速<font color='red'>A</font>/<font color='red'>D转换器</font>测量脉冲波形
常用D/A转换器和A/D转换器介绍
常用D/A转换器和A/D转换器介绍   下面我们介绍一下其它常用D/A转换器和 A/D 转换器,便于同学们设计时使用。   1. DAC0808   图 1 所示为权电流型 D/A 转换器 DAC0808 的电路结构框图。用 DAC0808 这类器件构 成的 D/A转换器,需要外接运算放大器和产生基准电流用的电阻。DAC0808 构成的典型应用电路如图2 所示。
[模拟电子]
常用D/<font color='red'>A</font>转换器和<font color='red'>A</font>/<font color='red'>D转换器</font>介绍
A/D转换器的分辨率和准确度之间的区别
当笔者与使用模数(A/D)转换器的系统设计人员聊天时,他们最常问的就是: 您的16位A/D转换器准确度也是16位吗? 要回答这个问题,关键在于从根本上理解分辨率和准确度这两个概念之间的区别。尽管这两个术语是截然不同的,但它们却经常被混淆或互换使用。 A/D转换器的分辨率被定义为输入信号值的最小变化,可通过一次计数改变数字输出值。就理想的A/D转换器而言,传递函数呈阶梯状,且每个步阶宽度等于分辨率。但使用较高分辨率(16位或16位以上)的系统时,传递函数的响应和理想的响应之间将存在较大的偏差。这是因为由A/D转换器及驱动器电路产生的噪声可降低该转换器的分辨率。 此外,如果
[模拟电子]
<font color='red'>A</font>/<font color='red'>D转换器</font>的分辨率和准确度之间的区别
Delta-Sigma AD转换器原理及其PSpice仿真 2011-11-21
    Delta-Sigma A/D转换器具有高分辨率、高集成度、成本低和使用方便的特点,近年来,因数字化产品对高分辨率A/D,D/A转换器需求的激增而得到广泛地应用。Delta-Sigma A/D转换器的构想出现已有很多年了,早期因受集成电路制造技术的限制,未在产品中广泛使用,随着集成电路制造成本不断降低,该技术的应用渐多,目前已成为高精度ADC的主流技术。随着该技术的趋热,有更多人想了解其工作原理,但目前国内的教材对其涉及还不多,期刊论文多侧重数学演绎,文献中未见有详尽的仿真实例。     除了制造专用ADC,该技术还易于用FPGA实现,逻辑电路可以完全集成在FPGA内部,只需要很少的外围元件,就可以用FPGA直接进行混合信号
[电源管理]
Delta-Sigma <font color='red'>A</font>/<font color='red'>D转换器</font>原理及其PSpice仿真 2011-11-21
一种实时性较强的采样频率同步实现方法
    摘 要: 分析了工频频率变化对计算电量有效值的数字化测量精度的影响及产生采样频率误差的原因,给出用单片机Intel80C196的高速输入接口及软件定时器实现采样频率跟踪的方法,并给出硬件电路结构及软件框图。     关键词: 采样频率 同步 单片机 随着计算机技术的发展,电力计量表计继电保护等电力自动装置也越来越智能化。而这些装置中,大多都用的是交流采样。交流采样的过程多数是:由系统二次回路来的电压(或电流),经过二次PT(或CT)等变送到A/D适合的电压后,由CPU控制A/D以一定的采样频率进行模数转换,获得离散的采样数据,经过离散傅立叶变换(DFT),计算出基波有效值及各次谐波值,进而实现其它功
[工业控制]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved