对于数字电路PCB设计中的EMI控制技术原理介绍

最新更新时间:2014-01-12来源: 电源网关键字:数字电路  PCB设计  EMI控制技术 手机看文章 扫描二维码
随时随地手机看文章

引言

随着IC 器件集成度的提高、设备的逐步小型化和器件的速度愈来愈高,电子产品中的EMI问题也更加严重。从系统设备EMC /EMI设计的观点来看,在设备的PCB设计阶段处理好EMC/EMI问题,是使系统设备达到电磁兼容标准最有效、成本最低的手段。本文介绍数字电路PCB 设计中的EMI控制技术

1 EMI 的产生及抑制原理

EMI 的产生是由于电磁干扰源通过耦合路径将能量传递给敏感系统造成的。它包括经由导线或公共地线的传导、通过空间辐射或通过近场耦合三种基本形式。EMI 的危害表现为降低传输信号质量,对电路或设备造成干扰甚至破坏,使设备不能满足电磁兼容标准所规定的技术指标要求。

为抑制EMI,数字电路的EMI 设计应按下列原则进行:

* 根据相关EMC/EMI 技术规范,将指标分解到单板电路,分级控制。

* 从EMI 的三要素即干扰源、能量耦合途径和敏感系统这三个方面来控制,使电路有平坦的频响,保证电路正常、稳定工作。

* 从设备前端设计入手,关注EMC/EMI 设计,降低设计成本。

2 数字电路PCB 的EMI 控制技术

在处理各种形式的EMI 时,必须具体问题具体分析。在数字电路的PCB设计中,可以从下列几个方面进行EMI 控制。

2.1 器件选型

在进行EMI 设计时,首先要考虑选用器件的速率。任何电路,如果把上升时间为5ns 的器件换成上升时间为2.5ns 的器件,EMI 会提高约4倍。EMI 的辐射强度与频率的平方成正比,最高EMI 频率(fknee)也称为EMI 发射带宽,它是信号上升时间而不是信号频率的函数:

fknee =0.35/Tr(其中Tr 为器件的信号上升时间)

这种辐射型EMI 的频率范围为30MHz 到几个GHz,在这个频段上,波长很短,电路板上即使非常短的布线也可能成为发射天线。当EMI 较高时,电路容易丧失正常的功能。因此,在器件选型上,在保证电路性能要求的前提下,应尽量使用低速芯片,采用合适的驱动/接收电路。另外,由于器件的引线管脚都具有寄生电感和寄生电容,因此在高速设计中,器件封装形式对信号的影响也是不可忽视的,因为它也是产生EMI 辐射的重要因素。一般地,贴片器件的寄生参数小于插装器件,BGA 封装的寄生参数小于QFP 封装。

2.2 连接器的选择与信号端子定义

连接器是高速信号传输的关键环节,也是易产生EMI 的薄弱环节。在连接器的端子设计上可多安排地针,减小信号与地的间距,减小连接器中产生辐射的有效信号环路面积,提供低阻抗回流通路。必要时,要考虑将一些关键信号用地针隔离。

2.3 叠层设计

在成本许可的前提下,增加地线层数量,将信号层紧邻地平面层可以减少EMI 辐射。对于高速PCB,电源层和地线层紧邻耦合,可降低电源阻抗,从而降低EMI2.4 布局

根据信号电流流向,进行合理的布局,可减小信号间的干扰。合理布局是控制EMI 的关键。布局的基本原则是:

* 模拟信号易受数字信号的干扰,模拟电路应与数字电路隔开;

* 时钟线是主要的干扰和辐射源,要远离敏感电路,并使时钟走线最短;

* 大电流、大功耗电路尽量避免布置在板中心区域,同时应考虑散热和辐射的影响;

* 连接器尽量安排在板的一边,并远离高频电路;

* 输入/输出电路靠近相应连接器,去耦电容靠近相应电源管脚;

* 充分考虑布局对电源分割的可行性,多电源器件要跨在电源分割区域边界布放,以有效降低平面分割对EMI 的影响;

* 回流平面(路径)不分割。

2.5 布线

* 阻抗控制:高速信号线会呈现传输线的特性,需要进行阻抗控制,以避免信号的反射、过冲和振铃,降低EMI 辐射。

* 将信号进行分类,按照不同信号(模拟信号、时钟信号、I/O 信号、总线、电源等)的EMI 辐射强度及敏感程度,使干扰源与敏感系统尽可能分离,减小耦合。

* 严格控制时钟信号(特别是高速时钟信号)的走线长度、过孔数、跨分割区、端接、布线层、回流路径等。

* 信号环路,即信号流出至信号流入形成的回路,是PCB设计中EMI 控制的关键,在布线时必须加以控制。要了解每一关键信号的流向,对于关键信号要靠近回流路径布线,确保其环路面积最小。

对低频信号,要使电流流经电阻最小的路径;对高频信号,要使高频电流流经电感最小的路径,而非电阻最小的路径(见图1)。对于差模辐射,EMI 辐射强度(E)正比于电流、电流环路的面积以及频率的平方。(其中I 是电流、A 是环路面积、f 是频率、r 是到环路中心的距离,k 为常数。)

因此当最小电感回流路径恰好在信号导线下面时,可以减小电流环路面积,从而减少EMI辐射能量。

* 关键信号不得跨越分割区域。

* 高速差分信号走线尽可能采用紧耦合方式。

* 确保带状线、微带线及其参考平面符合要求。

* 去耦电容的引出线应短而宽。

* 所有信号走线应尽量远离板边缘。

* 对于多点连接网络,选择合适的拓扑结构,以减小信号反射,降低EMI 辐射。2.6 电源平面的分割处理

* 电源层的分割

在一个主电源平面上有一个或多个子电源时,要保证各电源区域的连贯性及足够的铜箔宽度。分割线不必太宽,一般为20~50mil 线宽即可,以减少缝隙辐射。

* 地线层的分割

地平面层应保持完整性,避免分割。若必须分割,要区分数字地、模拟地和噪声地,并在出口处通过一个公共接地点与外部地相连。

为了减小电源的边缘辐射,电源/地平面应遵循20H设计原则,即地平面尺寸比电源平面尺寸大20H(见图2),这样边缘场辐射强度可下降70% 。

3 EMI 的其它控制手段

3.1 电源系统设计

* 设计低阻抗电源系统,确保在低于fknee 频率范围内的电源分配系统的阻抗低于目标阻抗。

* 使用滤波器,控制传导干扰。

* 电源去耦。在EMI 设计中,提供合理的去耦电容,能使芯片可靠工作,并降低电源中的高频噪声,减少EMI。由于导线电感及其它寄生参数的影响,电源及其供电导线响应速度慢,从而会使高速电路中驱动器所需要的瞬时电流不足。合理地设计旁路或去耦电容以及电源层的分布电容,能在电源响应之前,利用电容的储能作用迅速为器件提供电流。正确的电容去耦可以提供一个低阻抗电源路径,这是降低共模EMI 的关键。

3.2 接地

接地设计是减少整板EMI 的关键。

* 确定采用单点接地、多点接地或者混合接地方式。

* 数字地、模拟地、噪声地要分开,并确定一个合适的公共接地点。

* 双面板设计若无地线层,则合理设计地线网格很重要,应保证地线宽度》电源线宽度》信号线宽度。也可采用大面积铺地的方式,但要注意在同一层上的大面积地的连贯性要好。

* 对于多层板设计,应确保有地平面层,减小共地阻抗。

3.3 串接阻尼电阻

电路时序要求允许的前提下,抑制干扰源的基本技术是在关键信号输出端串入小阻值的电阻,通常采用22~33Ω的电阻。这些输出端串联小电阻能减慢上升/下降时间并能使过冲及下冲信号变得较平滑,从而减小输出波形的高频谐波幅度,达到有效地抑制EMI 的目的。3.4 屏蔽

* 关键器件可以使用EMI 屏蔽材料或屏蔽网。

* 对关键信号的屏蔽,可以设计成带状线或在关键信号的两侧以地线相隔离。

3.5 扩频

扩展频谱(扩频)的方法是一种新的降低EMI 的有效方法。扩展频谱是将信号进行调制,把信号能量扩展到一个比较宽的频率范围上。实际上,该方法是对时钟信号的一种受控的调制,这种方法不会明显增加时钟信号的抖动。实际应用证明扩展频谱技术是有效的,可以将辐射降低7到20dB。

3.6 EMI 分析与测试

* 仿真分析

完成PCB 布线后,可以利用EMI仿真软件及专家系统进行仿真分析,模拟EMC/EMI 环境,以评估产品是否满足相关电磁兼容标准要求。

* 扫描测试

利用电磁辐射扫描仪,对装联并上电后的机盘扫描,得到PCB中电磁场分布图(如图3,图中红色、绿色、青白色区域表示电磁辐射能量由低到高),根据测试结果改进PCB 设计。

4 小结

随着新的高速芯片的不断开发与应用,信号频率也越来越高,而承载它们的PCB板可能会越来越小。PCB设计将面临更加严峻的EMI 挑战,唯有不断探索、不断创新,才能使PCB板的EMC /EMI 设计取得成功。

关键字:数字电路  PCB设计  EMI控制技术 编辑:探路者 引用地址:对于数字电路PCB设计中的EMI控制技术原理介绍

上一篇:工程师EMC心得:电磁干扰对医疗仪器设备的影响与对策
下一篇:正确选择EMC有源与无源器件及完善电路设计技术

推荐阅读最新更新时间:2023-10-12 22:33

数字电路
数字电路图 图 数字电路图 监控单元本机监控的实现比较简单,显示单元部分使用3位LED和LED光柱,电压显示用LED数字显示,电流显示用20位的LED光柱。当满载输出时,20位LED全部点亮,D/A采样选用TI公司的TIL561710位D/A转换器,中央控制器单元采用89C52单片机对各单元进行协调控制。其数字电路部分如图所示。
[电源管理]
<font color='red'>数字电路</font>图
Cadence最新微型化能力推进PCB设计领先地位
全球电子设计创新领先企业Cadence设计系统公司 (NASDAQ: CDNS),今天宣布推出其最新版Cadence® Allegro® 与 OrCAD®印刷电路(PCB) 软件,它拥有的全新功能与特性能够提高PCB工程师的绩效与效率。Allegro与OrCAD PCB Design 16.3版本为PCB工程师带来了极大的新优势,包括改进终端产品小型化设计能力并减少原型机设计的反复次数,使得设计周期更具可预测性。 本版本包括一些新增功能和互连密度的改进,如刚柔布线,扩展的高密度互连(HDI)规则、PCB的三维(3D)显示与RF电路的非对称避让。拓展的微孔叠层规则允许用户创建极为复杂的HDI设计,而与柔性板轮廓吻合
[EDA]
Cadence最新微型化能力推进<font color='red'>PCB设计</font>领先地位
资深工程师经验:PCB设计要注意的问题
作为一个工程师设计电路是一项必备的硬功夫,但是原理设计再完美,如果电路板设计不合理性能将大打折扣,严重时甚至不能正常工作。根据我的经验,我总结出以下一些PCB设计中应该注意的地方,希望能对您有所启示。   不管用什么软件,PCB设计有个大致的程序,按顺序来会省时省力,因此我将按制作流程来介绍一下。(由于protel界面风格与windows视窗接近,操作习惯也相近,且有强大的仿真功能,使用的人比较多,将以此软件作说明。)   原理图设计是前期准备工作,经常见到初学者为了省事直接就去画PCB板了,这样将得不偿失,对简单的板子,如果熟练流程,不妨可以跳过。但是对于初学者一定要按流程来,这样一方面可以养成良好的习惯,另一方面对复杂的电路也
[电源管理]
绘制数显温度计电路图及PCB设计方法
一般情况下,我们要从外界感应温度,关键是温度传感器,在这里用LM35完成,获取了外界的温度值之后,需要一定的显示装置加以显示。当前流行的方法是通过A/D转换器将模拟量转化为数字量,在这里用ICL7107完成。再通过LED或LCD显示出来。下面介绍的温度计是以双共阳数码管(LED)显示的。 绘制数显温度计电路图及PCB设计方法,需要注意的问题 我们要想成功的设计一个温度计的PCB图,大致要经过以下步骤:首先学会绘制温度计的原理图。绘制原理图时要知道需要那些元件,库中没有的或很难找到的元器件,第一小步,我们必须要建立一个元件库(Sch.Lib)以满足设计需要,在制作元件时我们应该把多个元件放在一个库中以方便调用,必要时还要在库文
[电源管理]
绘制数显温度计电路图及<font color='red'>PCB设计</font>方法
浅谈开关电源PCB设计
对于开关电源的研发,PCB设计占据很重要的地位。一个差的PCB,EMC性能差、输出噪声大、抗干扰能力弱,甚至连基本功能都有缺陷。 与其他硬件电路PCB稍有不同,开关电源PCB有一些自身的特点。本文将结合工程经验,简单谈一谈开关电源PCB布线的一些最基本的原则。 1、 间距 对于高电压产品必须要考虑到线间距。能满足相应安规要求的间距当然最好,但很多时候对于不需要认证,或没法满足认证的产品,间距就由经验决定了。多宽的间距合适?必须考虑生产能否保证板面清洁、环境湿度、其他污染等情况如何。 对于市电输入,即使能保证板面清洁、密封,MOS管漏源极间接近600V,小于1mm事实上也比较危险了! 2、 板边缘的元器件 在PCB边沿的
[电源管理]
浅谈开关电源<font color='red'>PCB设计</font>
PCB设计中如何进行统一批量检测并生成错误报告
    在Altium Designer中, 设计规则通常用来定义用户的设计需求。 这些规则涵盖了设计的方方面面, 从布线宽度, 对象的安全间距,内电层的连接风格, 过孔风格等等。 设计规则不仅能在PCB设计的过程中实时检测, 而且也能够在需要的时候进行统一的批量检测并生成错误报告。        Altium Designer的设计规则不是PCB对象的属性, 而是独立定义的。 每条规则需针对具体的PCB对象。对于PCB规则系统来说,它必须知道给定的规则应用于哪些对象,即规则的应用范围。可以在PCB Rules and Constraints Editor对话框中设定规则及规则的范围。其中采用撰写查询语句的方式来定义范围是经常需要
[网络通信]
数模混合信号测试解决方案
简介 当前电子产品的复杂性正随着数字电路和串行总线越来越多而提高,确定最优测试设备的边界正变得模糊。工程师正在处理“混合信号”设计,其中包含模拟技术和数字技术的重要组合。 设计人员日益希望可以在一台仪器中实现模拟域和数字域时间相关的设备。传统上,混合信号分析使用独立式示 波器和逻辑分析仪完成,这种解决方案需要两台设备,因此并不实用,很难获得最佳效果。模拟波形和数字波形相关的需求导致了混合信号示波器的研制。 示波器、混合信号示波器和逻辑分析仪之间有许多类似之处和差别。为了更好地了解这些仪器怎样满足各自的应用需求,我们有必要更详细地考察一下其各自的功能。 数字示波器 数字示波器是世界各地电子工程师使用的首选工具。设计人员
[测试测量]
数模混合信号测试解决方案
逻辑分析仪在数字电路测试中的触发选择
1 引 言 随着数字技术的日新月异,在数字系统,特别是在计算机系统的研制、调试和故障诊断过程中,由模拟系统的时域和频域分析发展起来的传统测试方法与测试仪器往往难以奏效,于是新的数据域测试的理论、方法和相应的测试仪器不断涌现。逻辑分析仪作为数据域测试仪器中最有用、最有代表性的一种仪器,性能与功能日益完善,已成为调试与研制复杂数字系统,尤其是汁算机系统的强有力工具。 在逻辑分析仪中,利用触发字或触发事件的序列来控制对数据的存储和显示,以便住数据流中挑选一个恰当的观察窗口。触发能力是逻辑分析仪最重要的指标,特别是在用逻辑状态分析仪跟踪复杂程序时,强的触发功能以及合理的触发条件设置可以使仪器在庞大而复杂的程序流中迅速找到要跟踪
[测试测量]
小广播
最新电源管理文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved