高速高密度PCB设计中SI/PI/EMC问题的设计

最新更新时间:2014-01-12来源: 电源网关键字:高速高密度  PCB设计 手机看文章 扫描二维码
随时随地手机看文章

随着电子设备工作速度的不断提高,连接设备、电路板、集成电路和器件的互连系统设计越来越成为制约整个系统设计成功的关键,以高速高密度PCB设计来说,其信号完整性(SI)问题、电源完整性(PI)问题以及电磁兼容(EMC/EMI)问题已经成为设计工程当中必须解决的核心问题。随着技术的发展,越来越多的设计人员认同“高速设计就是高频设计”这一全新理念,图1很好地诠释了这一特点。



图1:“短路”特性随信号速率的变化

目前,越来越多的射频/高频设计工程师参与并指导高速互联设计,且近一半的电路设计人员发现要进行高性能SI/PI设计,就必须采用3D全波模型来处理关键互联问题。



图2:Xilinx Virtex Pro X FPGA的测试评估板

实际上,要在SI/PI/EMI方面实现高性能PCB设计仿真,仿真工具必须具备以下几点关键要求:

第一,必须采用3D全波电磁模型,尤其对关键高速走线、过孔、网络等;第二,能够仿真模拟PCB上的复杂供电网络;第三,仿真器(包括场仿真器和路仿真器)必须具备高精度、高速度、大容量的特点;第四,同时提供时域和频域仿真结果;第五,还必须能与现有的PCB设计流程相兼容。

Ansoft公司的系列电磁场仿真工具再配合专门的SI设计仿真平台DesignerSI,不仅满足上述五点要求,而且由于Ansoft场工具均采用独有的自适应网格剖分技术,因此将电磁场仿真的难度大大降低,长久以来其仿真速度、精度、容量均得到验证,是工程实用化的工具。场工具帮助互连系统的设计者精确地提取并建立互连系统的3D全波模型,随后在仿真平台Ansoft DesignerSI中进行系统验证,提取串扰、眼图、误码率等时域、频域信息,用于信号完整性/电源完整性及EMC/EMI设计与仿真。千兆比特高速信道设计

图2是Xilinx公司基于Virtex-II Pro X FPGA的测试评估板,其工作信号速率高达10Gbps以上,Xilinx采用Ansoft系列软件进行虚拟仿真,完成了对该PCB上收/发高速差分组线的设计优化,实现高速通信。在设计初始阶段,根据实际问题将整个高速串行信道分割为相对独立的子结构或子系统,如在本例中可分为封装、PCB走线和SMA接头,对各子系统分别进行设计优化,并通过场分析抽取、建立三维全波模型,然后在DesignerSI平台上通过动态链接、协同仿真功能,将各模块链接形成一个完整的信道进行整体性能验证。这样做不仅能通过Ansoft参数化设计功能实现各关键结构的最优化设计,而且能够最大限度地提高仿真效率,比如若想通过对PCB过孔、走线等部分结构的优化调整来提高整体传输性能,那么采用这种分解的子系统形式就能帮助设计人员迅速获得所需数据,避免重复低效劳动。

图3:DesignerSI仿真结果与测试结果

利用Q2D进行PCB走线的阻抗控制分析,确定差分线的几何结构和物理参数;利用三维场仿真工具HFSS提取封装、过孔、SMA连接器、非规则走线等的全波电磁模型;在DesignerSI中链接整个信道模型分别在时频域中进行系统验证。

在DesignerSI平台上导入芯片IBIS/Spice模型,通过与Ansoft场工具的动态链接完成整个信道的总体验证,得到眼图并与实测结果对比(见图3)。

数模混合电路板的PI和SI问题

一块六层PCB板,其工作频带在1G以下,电源平面上分有2.5v、3.3v和5v三个电源分割,但具有完整的地平面。首先在SIwave中作谐振场分析以便了解电源/地平面在工作频带内的整体特性,发现在工作频带内(1G以下)会发生多个谐振现象,有14个谐振频点(见图4),同时在SIwave中可以观察PCB在各谐振频点上不同的电压(图5)。由于工作频带内的谐振不仅会带来如电源/地噪声、SSN等严重的电源完整性问题,而且对SI同样会产生严重影响。本例主要考虑通过在相关位置(如谐振场峰值/谷值位置处)加去耦电容来抑制谐振,从而间接改善SI性能。在SIwave中直接模拟该过程,根据前面得到的谐振分析结果直接仿真去耦电容的影响,为抑制这14个谐振点共加了26个去耦电容,仿真显示加去耦电容后最低谐振频点变为1.0133G,在工作带宽以外。为了了解对SI的影响,选取了一个跨电源分割的信号网络做S参数扫频分析,比较加去耦电容前后的S参数变化曲线(图6a/b),发现加去耦电容之后,1G以下信号传输特性明显得到了改善,尤其在700M左右插入损耗和回波损耗有8dB~9dB的改善。

图4:SIwave分析得到的PCB谐振点分布

图5:谐振频率为0.4971G的电压波动情况

PCB EMI问题仿真

一块八层PCB,其中黄色走线为PCB上的时钟信号线,每根时钟线都与一激励源相连,为了了解该PCB的电磁辐射特性,首先在SIwave中设置扫频分析可以清楚观察到PCB板在各频点上的电压波动情况,如图7所示。


图6:加去耦电容前a和后b的信号网络IOA8的插入损耗和回波损耗曲线

图7:PCB在不同的频率上的电压波动图

图8:1G下PCB的电压波动图和空间场分布

随后,在SIwave中计算PCB在空间的EMI辐射情况。以1G为例,图8为PCB元件正面观察到的电压波动情况,通过SIwave和Ansoft HFSS之间的动态链接,能够计算PCB板在三维空间任意位置的电磁场辐射数据,从而实现虚拟EMI测试。图8还给出了距离PCB约500mil处的电场分布云图,对比空间电场分布云图与PCB上电压波动云图可以发现:PCB上电压波峰/波谷对应的近区辐射场数值大,这也与实际情况吻合。同时根据需要可在 SIwave中直接画出各个频点上PCB板在远区的辐射场分布。

高速PCB板级设计无论SI还是PI,都是十分具有挑战性的,而由此产生的EMI问题则更为复杂。采用对虚拟原型进行仿真的方法替代反复试验的设计方法来优化电路板的设计,可以有效缩短设计周期并且节约设计成本。

关键字:高速高密度  PCB设计 编辑:探路者 引用地址:高速高密度PCB设计中SI/PI/EMC问题的设计

上一篇:低压有源滤波装置在商务酒店谐波治理中的应用
下一篇:叉指结构在复合型宽带单片式晶体滤波器中的应用

推荐阅读最新更新时间:2023-10-12 22:33

如何优化PCB设计以最大限度提高超级结MOSFET的性能
  基于最近的趋势,提高效率成为关键目标,为了获得更好的EMI而采用慢开关器件的权衡并不值得。超级结可在平面MOSFET难以胜任的应用中提高效率。与传统平面MOSFET技术相比,超级结MOSFET可显著降低导通电阻和寄生电容。导通电阻的显著降低和寄生电容的降低虽然有助于提高效率,但也产生电压(dv/dt)和电流(di/dt)的快速开关转换,形成高频噪声和辐射EMI。   为驱动快速开关超级结MOSFET,必须了解封装和PCB布局寄生效应对开关性能的影响,以及为使用超级结所做的PCB布局调整。主要使用击穿电压为500-600V的超级结MOSFET。在这些电压额定值中,工业标准TO-220、TO-247、TO-3P和TO-263是应用
[电源管理]
如何优化<font color='red'>PCB设计</font>以最大限度提高超级结MOSFET的性能
PCB设计有风险,3招教你有效规避
PCB设计过程中,如果能提前预知可能的风险,提前进行规避,PCB设计成功率会大幅度提高。很多公司评估项目的时候会有一个PCB设计一板成功率的指标。提高一板成功率关键就在于信号完整性设计。下面就随嵌入式小编一起来了解一下相关内容吧。 PCB设计有风险,3招教你有效规避   目前的电子系统设计,有很多产品方案,芯片厂商都已经做好了,包括使用什么芯片,外围电路怎么搭建等等。硬件工程师很多时候几乎不需要考虑电路原理的问题,只需要自己把PCB做出来就可以了。   但正是在PCB设计过程中,很多企业遇到了难题,要么PCB设计出来不稳定,要么不工作。对于大型企业,芯片厂商很多都会提供技术支持,对PCB设计进行指导。但一些中小企业却很难得到
[嵌入式]
解析在PCB设计中采用时间交替超高速模数转换器
采用时间交替模数转换器(ADC),以每秒数十亿次的速度采集同步采样模拟信号,对于设计工程师来说,这是一项极大的技术挑战,需要非常完善的混合信号电路。时间交替的根本目标是通过增加转换器,在不影响分辨率和动态性能的前提下使采样频率增倍。 本文探讨时间交替模数转换器的主要技术难点,并提供切实可行的系统设计指导,包括可解决上述问题的创新性元件功能和设计方法。本文还提供从7Gsps双转换器芯片“交替解决方案”测得的FFT结果。最后,文章还描述了实现高性能所需的应用支持电路,包括时钟源和驱动放大器。 对更高采样速度的需求不断增加 何时提高采样频率会更加有益,其中的原因又是什么呢?这个问题有多种答案。模数转换器的采样速度基本上直接决定了可以
[电源管理]
解析在<font color='red'>PCB设计</font>中采用时间交替超<font color='red'>高速</font>模数转换器
高速高密度PCB设计中SI/PI/EMC问题的设计
随着电子设备工作速度的不断提高,连接设备、电路板、集成电路和器件的互连系统设计越来越成为制约整个系统设计成功的关键,以高速高密度PCB设计来说,其信号完整性(SI)问题、电源完整性(PI)问题以及电磁兼容(EMC/EMI)问题已经成为设计工程当中必须解决的核心问题。随着技术的发展,越来越多的设计人员认同“高速设计就是高频设计”这一全新理念,图1很好地诠释了这一特点。 图1:“短路”特性随信号速率的变化 目前,越来越多的射频/高频设计工程师参与并指导高速互联设计,且近一半的电路设计人员发现要进行高性能SI/PI设计,就必须采用3D全波模型来处理关键互联问题。 图2:Xilinx Virtex Pro X F
[电源管理]
<font color='red'>高速</font><font color='red'>高密度</font><font color='red'>PCB设计</font>中SI/PI/EMC问题的设计
多层板PCB设计时的EMI解决
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。 电源汇流排 在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由於电容呈有限频率响应的特性,这使得电容 无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要 的共模EMI干扰源。我们应该怎麽解决这些问题? 就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干
[电源管理]
关于PCB设计中的电源信号完整性的考虑
  在电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情况来处理,虽然这 样做能使问题简化,但在高速设计中,这种简化已经是行不通的了。尽管电路设计比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整 性设计。因为电源完整性直接影响最终PCB板的信号完整性。电源完整性和信号完整性二者是密切关联的,而且很多情况下,影响信号畸变的主要原因是电源系 统。例如,地反弹噪声太大、去耦电容的设计不合适、回路影响很严重、多电源/地平面的分割不好、地层设计不合理、电流不均匀等等。    1) 去耦电容   我们都知道在 电源 和地之间加一些电容可以降低系统的噪声,但是到底在
[电源管理]
一文看懂超薄电源的pcb设计和制造窍门|干货分享
几年前市场上就开始有了宣称超薄电 几年前市场上就开始有了宣称超薄电 源产品,随着电子技术的飞速发展,人们 源产品,随着电子技术的飞速发展,人们 日常生活中所使用的电子产品越来越趋向 日常生活中所使用的电子产品越来越趋向 于轻薄、便携,最具代表性的要数笔记本 于轻薄、便携,最具代表性的要数笔记本 电脑了,其性能在不断增强的同时体积也 电脑了,其性能在不断增强的同时体积也 在不断缩小、日趋轻薄,其配套的电源适 在不断缩小、日趋轻薄,其配套的电源适 配器却依然笨重,当然轻薄的电源适配器 配器却依然笨重,当然轻薄的电源适配器 也有,但可算得上是屈指可数了,为什么 也有,但可算得上是屈指可数了,为什么 呢? 超薄电源的基本构成特点
[电源管理]
改善手机音频性能的PCB设计考虑
对于PCB布版工程师,手机提出了终极挑战。现代手机包含了便携式设备中所能找到的几乎所有子系统,且每一个子系统都有彼此冲突的要求。一个设计良好的电路板必须最大限度地发挥连接到它上面的各个器件的性能,并避免多个系统间的干扰。而各子系统不一致的要求必然会导致性能的下降。   尽管手机中音频功能性不断增加,但在电路板设计过程中,音频电路受到的关注往往最少。下文给出了一些建议,有助于确保实现一个布局良好而不牺牲音频质量的电路板。   应该   -谨慎考虑底层规划。理想的底层规划应把不同类型的电路划分在不同的区域。图1所示即为一个很好的底层规划。   -尽可能使用差分信号。带有差分输入的音频器件能够抑制噪声。差分信号中
[模拟电子]
小广播
最新电源管理文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved