多路测量信号扩频传输的DSP系统设计

发布者:咖啡小熊最新更新时间:2011-10-09 关键字:信号扩频传输  DSP系统 手机看文章 扫描二维码
随时随地手机看文章

1. 引 言

在测控领域,通常要求对多路检测信号进行传输。信号的传输过程中常受到周围复杂环境的干扰会产生较大的失真。如采用扩频通信传输系统,在发射机中用伪随机序列对所传输信号的频谱进行扩展并利用码分复用实现多路信号的复用;在接收机中再对其解扩,恢复原传输信号。利用扩频通信的扩频增益,可大大提高通信系统的信噪比 [1-2],增加传输信号的可靠性改善通信质量、提高通信效率。 同时 DSP具有可满足算法控制复杂结构、运算速度高、寻址方式灵活和通信性能强大等需求,可以通过软件修改传输信号参数,因此具有很大的灵活性。本文利用 DSP系统实现多
路测量信号扩频传输,结合了扩频通信和 DSP的优点 [3-4],是一种有发展前途的检测信号传输实现方式。

2. 多路检测信号的扩频传输系统

系统的组成按照功能划分为发射模块和接收模块。在发射模块中,多路基带数字信号(模拟信号则先通过模数转换)分别由各自对应的伪随机序列进行扩频调制,这些伪随机序列各不相同但相互正交(或准正交),用这些序列进行扩频调制同时利用码分复用技术把多路信号复合成一路信号送主调制器进行载波调制后,再发射出去。 在接收模块中,先对接收到的信号进行载波解调,然后再用本地的与每一路已同步好的伪随机序列进行相关解扩,因为各路信号对应的伪随机序列互不相关,因而可恢复出每一路原始的基带信号,这里的信号是指数字信号,若需要模拟信号,则可把数字信号转换成模拟信号。本系统对接收模块的伪随机序列的同步采用常用的滑动相关捕获来实现[5]。多路测量

信号扩频传输系统的组成原理图如图 1所示。扩频传输系统中,扩频信号带宽 B 2与信息带宽 B 1之比称为处理增益GP,即

在扩频通信中,接收机作扩频解调后,只提取扩频序列相关处理后的带宽 B 1的信号成分,而排除掉扩展到宽频带 B 2中的外部干扰、噪声和其它用户通信的影响,所以扩频处理增益 GP能够准确反映扩频通信的抗干扰的能力。 
 


扩频序列的码长N越大,码元宽度 TC越小,则码速 Rc越大,扩频通信系统的扩频增益也越大。
扩频处理增益越高,系统的抗干扰能力越强。以周期为 127的 Gold序列为扩频序列的一路信号的传输过程为例,数据的发送频率为 19200,扩频序列的频率为 19200×127,误码率是未扩频传输的 0.04417,数据接收时的误码率降低近两个数量级。
本系统采用的 Gold扩频序列的周期为127,其码分多址的可以实现 12路的检测信号的同时同频的扩频传输。多路检测信号的扩频传输可以保证在接收端的低误码率要求下实现可靠传输。

3. 多路检测信号扩频传输

DSP实现的系统结构多路测量信号扩频传输系统主要实现多路测量信号(包括模拟信号和数字信号,模拟信号可先经 A/D转换成数字信号,数字信号存储在系统的存储器中,然后再进行扩频传输)的扩频调制、同步、扩频解调等功能,同时便于以后对其扩展以完成其他功能。由于这是一个 DSP硬件平台的设计,所以保证了以后功能扩展的实现中尽量不改变硬件的设计或者对硬件设计改变很小,且只需要添加部分软件或者对软件进行修改就可以达到其功能扩展升级,所以尽量减少专用芯片的使用而采用具有扩展性的芯片。整个系统的总体设计框图如图 2所示。
在总体设计中,采用定点 DSP实现多路测量信号的扩频调制、解扩,用 FPGA来实现扩频信号的同步[7]。整个系统平台包括数字信号处理器 (DSP)内核、 FPGA、存储器、 A/D转换、
JTAG接口等。根据现有的实际情况,数字信号处理器 (DSP)采用 TI(德州仪器)公司的 TMS320C5416[6],FPGA芯片选用 ALTERA公司的 EP1K100QC208-3,FLSAH存储器使用 AMD公司的 AM29LV200,A/D转换使用 TI公司的开关电容结构的逐次比较型 8位 A/D转换器 TLC540。JTAG为仿真接口连接。

 4. DSP系统软件设计

作为整个系统的控制和处理核心,DSP要完成大量的工作,总结起来主要有下面几项:
1.对其自身的初始化;
2.载入扩频码序列并存放于片内 RAM里,以及接收时根据 FPGA的同步信号完成扩频序列的同步;
3.接收 A/D转换送来的数据,并存放在预先开辟的数据区间;
4.对接收到的多路数据分别进行扩频调制,并将调制后的数据也存放在开辟好的数据存储区间;
一 对经过扩频调制后的多路数据合成一路数据并进行数字调制;
一 对接收到的扩频信号进行扩频解调,恢复出原始的多路信号并送入数据存储区间。

本系统所有的 DSP软件设计都是在 CCS2.0集成开发环境 [8]下进行的,采用基于 TI公司 C5000系列 DSP的汇编语言和 C语言混合编写的。其发射模块和接收模块的软件流程分别如图 3(a)和(b)所示:
本系统采用对每路测量信号分别做扩频调制的同时利用扩频码码分复用后再进行传输的方法,不需经过频分复用或时分复用后再做扩频调制进行传输[9],这使得系统更简化,在提高信号传输可靠性的同时也可提高系统的频带利用率。电路设计中主要涉及到了扩频信号的基带处理。如果要实现信号的无线扩频传输。则可以在设计的基础上,加入射频调制模块,基带信号经过调制后转换为射频信号发射出去,接收到的射频信号经射频解调后,再进行解扩处理即可。

5.结束语
在多路测量信号的扩频传输系统中,利用不同伪随机码调制不同信号,实现信号的复用和扩频传输。在接收端实现系统同步后,先解调再利用相干检测法解扩,恢复出原信号实现多路信号。该扩频通信系统可实现多路信号的有效传输,具有抗干扰能力强、易保密等优点。本系统利用 DSP系统实现多路测量信号扩频传输,充分利用了 DSP器件的优点和扩频通信系统的特性,是一种有发展前途的检测信号传输实现方式。
 

                         图 3 DSP系统软件流程
本文创新点:本文在对多路测量信号的传输系统研究的基础上,提出了对所传输信号的频谱进行扩展的同时利用码分复用实现多路信号复用传输的方法。并利用 DSP实现了多路测量信号扩频传输系统,实验结果说明该系统是可行的。

关键字:信号扩频传输  DSP系统 引用地址:多路测量信号扩频传输的DSP系统设计

上一篇:基于CB3LP在温度控制系统中的设计应用
下一篇:采用串行RapidIO连接功能增强DSP协处理能力

推荐阅读最新更新时间:2024-03-16 12:42

基于MCU与DSP的双机压电捷联惯导系统
   引 言   近年来,广大科研工作者研究了各种减小压电捷联惯导系统的误差方法,使压电惯性器件的精度得到了极大的提高 .本文介绍了一种实用的基于DSP实现的压电捷联惯导系统方案。   1 系统的硬件设计   整个压电捷联惯导系统分为三个部分:压电惯性组合部分;由ADS1251与ADuC834组成的信号接口与模数转换单元;由TMS320C54lO等构成的数据处理单元。系统框图如图1所示。   压电惯性组合采用专用压电陀螺及压电加速度计。由TI公司24位,20 kHz的A/D转换器ADSl251完成六路压电陀螺及压电加速度计的信号精确采样,实际采样速率为500 Hz。采用美国模拟器件公司的8位51 MCU微处理
[工业控制]
DSP和FPGA构成的感应发电机励磁控制系统
   摘 要: 介绍了针对3/3相双绕组感应发电机设计的励磁系统,该系统由DSP和FPGA构成。给出了控制系统的接口电路和实验结果。    关键词: DSP FPGA 3/3相双绕组感应发电机 1 系统简介   3/3相双绕组感应发电机带有两个绕组:励磁补偿绕组和功率绕组,如图1所示。励磁补偿绕组上接一个电力电子变换装置,用来提供感应发电机需要的无功功率,使功率绕组上输出一个稳定的直流电压。   图1中各参数的含义如下:   i sa , i sb , i sc ——补偿绕组中的励磁电流;   u sa , u sb , u sc ——补偿绕组相电压;   i pa , i pb , i pc ——功
[嵌入式]
<font color='red'>DSP</font>和FPGA构成的感应发电机励磁控制<font color='red'>系统</font>
基于DSP和CPLD技术的多路ADC系统的设计
引言 --- 随着现代电子技术的应用和发展,数字信号处理的内容日益复杂,而ADC是实现从模拟到数字转换的一个必然过程。针对这种情况,利用数字信号处理器和可编程逻辑器件提出了多路ADC系统的设计方法,实现了对动态多路模拟输入信号的采样传输以及处理,简化了电路设计,可编程逻辑器件使得系统的通用性和可移植性得到良好的扩展。系统框图如图1所示。 系统硬件设计   本设计所采用的ADC器件是MAXIM公司的生产的低功耗16位模数转换器(ADC)MAX1162。MAX1162采用逐次逼近型ADC结构,具有自动关断、1.1μs快速唤醒和兼容于SPI/QSPI/MICROWIRE的高速接口,采用+5V单模拟电源,并且具有独立的数字电源引脚,允
[模拟电子]
基于USB和DSP的数据采集系统的设计
  介绍了一种利用USB2.0的高速传输特性,基于USB和 DSP 的 数据采集 系统。详细论述了系统的总体结构、部分硬件设计,并简要叙述了相应固件程序的实现。   测量仪器一般由数据采集、数据分析和显示三部分组成,而数据分析和显示可以由PC机的软件来完成,因此只要额外提供一定的数据采集硬件就可以和PC机组成测量仪器。这种基于PC机的测量仪器被称为虚拟仪器 。而在一些数据量比较大、采集时间比较长的场合,就需要采用高速的数据传输通道。基于虚拟仪器的思想和高速传输通道的要求,设计了一种基于DSP和USB2.0的高速数据传输接口。    1 数据采集系统硬件   数据采集系统由A/D数据采集单元、USB从接口单元、U盘读写单
[嵌入式]
基于USB和<font color='red'>DSP</font>的数据采集<font color='red'>系统</font>的设计
基于DSP和CAN总线的数据采集与处理系统设计
随着计算机技术&通信技术和电子技术的迅猛发展,电力系统自动化程度也日益提高,通过现场总线技术和数字信号处理技术的应用提高了电力系统的可靠性和可维护性。本文将TMS320LF2407A芯片和CAN总线等技术应用于电力系统的数据采集中,DSP中间控制器就以这款芯片作为主控芯片。TMS320LF2407A的CAN模块完全支持CAN2.0A/B协议,CAN控制器模块是一个完全的CAN控制器,具有可编程的位定时器、中断配置可编程、可编程的CAN总线唤醒功能、自动回复远程请求、总线错误诊断等功能,可以工作在标准模式和扩展模式,内置6个邮箱完成数据收发,可进行自测试,CAN模块内各部分的结构和功能基本上和流行的PHILIPS增强型CAN控制器
[嵌入式]
基于<font color='red'>DSP</font>和CAN总线的数据采集与处理<font color='red'>系统</font>设计
基于EMIF接口的DSP控制系统设计
  1 引言   随着信息技术的发展,数字信号处理技术成为数字化社会最重要的技术之一。由于数字信号处理器(DSP)速度快,稳定性高,功耗小,近些年来在通信、图像处理、自动控制等领域中得到了广泛的应用。其中,美国德州仪器公司(TI)的TMS320 系列DSP 占据了世界DSP 市场的主要份额,TI 也因此成为了世界上最大的DSP 制造商。本系统采用了TMS320C6722 浮点型DSP芯片。   EMIF接口(External Memory Interface)是TMS320 系列DSP上具有的一种高速接口,其设计初衷是实现DSP 与不同类型的外部扩展存储器(如SDRAM,FLASH 等)之间的高速连接。在当前的一些应用中,
[嵌入式]
基于FPGA和DSP的高速瞬态信号检测系统
   引 言   目前国内急需一种能够对电火工品的发火过程进行实时无损耗监测的方法和手段,并根据监测结果对火工品的可靠性进行准确的判决和认证,解决科研和生产过程中的具体问题。本系统采用感应式线圈作为非接触式启爆电流的启爆装置,并采用高速A/D、FPGA、DSP等先进的集成电路实现了电火工品的无损耗检测。其主要目的是:第一,解决电火工品可靠性试验中微秒级瞬态信号的检测、处理和存储技术;第二,为可靠性试验提供一种在线的无损耗实时检测系统,以便对电火工品的发火全过程进行监测;第三,为电火工品的发火可靠性认证和评估提供真实的评价依据,减少或杜绝因拒收产品而出现经济方面的风险,同时也可减少或杜绝因错误地接收产品而出现武器装备质量方面的隐患
[工业控制]
基于ADmC812微转换芯片和DSP芯片TMS320F206实现数据采集系统设计
ADmC812是ADI公司的以8051(8052)内核为控制核心的新型微转换器。由于ADmC812内部集成了大量的外围设备。它本身就是一个完全可编程、自校准、高精度的数据采集系统,可以取代传统的MCU+A/D+ROM+RAM高成本、大体积产品,尤其是它的高精度和高速度A/D模块,特别适应于智能传感、瞬时获取、数据采集和各种通信系统。但是,对于需要采集数据量大、运算复杂、实时性又要求较高的场合,由于在结构和速度上的限制,往往是无法满足要求的。本文针对这种情况,提出了基于ADmC812和DSP的数据采集系统。在这个系统中,ADmC812作为主机,完成ADC、DAC、显示、键盘等功能,而DSP作从机,专注于复杂的数据运算,两者通过通用的
[单片机]
基于ADmC812微转换芯片和<font color='red'>DSP</font>芯片TMS320F206实现数据采集<font color='red'>系统</font>设计
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved