PCB布线6大原则

发布者:Whisper123最新更新时间:2013-12-28 来源: eefocus关键字:地线  PCB  信号完整性 手机看文章 扫描二维码
随时随地手机看文章

 1 电源、地线的处理

既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、 地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因, 现只对降低式抑制噪音作以表述: 众所周知的是在电源、地线之间加上去耦电容。 尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm 对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用) 用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。

2 数字电路与模拟电路的共地处理

现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。 数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。

3 信号线布在电(地)层上

在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。

4 大面积导体中连接腿的处理

在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(Thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。

5 布线中网络系统的作用

在许多CAD系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。 标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。

6 设计规则检查(DRC)

布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面: 线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。 电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在PCB中是否还有能让地线加宽的地方。 对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。 模拟电路和数字电路部分,是否有各自独立的地线。 后加在PCB中的图形(如图标、注标)是否会造成信号短路。 对一些不理想的线形进行修改。 在PCB上是否加有工艺线?阻焊是否符合生产工艺的要求,阻焊尺寸是否合适,字符标志是否压在器件焊盘上,以免影响电装质量。 多层板中的电源地层的外框边缘是否缩小,如电源地层的铜箔露出板外容易造成短路。概述 本文档的目的在于说明使用PADS的印制板设计软件PowerPCB进行印制板设计的流程和一些注意事项,为一个工作组的设计人员提供设计规范,方便设计人员之间进行交流和相互检查。

关键字:地线  PCB  信号完整性 引用地址:PCB布线6大原则

上一篇:电磁兼容设计实战
下一篇:采用非对称双核 MCU 提高系统性能

推荐阅读最新更新时间:2024-03-16 13:32

信号完整性大师Eric博士宣布25年来最后一次系列课程
——Advanced Gigabit Channel Design(北京/Sep 2-3) 2013.7.8 - Bogatin Enterprises, Teledyne LeCroy的一个机构,作为业内最知名的培训和出版物企业,致力于帮助工程师将复杂的信号完整性问题转化为实际的设计解决方案,今天发布了它25年来的最后一期课程。该信号完整性课程已经在世界范围内教授了二十余年,参与课程的工程师超过10,000名。在这项风靡全球的工程师盛宴课程中,2013年Eric Bogatin博士在中国的课程将于2013年9月2日至3日在北京展开,主题为高级千兆比特高速通道设计。报名请发邮件 Marketing.Chi
[测试测量]
PCB龙头臻鼎:今年启动四座新园区建设 载板营收或翻倍
全球PCB龙头暨载板厂商臻鼎董事长沉庆芳表示,今年公司将启动四座新园区建设,同时目标载板营收将翻倍成长,在多元新产品如mini LED显示、车用、电池板等陆续放量,乐观看待下半年营收获利表现。 据沉庆芳介绍,臻鼎旗下中国台湾高雄路竹科学园区投资软板与先进模组组装生产线、中国深圳礼鼎园区投资ABF载板已在3月20日启动动工,中国淮安第三园区投资高阶HDI在5月29日展开建设。 同时,公司计划在中国秦皇岛礼鼎园区投资BT载板等四座新园区,其中BT载板预计明年第三季度加入生产,而中国深圳礼鼎的ABF载板的投资计划则要等后年开出产能,该园区新厂至少七层楼层,会是最现代化比照半导体规格的厂。 此外,臻鼎子公司鹏鼎控股日前已公布维持增长计划,
[手机便携]
如何测量示波器的底噪
信号完整性是示波器测量信号质量的主要衡量标准。 尤其当我们需要观测小信号或者大信号的微小变化时,其信号完整性显得更加至关重要。 在我们进行设计、调试时,信号完整性与否会极大影响我们的判断。示波器测量中可能会存在噪声-信号失真甚至信号丢失等影响信号完整性的因素。 优秀的示波器配合适当的设置可以更好地保持信号的完整性。信号完整性差的示波器很可能会增加我们开发周期时间、影响生产质量和导致误选元器组件的风险。 为了最大限度地降低这种风险,我们应该选择可以保持高信号完整性的示波器。 今天我们来看一下影响信号完整性的其中一个因素,示波器的底噪。示波器的底噪即示波器的本底噪声,一般指示波器在测量中与信号存在与否无关的一切干扰,主要是由示
[测试测量]
如何测量示波器的底噪
RS如何帮助工程师专注高价值设计环节
随着“创客”概念的不断升级,自主设计正在被越来越多的年轻人视为梦想,而树莓派的设计初衷正是为了普及学生计算机编程教育。 凭借信用卡大小的外形及电脑级的专业功能,树莓派一经推出就在全球范围内迅速积累了大批用户。其基于 ARM 架构设计,使用 Linux 系统,以 SD 卡为硬盘,拥有丰富的扩展接口,无论是视频模拟信号的电视输出接口和 HDMI 高清视频输出接口皆尽在其中,卡片式的主板能够轻松地被定制成各种需要。 作为树莓派的全球分销商兼设计厂商之一,RS 从最初就参与到树莓派的生产与营销当中,凭借其庞大且精密的渠道系统,迅速帮助树莓派在全球特别是中国及日本地区提升知名度与影响力。 树莓派基金会创始人 Eben Upton 表示
[半导体设计/制造]
RS如何帮助工程师专注高价值设计环节
信号完整性系列之十七—— 基于误码率的眼图测试,ISOBER
常规的眼图测量 眼图测试是高速串行信号物理层测试的一个重要项目。眼图是由多个比特的波形叠加后的图形,从眼图中可以看到:数字信号1电平、0电平,信号是否存在 过冲、振铃?抖动是否很 大?眼图的信噪比?上升下降时间是否对称(占空比)?眼图反映了大数据量时的信号质量,可以最直观的描述高速数字信号的质量与性能。如图1所示为某 1.25G信号的眼图。可以看到该信号的抖动较大。另外,在很多高速数字信号的标准中,定义了不同测量点的眼图模板。图1的深蓝色部分是眼图模板,测量到 的眼图不能触碰到该模板。 在实时示波器中,通常使用连续比特位的眼图生成方法。力科于2002年在业界最早采用连续比特位的眼图测试方法。首先,示波器采集到一长串连续的数 据
[测试测量]
<font color='red'>信号完整性</font>系列之十七—— 基于误码率的眼图测试,ISOBER
2019Q3全球PC出货量达6800万台,增长1.1%
过去几季,PC领导厂商受惠于价格下滑的DRAM及SSD等零组件,在PC业务的毛利已有所改善,前三大厂商的市场地位因此被强化…… 国际研究暨顾问机构Gartner初步调查结果显示,2019年第三季全球个人电脑(PC)出货量微幅增加1.1%,从去年同期的6,700万台上升至6,800万台。 Gartner资深首席分析师北川美佳子(Mikako Kitagawa)表示:“Windows 10换机潮仍然是所有地区PC出货成长的主要推手,不过影响程度依当地市场状况和换机阶段而有所不同。以日本为例,10月份消费税调涨所带动的Windows 10换机潮,让2019年第三季日本PC出货量成长55%。如此强劲的出货成长,亦推动全球PC
[家用电子]
2019Q3全球PC出货量达6800万台,增长1.1%
示波器地线应用注意问题
这是一个非常隐蔽的问题,稍不注意,在接入示波器时,就会导致线路板上的某些芯片突然爆炸,不仅会对项目产生非常大的影响,也足以让我们着实郁闷上几天。所以,应该足够引起电路设计人员和电路调试工作人员的重视。 本人就接二连三地中了这种埋伏,在这里我想重点放在分析中招儿的过程,是怎么放过这个隐患而使自己遭受损失的,这一点很重要,因为没有重视所以深受其害,至于解决办法,在网上的论坛上大虾们已经分析的很清楚了。 第一次中招儿是在6年前的一个关于相位伏安表的项目,当时我仅负责单片机软件编程,当时在搞硬件设计的那位仁兄接入示波器夹子时就发生了芯片爆炸,后来那位仁兄折腾了两天解决了,并告诉我说是因为仿真器和板子短路引起的,
[测试测量]
基于FPGA的PCB测试机硬件电路设计研究
   引言   PCB 光板测试机基本的测试原理是欧姆定律,其测试方法是将待测试点间加一定的测试电压,用译码电路选中PCB 板上待测试的两点,获得两点间电阻值对应的电压信号,通过电压比较电路,测试出两点间的电阻或通断情况。 重复以上步骤多次,即可实现对整个电路板的测试。   由于被测试的点数比较多, 一般测试机都在2048点以上,测试控制电路比较复杂,测试点的查找方法以及切换方法直接影响测试机的测试速度,本文研究了基于FPGA的硬件控制系统设计。    硬件控制系统   测试过程是在上位计算机的控制下,控制测试电路分别打开不同的测试开关。测试机系统由以下几部分构成: 上位计算机PC104 、测试控制逻辑(由FPGA 实
[嵌入式]
基于FPGA的<font color='red'>PCB</font>测试机硬件电路设计研究
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved