基于VxWorks的T比特路由器2.5GPOS接口板设计

发布者:温暖微笑最新更新时间:2014-09-02 来源: eefocus关键字:路由器  VxWorks  POS  接口 手机看文章 扫描二维码
随时随地手机看文章

1. 引言

       作为因特网的枢纽,路由器正在朝速度更快、服务质量更好和更易于综合化管理的三个方向发展。现在芯片速度每18个月翻一翻,而因特网的流量是每六个月翻一翻。大家对路由器的研究也重点体现在提高路由器的处理速度上,相续提出了千兆位交换路由器(GSR,Gigabit Switch Router)和太位交换路由器(TSR,Terabit Switch Router)。

       随着IP的核心地位逐渐被认同,IP over ATM、然后ATM over SDH的方式被IP直接over SDH的方式取代。传输速度也很快从OC-12 ( 622Mbps ) 跳到OC-48 ( 2.5Gbps )。POS技术已经广泛用于骨干网中,而POS接口成为高端路由器必不可少的一部分。

       我所研制的T比特路由器,系统总吞吐率可达1.28Tbps,峰值交换能力为2.4Tbps,而每端口可达到10G的转发速率。为达到10G的转发速率,本路由器采用了4路2.5GPOS接口。文章在第二节描述了2.5GPOS接口的硬件体系结构的设计和性能需求分析,在第三节详细阐述了软件体系结构的设计与实现。

2. 硬件总体结构设计

       本路由器硬件体系结构由线路接口子系统、转发处理子系统、光背板交换网络子系统和内部通信子系统四大部分组成。当接口收到数据包后,首先判断该包的目的地址是否为本路由器,是则上交给单板软件并由内部通信子系统交给主控处理;否则填充内部包头,注明包类型,协议类型,目的机架号,端口号,接口号等信息,由同轴电缆交给转发处理子系统,再由光背板转发到目的接口。接口把转发送过来的包和本路由器发出的包,进行和路处理后再发送出去。

2.1 性能需求分析

1)根据以往路由器的经验,通常硬件FPGA 中的高速通道工作在2.5Gbps速率下比较稳定。就A口输入数据速率10Gbps来说,4个2.5Gbps的高速通道就可以将数据传到转发处理模块。但是,线路接口模块的功能实现要求:数据包在经过线路接口输入处理模块的处理后要加上128 bit即16个byte的内部标签。考虑极限情况,A口收到的都是40 byte的超短包,那么,B口输出的数据的极限速率为:[10Gbps×(40 byte+16 byte)]/40 byte=14Gbps。所以,我们设计采用两路2.5Gbps的高速通道来传A口接收的10Gbps数据中的四分之一即2.5Gbps数据到转发处理模块。那么,B口的最大输出速率为2.5Gbps×8=20Gbps,完全满足B口传输带宽要求。

2)在均匀输入业务模型和平衡输出模型条件下,假定定长分组业务强度λ为0.95,为了控制分组的丢失概率小于10-8,可计算所需要的输出队列分组缓冲容量S约为650个分组。统计意义上IP分组的平均长度为508字节。考虑到内部分组标签附加的24字节,平均需要缓冲的IP分组字节数为532字节 总缓冲容量为650×532×8=2766400(Bits),即近似为2.8MBits的缓冲容量。

3)本子系统的接口速度要达到10Gbps,如果每个包都是40字节,那么这时极限查表速率为:



       对于输入查表模块的另一个指标为表项容量。按照极限容量来算,T比特路由器有8个机架,每个机架8个端口,每个端口8个接口,每个接口的IPv4单播组播、IPv6单播组播地址总计有64个。那么极限表项容量为8*8*8*64=32768(32k)条。达到这两个设计指标是本模块设计的一个难点。最终,我们选择了一款CAM,有64K条表项,查表速率能够达到100MSPS。这样的指标完全可以达到本模块的要求。

2.2 子系统功能划分和模块设计

       如下图所示,4 2.5G线路接口子系统可划分为光电及串并转换模块、链路层处理模块、输出FPGA处理模块、输入FPGA处理模块、协议报文上交缓存模块、输入查表模块和时钟处理模块。为描述方便,将本子系统和路由器外部的接口称为A口,和转发处理子系统的接口称为B口,和光背板子系统的接口称为G口,和单板处理机的接口称为F口,和时钟子系统的接口称为J口。

       从路由器外部接收数据时,光电及串并转换模块负责从A口接收4路2.5Gbit/s串行光信号,转换成16路差分622Mhz电信号;送由链路层处理模块进行链路层处理。链路层处理模块从SDH帧提取出ppp报文,然后交给输入FPGA处理模块。输入FPGA处理模块针对输入包的类型,对输入查表模块存储的本机IP地址表查表,进行分路处理,若此报文的目的为本路由器则上交主控,否则转发到B口。输出FPGA处理模块负责接收主控下发协议包和从系统光背板转发G口数据包,合路后交给链路层处理模块。链路层处理模块把和路后的ppp报文封装在SDH帧中,由光电及串并转换模块转换成光信号发送出去。时钟处理模块为本模块提供全局时钟和将本模块从线路上提取的时钟输出到时钟板。 [page]

3. 软件总体结构设计与实现

       MPC860是基于PowerPC结构的通信控制器。它不仅是集成的微处理器,而且将很多外设的功能也集成在一起。MPC860具有存储控制器,其存储控制器的功能很强,可以支持各种存储器,包括各种新型的DRAM和Flash,并可以实现与存储器的无缝接口。

       由美国风河公司(Wind River)推出的嵌入式强实时操作系统VxWorks因用于火星登陆车而名噪一时。VxWorks是一套具有微内核,高性能,可伸缩的操作系统,支持广泛的网络通信协议,并能够根据用户的需求组合,增减。再加上其优秀的开发环境Tornado,使其成了嵌入式操作系统的首选。选择MPC860加上嵌入式强实时操作系统VxWorks完全可以买足单板处理的性能需求。

       上图展示了单板软件总体结构。单板操作系统是采用VxWorks,单板处理器是采用MPC860。路由器有不同种类的线路接口板,每种接口板都需要完成许多相同的功能,可把这些相同的功能放在一个单独的模块中实现,减少冗余劳动。板级支撑模块为单板应用提供与主控软件之间的通信、任务管理、内存管理和定时器管理等服务;而单板应用为线路接口单板软件模块,完成单板转发处理。

       单板软件主要完成的功能有:对各类型单板硬件的初始化和配置,接收并处理主控下发的单板控制命令,完成软硬件程序加载,以太网接口板运行IPv4 ARP协议,维护并向主控通告ARP信息,协议数据(源/目地址为本路由器的分组)收发,维护路由器接口地址信息,差错报文处理、记录报文上报,业务性能统计数据收集与上报,维护单板与主控板间的通信连接。

       按照这些功能,把单板软件分为初始化模块,主控命令处理模块,接口芯片监控和业务性能统计模块,消息分发模块,包发送模块,报接收模块,自检模块,CAM表维护模块,工具函数模块。正常运行时建立四个任务:主控处理任务,统计任务,发包任务,收包任务。

       其数据处理流程如右图:单板硬件接收到本路由器包,写入输入FIFO,收包任务读出包,封装在定义的内部数据结构中,调用板级支撑模块中的发送函数发给主控;主控下发的包则由消息分发模块处理,协议包交给发包任务,再写入输出FIFO,然后发送出去,控制包则交主控处理模块处理,完成向对应的功能。

       由于本接口需要达到10G的速率,各任务之间必须有稳定和高速交互机制。VxWorks操作系统为任务间通信提供了许多通信方式,包括共享内存,信号量,消息队列和管道,Sockets和远程调用等。消息队列允许长度可变,数目可变的消息队列,可以满足多任务之间通信。VxWorks的Wind内核可采用基于优先级的抢占式任务调度与轮转调度相结合,因此一定要设置好各任务的优先级,如内存任务的优先级就必须高于主控处理任务,主控处理任务必须高于收发包的任务。而对相同优先级的任务必须预先设置各任务的执行时间,否则第一个获得CPU 的任务就会独占,阻碍别的人物运行。总之,在软件设计中一定要充分了解VxWorks的工作机制,否则不但不能设计出效益高的程序,反而会阻碍VxWorks的有效运行。

4. 结束语

       高速增长的网络和互联网通讯量对现有的网络基础结构提出了更高的需求,也刺激了高性能网络连接的发展。本文简要介绍了吞吐率高达1.28T比特的高性能路由器,并研究了其2.5GPOS接口的实现技术,首先可以深入对POS技术在实现和应用上的研究,其次可以丰富路由器的接口功能,增加路由器接口的灵活性,增强路由器的兼容性,以便更为广泛的利用网络资源,实现网络体系和架构的演进,为高性能路由器的研制和后续开发提供可借鉴的技术思路。

关键字:路由器  VxWorks  POS  接口 引用地址:基于VxWorks的T比特路由器2.5GPOS接口板设计

上一篇:基于模式的SoC设计方法研究
下一篇:可重定目标的嵌入式集成开发平台设计

推荐阅读最新更新时间:2024-03-16 13:40

51单片机与串行AD转换器TLC0834的接口设计
单片机控制系统通常要用到A/D转换。根据输出的信号格式,比较常用的A/D转换方式可分为并行A/D和串行A/D。并行方式一般在转换后可直接接收,但芯片的引脚比较多;串行方式所用芯片引脚少,封装小,在PCB板上占用的空间也小,但需要软件处理才能得到所需要的数据。 1 TLC0834简介 1.1 TLC0834的主要特点 TLC0834是TI公司生产的8位逐次逼近模数转换器?具有输入可配置的多通道多路器和串形输入输出方式。其多路器可由软件配置为单端或差分输入,也可以配置为伪差分输入。另外,其输入基准电压大小可以调整。在全8位分辨率下,它允许任意小的模拟电压编码间隔。由于TLC0834采用的是串行输入结构,因此封装体积小,可节省5
[单片机]
51单片机与串行AD转换器TLC0834的<font color='red'>接口</font>设计
基于iMX8处理器的SGTL5000音频接口设计
Apalis iMX8 计算机模块的数字音频接口 SAI(Synchronous Audio Interface)可以配置为 AC97、I2S格式,用于连接外部音频编解码器。文章接下来将介绍在 Linux BSP v6 上如何扩展第二路 SGTL5000。 iMX8 处理器具有多路 SAI 通道,SAI1 已经被模块片上的 SGTL5000 使用,SAI0 通道引出到模块金手指上,并且是兼容 Apalis 标准数字音频接口,该通道在基于其他 CPU 的 Apalis 模块也可以直接使用。因此,我们选择 SAI0 扩展外部 SGTL5000。 SGTL5000 面向 iMX8 处理器的接口主要是 I2S 和时钟信号。 A
[嵌入式]
基于iMX8处理器的SGTL5000音频<font color='red'>接口</font>设计
泰克公司在NAB 2007上展出数字视频传送和数字视频质量测试的新产品
泰克公司的视频产品系列将推动数字领域的新变革 俄勒冈州比佛顿,2007年4月14日- 全球领先的测试测量和监视仪器供应商泰克公司(NYSE:TEK)今天发布消息,在2007年4月16日至4月19日由美国广播业者协会(NAB)举办的2007年展览会上,泰克公司在N2519展室内全面展出新推出的各种视频增强产品和视频解决方案。在NAB 2007展览会上,泰克公司展出并演示从SD至HD的多个视频产品系列,包括MPEG和下一代压缩技术,例如H.264压缩技术,以帮助解决当今视频系统环境中数字传送和数字视频质量的各种问题。 为促进数字视频的快速发展,内容传送系统以及终端设备必须具备良好的互操作性且使用简便。与此同时,也必须解决数字系统环
[新品]
基于Proteus的SPI接口的设计与实现
引 言 现在,人们生活中的每个角落都有嵌入式设备的存在,比如DVD、移动电话、MP3及掌上电脑等等。这些嵌入式设备多采用32位RISC嵌入式处理器作为核心部件。其中基于ARM核的嵌入式处理器独占鳌头,在32位RISC处理器中占据超过75%的市场份额。因而越来越多的电子爱好者都加入了学习ARM的队伍中。通过和一般单片机系统开发过程的比较不难发现,嵌入式系统的设计包括硬件设计和软件设计两个方面,其调试过程包括软件调试、硬件测试、系统调试3个过程。软件调试一般比较容易进行,但是硬件测试和系统调试则比较麻烦,因为要进行这两个过程必须在 PCB制作、元器件焊接完毕之后才能进行;而PCB的制作、元器件的焊接是非常费时费力的,如果能采用仿真工
[单片机]
基于Proteus的SPI<font color='red'>接口</font>的设计与实现
Linksys EA8500路由器来到香港,支持MU-MIMO
Linksys正式在香港发布首款支持MU-MIMO的无线AC路由器 Linksys MAX-STREAM AC2600 MU-MIMO千兆路由器(EA8500)。EA8500采用Qualcomm IPQ8064互联网处理器、Qualcomm VIVE 11ac芯片,支持Qualcomm MU | EFX,可带来比当前Wi-Fi快至3倍的连接速度,实现最高达2533Mbps的综合吞吐量(5GHz的容量可高达1733Mbps;2.4GHz的容量可高达800Mbps)。 面对日益增多的移动终端和数据流量需求,Wi-Fi成为普罗大众消费高清视频流、音频和其他数据密集型应用的重要载体。对比单用户单输入单输出(SU-MIMO)技术,M
[网络通信]
疑似iPhone7 Lightning接口耳机曝光
    在有关于苹果iPhone7的传言中,最令人关注的莫过于取消3.5mm耳机孔,与Lightning充电/数据接口共用,这意味着现在手中的3.5mm接口耳机有可能面临着吃灰的结局。因为如果iPhone7取消传统3.5mm耳机接口的话,要么是苹果直接配备Lightning接头的耳机,再要么是使用无线蓝牙耳机,最好的结局就是随机附赠一枚3.5mm转Lightning接口转换头。   日前,有微博用户曝光了一款疑似Lightning接口的苹果EarPods耳机,除了接口和现有的EarPods耳机有所区别,耳机的其它设 计基本和EarPods耳机保持一致。虽然图片看起来应该不是PS的,但是考虑到华强北地区人民超强的动手能力,不
[家用电子]
基于USB接口的嵌入式无线传输系统设计
  基于USB接口的嵌入式无线传输系统设计在涉及通信接口时,为了解决PC机串口和并口严重不足的问题以及方便仪器设备之间的连接,提出了无线传输技术和USB接口相结合的方案。无线传输和USB接口在各自的应用领域都不再是新概念,但将两者相结合确是一个较为独特的设计创新。   1 系统结构总体设计   整个设计主要实现基于USB接口的数字无线RF发送与接收,系统结构设计如图1所示,可分为3大部分:无线RF电路、微控制器电路、USB接口电路。   无线RF电路的主要功能是将从微控制器送来的数据按照预设的调制格式送到天线激励电磁波发射,并将从天线接收到的调制信号解调得到基带信号,再送给微控制器。微控制器(AT89C51)电路是整个设计系
[单片机]
基于USB<font color='red'>接口</font>的嵌入式无线传输系统设计
USB 3.0接口应用的设计考虑因素
USB 3.0正逐渐成为最有前景的数据传输接口之一。相比USB 2.0,USB 3.0速率快10倍,达5.0Gbps;提供异步机制,能够同步收发数据;并提供了高达900mA的电源输出。3D摄像头等跨笔记本电脑、PC、平板电脑和智能手机的新应用正使USB 3.0变成下一代系统I/O互联的事实标准。 在系统中设计USB 3.0时,需要考虑两个重要问题。USB 3.0作为一种高速传输接口,信号完整性是系统设计人员遇到的首要问题 它会降低传输信号的质量。信号调理利用加重和均衡技术校正抖动和衰减损耗,为信号完整性恢复提供了解决方案。在线路中增加补偿器件(如ReDriver),能够对通道内其余部分产生的衰减进行补偿。 扩展USB 3.0应
[电源管理]
USB 3.0<font color='red'>接口</font>应用的设计考虑因素
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved