PCB地线的干扰与抑制分析

发布者:快乐旅行最新更新时间:2014-11-10 来源: 21ic关键字:PCB  干扰  地线  阻抗  抗干扰 手机看文章 扫描二维码
随时随地手机看文章

  在单片机系统中,PCB(印制电路板)是用来支撑电路元件,并提供电路元件和器件之间电气连接的重要组件,PCB导线多为铜线,铜自身的物理特性也导致其在导电过程中必然存在一定的阻抗,导线中的电感成分会影响电压信号的传输,电阻成分则会影响电流信号的传输,在高频线路中电感的影响尤为严重,因此,在PCB设计中必须注意和消除地线阻抗所带来的影响。

  1 产生干扰的原因

  电阻与阻抗两个不同的概念。电阻指的是在直流状态下导线对电流呈现的阻抗,而阻抗指的是交流状态下导线对电流的阻抗,这个阻抗主要是由导线的电感引起的。由于地线总是存在阻抗,因此用万用表测量地线时,地线的电阻一般是mmΩ级。

  以PCB上一段长10 cm、宽1.5 mm,厚度为50μm的导线为例,通过计算可得到其阻抗的大小。R=ρL/s(Ω),式中L为导线长度(m),s为导线截面积(mm2),ρ为电阻率ρ=0.02,因此该导线电阻值约为0.026 Ω。

  当一段导线与其他导线远离并且其长度远大于宽度时,导线的自感量为0.8 μH/m,那么10 cm长的导线的电感量是0.08μH。再由下面的公式求出导线感抗:XL=2πfL,下式中,f为导线通过信号的频率(Hz),L为单位长度导线的自感量(H)。所以分别计算出该导线在低频和高频下的感抗值:

  a.jpg

  在实际电路中,造成电磁干扰的信号往往是脉冲信号,脉冲信号包含丰富的高频成分,因此会在地线上产生较大的电压。通过以上的公式计算可以看出,在低频信号传输中导线电阻大于导线感抗,对于数字电路,电路的工作频率很高,在高频信号中导线感抗要远大于导线电阻。因此,地线阻抗对数字电路的影响是十分可观的。这就是电流流过小电阻时产生大压降,导致电路工作异常的原因。

  2 地线干扰机理

  2.1 地环路干扰

  地环路干扰是一种较常见的干扰现象,常常发生在通过较长电缆连接并且相距较远的设备之间。地线造成电磁干扰的主要原因是地线存在阻抗,当电流流过地线时,会在地线上产生电压,这就是地线噪声。在这个电压的驱动下,会产生地线环路电流,形成地环路干扰。如图1所示是两个接地的电路。

  

  由于两个设备的地电位不同,形成地电压,在这个电压的驱动下,“设备1一互联电缆一设备2一地”形成的环路之间有电流流动。由于电路的不平衡性,每根导线上的电流不同,因此会产生差模电压,对电路造成干扰。

  由于地环路干扰是因地环路电流而导致的,因此有时会发现,当把一个设备的地线断开后,干扰现象消失,这是因为地线断开时切断了地环路。这种现象经常发生在低频干扰的场合,当干扰频率较高时,断开地线与否关系不大。

  2.2 公共阻抗干扰

  在数字电路中,由于信号的频率较高,地线往往呈现较大的阻抗。这时,当几个电路共用一段地线时,由于地线的阻抗,一个电路的地电位会受另一个电路工作电流的调制,这样一个电路中的信号会耦合进另一个电路,这种耦合称为公共阻抗耦合。

  解决公共阻抗耦合的方法是减小公共地线部分的阻抗,或采用单点接地,彻底消除公共阻抗图2的例子说明了一种干扰现象。图2是一个有四个门电路组成的简单电路。假设门1的输出电平由高变为低,这时电路中的寄生电容(有时门2的输入端有滤波电容)会通过门1向地线放电,由于地线的阻抗,放电电流会在地线上产生尖峰电压,如果这时门3的输出是低电平,则这个尖峰电压就会传到门3的输出端,门4的输入端,如果这个尖峰电压的幅度超过门4的噪声门限,就会造成门4的误动作。

  

  2.3 地环路电磁耦合干扰

  图1所示的“地线环路”将包围一定的面积,根据电磁感应定律,如果这个环路所包围的面积中有变化的磁场存在,就会在环路中产生感生电流,形成干扰。空间磁场的变化无处不在,于是包围的面积越大干扰就越严重。[page]

  3 解决地线干扰的方法

  3.1 解决地环路干扰

  解决地环路干扰的基本思路有3个:一个是减小地线的阻抗,从而减小干扰电压,但是这对第二种原因导致的地环路干扰没有效果。第二个方法是改变接地结构,将一个机箱的地线连接到另一个机箱上,通过另一个机箱接地,这就是单点接地的概念。第三个是增加地环路的阻抗,从而减小地环路电流。当阻抗无限大时,实际是将地环路切断,即消除了地环路。因此提出以下几种解决地环路干扰的方案。

  1)将一侧的设备浮地

  如果将一侧电路浮地,就切断了地环路,因此可以消除地环路电流。但有两个问题需要注意,一个是出于安全的考虑,不允许电路浮地。这时可以考虑将设备通过一个电感接地。这样对于50 Hz的交流电流设备接地阻抗很小,而对于频率较高的干扰信号,设备接地阻抗较大,减小了地环路电流。但这样做只能减小高频干扰的地环路干扰。另一个问题是,尽管设备浮地,但设备与地之间还是有寄生电容,这个电容在频率较高时会提供较低的阻抗,因此并不能有效地减小高频地环路电流。

  2)使用变压器

  解决地环路干扰的最基本方法是切断地环路。用隔离变压器就起到这个作用,两个设备之间的信号传输通过磁场耦合进行,而避免了电气直接连接。这时地线上的干扰电压出现在变压器的初次级之间,而不是在电路的输入端。提高变压器高频隔离效果的一个办法是在变压器的初次级之间设置屏蔽层。但一定要注意隔离变压器屏蔽层的接地端必须在接受电路一端。否则,不仅不能改善高频隔离效果,还可能使高频耦合更加严重。因此,变压器要安装在信号接收设备的一侧。

  变压器隔离的方法有一些缺点,不能传输直流,体积大,成本高。由于变压器的初次级之间有寄生电容,因此高频时的隔离效果不是很好。

  3)使用光隔离元件

  用光传输信号是解决地环路问题的理想方法。如图3所示,光耦器件的寄生电容为2 pF左右,因此能够在很高的频率起到隔离作用。如果使用光纤,则没有寄生电容的问题,能够获得十分完善的隔离效果。但是,用光纤会带来其它问题,如:需要更大的功率、需要更多的外围器件,光连接的线形和动态范围都达不到模拟信号的要求、光缆的安装和维护比较复杂等,使用时应注意。

  

  4)使用共模扼流圈

  地线电压实际是一种共模电压,在这个电压的驱动下,电缆中流过的电流是共模电流。在连接电缆上使用共模扼流圈相当于增加了地环路的阻抗,这样在一定的地线电压作用下,地环路电流会减小。但要注意控制共模扼流圈的寄生电容,否则对高频干扰的隔离效果很差。共模扼流圈的匝数越多,则寄生电容越大,高频隔离的效果越差。

  5)平衡电路对地环路干扰的抑制

  平衡电路的定义是两个导体及其所连接的电路相对于地线或其他参考物体具有相同的阻抗。

  高频时平衡是很困难的,实际的电路会有很多寄生因素,如寄生电容、电感等。这些参数在频率较高时对电路阻抗发挥着较大作用。由于这些寄生参数的不确定性,电路的阻抗也是不确定的,因此很难保证两个导体的阻抗完全相同。因此,在高频时,电路平衡性往往较差,这意味着:平衡电路对频率较高的地环路电流干扰抑制效果较差。

  3.2 消除公共阻抗耦合

  消除公共阻抗耦合的途径有两个,一个是减小公共地线部分的阻抗,这样公共地线上的电压也随之减小,从而控制公共阻抗耦合。另一个方法是通过适当的接地方式避免容易相互干扰的电路共用地线,一般要避免强电电路与弱电电路共用地线,数字电路与模拟电路共用地线等。并联接地的缺点是接地的导线过多。因此在实际中,没有必要所有电路都并联单点接地,对于相互干扰较少的电路,可以采用串联单点接地。例如,可以将电路按照强信号,弱信号,模拟信号,数字信号等分类,然后在同类电路内部用串联单点接地,如图4所示,不同类型的电路采用并联单点接地,如图5所示。当信号频率低于1 MHz时可采用单点接地的方法,使其不形成回路。信号频率高于10 MHz时最好采用多点接地,尽量降低地线阻抗。电源线与地线应尽量靠近走线以减少所包围的环路面积,从而减少外界磁场对环路切割产生的电场干扰,同时也减少环路对外电磁辐射。

  

  如前所述,减小地线阻抗的核心问题是减小地线的电感。可以使用扁平导体做地线,或用多条相距较远的并联导体作接地线。对于PCB,在双层板上布地线网格能够有效地减小地线阻抗,在多层板中可以专门用一层做地线来减小阻抗。

  4 结论

  抗干扰设计是单片机系统设计的重要环节,其设计的好坏往往决定整个系统的成败。关于接地,许多关于电磁兼容的专著中都有详细的论述,但是,最好的接地方式应该是通过试验来选定的,地线干扰也要通过试验来查找和排除。本文介绍了地线引起干扰的原因和解决方法,说明了地线设计中的一般方法和原则,只有在理论的指导下,经过大量的试验过程和经验积累才能更好地掌握接地系统的设计方法和干扰排除手段,从而更好的提高电路工作的可靠性。

关键字:PCB  干扰  地线  阻抗  抗干扰 引用地址:PCB地线的干扰与抑制分析

上一篇:使用MSP430F1121中断必须要注意的问题
下一篇:电动自行车及其控制器简介

推荐阅读最新更新时间:2024-03-16 13:45

电桥法测量阻抗方法
电桥法又称指零法,它利用拾零电路作测量的指示器,工作频率很宽。其优点是能在很大程度上消除或削弱系统误差的影响,精度很高,可达到10-4。 1、电桥的平衡条件 | zx|~|z4|——复数阻抗zx、z2、z3、z4的模;φx~φ4——复数阻抗zx、z2、z3、z4的阻抗角。 当被测元件为电阻元件时,取zx=rx,z2=r2,z3=r3,z4=r4,有 2、直流电桥与交流电桥 (1)直流双臂电桥 当电桥达到平衡时,ip=0,c、d两点电位相等,此时 r1-r4为桥臂电阻,阻值很小,一般不超过0。5ω。如果能在制造电桥时,使r2=r3,r1=r4并精心同步调整,满足r2r3=r1r4则被测电阻为 (2)使用凯尔文电桥应注意
[测试测量]
电桥法测量<font color='red'>阻抗</font>方法
中京电子PCB披露Q1业绩预告预增超3倍
据中国证券网消息,2月5日晚间,中京电子披露了2018年第一季度业绩预告。预告显示:中京预计在一季度实现归属上市公司股东净利润1800万元—2000万元,较上年同期增长334.77%—383.08%。据全球PCB快捷打样品牌「捷多邦」了解,中京上年同期实现盈利414.01万元。 据公开资料报道,中京电子目前主营业务为印制线路板(PCB)的研发、生产和销售与服务,主要产品为单双面板、多层板、高密度互联板(HDI),产品广泛运用于消费电子、网络通讯、汽车电子、医疗器械、金融终端、人工智能、VR/智能可穿戴设备等高新技术产品领域。 捷多邦了解到,对于一季度业绩同比大幅上升的原因,中京电子在公告中表示,主要系中京全资子公司惠州中京电子
[嵌入式]
中京电子<font color='red'>PCB</font>披露Q1业绩预告预增超3倍
3月日本PCB产量年减14.9% 连续7个月下滑
  根据日本电子回路工业会(JapanElectronicsPackagingCircuitsAssociation;JPCA)最新公布的统计数据显示,2011年3月份日本印刷电路板(PCB)产量较去年同月下滑14.9%至135.2万平方公尺,已连续第7个月呈现下滑;产额也年减10.4%至567.83亿日圆,连续第7个月衰退。累计第1季(1-3月)日本PCB产量年减7.4%至423.2万平方公尺,产额也年减8%至1,649.74亿日圆。      就种类来看,3月份日本硬板(RigidPCB)产量年减14.8%至92.1万平方公尺、产额也年减13.8%至358.42亿日圆,皆为连续第6个月呈现下滑。软板(FlexiblePCB)产量
[半导体设计/制造]
IPC报告详述PCB制造商技术发展趋势
IPC—国际电子工业联接协会®本月发布全球调研报告:《2016年PCB 技术趋势》。报告采用数据调研的方式,内容集中在PCB制造商如何满足当前技术发展要求以及截止到2021年影响行业的技术变革问题。 此报告收集了来自全球118家电子组装公司和PCB制造商的数据,按照以下五大应用领域分类:汽车、国防和航空航天、高端系统、工业、医疗电子 报告研究的内容涉及板材性能方面,如:厚度、层数、散热和公差;微型化方面,如:线宽和间距、I/O节距、通孔孔径、纵横比、通孔结构等;材料方面,如:刚性、挠性、延展性、金属芯、加固、热性能、损耗特性、无铅、无卤、表面处理;特殊结构方面,如:嵌入、光通道、芯片封装。同时,此研究还就印制电子的使用情况
[半导体设计/制造]
基于LPC2148芯片实现小型生物阻抗分析仪的设计
1 引言 生物阻抗技术是一种无损伤的技术,测量时对人体没有任何伤害和副作用,是人体医学发展的一个方向之一。生物阻抗分析仪的机理在于:生物组织对外加电流场具有不同导电作用,当在人体表面加一固定频率的低电平电流时,含水 70 %以上的肌肉组织是良好导体,而含水较少的脂肪组织近似为绝缘体,因此通过测出阻抗值可用于计算出身体成份以及电阻抗的医学成像。 目前市场上已经有多种生物阻抗分析仪器,但成本昂贵,使用烦琐,设计复杂,难以在家庭保健方面得到普及。因此,本设计提出了新的思路并研制出一种高性能的小型生物阻抗分析仪,可以多频点测量人体各区间段的阻抗模值和相位信息。该仪器具有集成度高,成本较低,使用方便,安全可靠的优点。 2.系统硬件结
[单片机]
基于LPC2148芯片实现小型生物<font color='red'>阻抗</font>分析仪的设计
CPLD在信号滤波和抗干扰中的应用
摘要: 滤波和抗干扰是任何智能仪器系统都必须考虑的问题。在传统的应用系统中,滤波部分往往要占用较多的软件资源和硬件资源。复杂可编程逻辑器件(CPLD)的出现,为解决这一问题开辟了新的途径,条用CPLD实现滤是一种高效可靠的方法。介绍了利用MAX+PLUS Ⅱ对CPLD编程来实现对传感器和按键信号滤波和抗干扰。该方法已在产品开发中获得了成功应用。 1 滤波和抗干扰概述 单片机应用系统的输入信号常含有种种噪声和干扰,它们来自被测信号源、传感器、外界干扰源等。为了提高测量和控制精度,必须消除信号中的噪声和干扰。噪声有两大类:一类为周期性的;另一类为不规则的。前者的典型代表为50Hz的工频干扰,一般采用硬件滤波,使用积
[模拟电子]
如何解决开关电源的电磁干扰问题?
  近年来,开关电源以其效率高、体积小、输出稳定性好的优点而迅速发展起来。但是,由于开关电源工作过程中的高频率、高di/dt和高dv/dt使得电磁干扰问题非常突出。国内已经以新的3C认证取代了CCIB和CCEE认证,使得对开关电源在电磁兼容方面的要求更加详细和严格。如今,如何降低甚至消除开关电源的 EMI 问题已经成为全球开关电源设计师以及电磁兼容(EMC)设计师非常关注的问题。本文讨论了开关电源电磁干扰形成的原因以及常用的EMI抑制方法。   1开关电源的干扰源分析   开关电源产生电磁干扰最根本的原因,就是其在工作过程中产生的高di/dt和高dv/dt,它们产生的浪涌电流和尖峰电压形成了干扰源。工频整流滤波使用的大
[电源管理]
RF无线射频电路设计中的常见问题及设计原则
1 引言   射频(RF)PCB设计,在目前公开出版的理论上具有很多不确定性,常被形容为一种“黑色艺术”。通常情况下,对于微波以下频段的电路(包括低频和低频数字电路),在全面掌握各类设计原则前提下的仔细规划是一次性成功设计的保证。对于微波以上频段和高频的PC类数字电路。则需要2~3个版本的PCB方能保证电路品质。而对于微波以上频段的RF电路.则往往需要更多版本的:PCB设计并不断完善,而且是在具备相当经验的前提下。由此可知RF电设计上的困难。 2 RF电路设计的常见问题 2.1 数字电路模块和模拟电路模块之间的干扰   如果模拟电路(射频)和数字电路单独工作,可能各自工作良好。但是,一旦将二者放在同一块电路板上,使用同一个
[应用]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
  • Linux内核移植
    实验步骤:(1)准备工作(2)修改顶层Makefile(3)修改falsh 分区(4)配置编译内核下面以Linux2 6 30 4内核移植到gec2440为例:一、准备 ...
  • S5PV210 PWM定时器
    第一节 S5PV210的PWM定时器S5PV210共有5个32bit的PWM定时器,其中定时器0、1、2、3有PWM功能,定时器4没有输出引脚。PWM定时器使用PCLK_PS ...
  • S5PV210 NAND Flash
    NAND Flash关于NAND FlashS5PV210的NAND Flash控制器有如下特点:1) 支持512byte,2k,4k,8k的页大小2) 通过各种软件模式来进行NAND Fl ...
  • S5PV210串口
    串口设置之输入输出字符S5PV210 UART相关说明 通用异步收发器简称UART,即UNIVERSAL ASYNCHRONOUS RECEIVER AND TRANSMITTER,它用来 ...
  • S5PV210按键控制LED
    原理图如图所示:查询用户手册得到:程序例子:(完整代码见“代码下载链接”)1、轮询的方式查询按键事件 *main c* 核心代码如下:while(1 ...
  • S5PV210控制蜂鸣器
  • S5PV210的启动过程
  • S5PV210点亮LED
  • S5PV210启动过程详解
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved