ARM字节对齐问题详解

发布者:CuriousObserver最新更新时间:2016-07-07 来源: eefocus关键字:ARM  字节对齐 手机看文章 扫描二维码
随时随地手机看文章
一.什么是字节对齐,为什么要对齐?     

     现代计算机中内存空间都是按照byte划分的,从理论上讲似乎对任何类型的变量的访问可以从任何地址开始,但实际情况是在访问特定类型变量的时候经常在特定的内存地址访问,这就需要各种类型数据按照一定的规则在空间上排列,而不是顺序的一个接一个的排放,这就是对齐。      对齐的作用和原因:各个硬件平台对存储空间的处理上有很大的不同。一些平台对某些特定类型的数据只能从某些特定地址开始存取。比如有些架构的CPU在访问一个没有进行对齐的变量的时候会发生错误,那么在这种架构下编程必须保证字节对齐.其他平台可能没有这种情况,但是最常见的是如果不按照适合其平台要求对数据存放进行对齐,会在存取效率上带来损失。比如有些平台每次读都是从偶地址开始,如果一个int型(假设为32位系统)如果存放在偶地址开始的地方,那么一个读周期就可以读出这32bit,而如果存放在奇地址开始的地方,就需要2个读周期,并对两次读出的结果的高低字节进行拼凑才能得到该32bit数据。显然在读取效率上下降很多。

二.字节对齐对程序的影响:     

    先让我们看几个例子吧(32bit,x86环境,gcc编译器):

设结构体如下定义:

struct A{   int a;  char b; short c; };

struct B {   char b;   int a;   short c; };

现在已知32位机器上各种数据类型的长度如下:

char:1(有符号无符号同)     short:2(有符号无符号同)     int:4(有符号无符号同)     long:4(有符号无符号同)     float:4     double:8

那么上面两个结构大小如何呢?

结果是: sizeof(strcut A)值为8 sizeof(struct B)的值却是12 结构体A中包含了4字节长度的int一个,1字节长度的char一个和2字节长度的short型数据一个,B也一样;按理说A,B大小应该都是7字节。 之所以出现上面的结果是因为编译器要对数据成员在空间上进行对齐。

上面是按照编译器的默认设置进行对齐的结果,那么我们是不是可以改变编译器的这种默认对齐设置呢,当然可以.

例如: #pragma pack (2) /*指定按2字节对齐*/ struct C {      char b;      int a;      short c; }; #pragma pack () /*取消指定对齐,恢复缺省对齐*/ sizeof(struct C)值是8。

修改对齐值为1: #pragma pack (1) /*指定按1字节对齐*/ struct D {      char b;      int a;      short c; }; #pragma pack () /*取消指定对齐,恢复缺省对齐*/ sizeof(struct D)值为7。

后面我们再讲解#pragma pack()的作用.

三.编译器是按照什么样的原则进行对齐的?    

  先让我们看四个重要的基本概念:

1.数据类型自身的对齐值:    对于char型数据,其自身对齐值为1,对于short型为2,对于int,float,double类型,其自身对齐值为4,单位字节。

2.结构体或者类的自身对齐值:其成员中自身对齐值最大的那个值。

3.指定对齐值:#pragma pack (value)时的指定对齐值value。

4.数据成员、结构体和类的有效对齐值:自身对齐值和指定对齐值中小的那个值。 有 了这些值,我们就可以很方便的来讨论具体数据结构的成员和其自身的对齐方式。有效对齐值N是最终用来决定数据存放地址方式的值,最重要。有效对齐N,就是表示“对齐在N上”,也就是说该数据的"存放起始地址%N=0".而数据结构中的数据变量都是按定义的先后顺序来排放的。第一个数据变量的起始地址就是数据结构的起始地址。结构体的成员变量要对齐排放,结构体本身也要根据自身的有效对齐值圆整(就是结构体成员变量占用总长度需要是对结构体有效对齐值的整数倍,结合下面例子理解)。这样就不难理解上面的几个例子的值了。

例子分析:

分析例子B;

struct B {      char b;      int a;      short c; };

假 设B从地址空间0x0开始排放。该例子中没有定义指定对齐值,在笔者环境下,该值默认为4。第一个成员变量b的自身对齐值是1,比指定或者默认指定对齐值4小,所以其有效对齐值为1,所以其存放地址0x0符合0x0%1=0.第二个成员变量a,其自身对齐值为4,所以有效对齐值也为4,所以只能存放在起始地址为0x4到0x7这四个连续的字节空间中,复核0x4%4=0,且紧靠第一个变量。第三个变量c,自身对齐值为2,所以有效对齐值也是2,可以存放在0x8到0x9这两个字节空间中,符合0x8%2=0。所以从0x0到0x9存放的都是B内容。再看数据结构B的自身对齐值为其变量中最大对齐值(这里是b)所以就是4,所以结构体的有效对齐值也是4。根据结构体圆整的要求,0x9到0x0=10字节,(10+2)%4=0。所以0x0A到0xB也为结构体B所占用。故B从0x0到0xB共有12个字节,sizeof(struct B)=12;其实如果就这一个就来说它已将满足字节对齐了, 因为它的起始地址是0,因此肯定是对齐的,之所以在后面补充2个字节,是因为编译器为了实现结构数组的存取效率,试想如果我们定义了一个结构B的数组,那么第一个结构起始地址是0没有问题,但是第二个结构呢?按照数组的定义,数组中所有元素都是紧挨着的,如果我们不把结构的大小补充为4的整数倍,那么下一个结构的起始地址将是0x0A,这显然不能满足结构的地址对齐了,因此我们要把结构补充成有效对齐大小的整数倍.其实诸如:对于char型数据,其自身对齐值为1,对于short型为2,对于int,float,double类型,其自身对齐值为4,这些已有类型的自身对齐值也是基于数组考虑的,只是因为这些类型的长度已知了,所以他们的自身对齐值也就已知了.

同理,分析上面例子C: #pragma pack (2) /*指定按2字节对齐*/ struct C {      char b;      int a;      short c; }; #pragma pack () /*取消指定对齐,恢复缺省对齐*/ 第 一个变量b的自身对齐值为1,指定对齐值为2,所以,其有效对齐值为1,假设C从0x0开始,那么b存放在0x0,符合0x0%1=0;第二个变量,自身对齐值为4,指定对齐值为2,所以有效对齐值为2,所以顺序存放在0x2、0x3、0x4、0x5四个连续字节中,符合0x2%2=0。第三个变量c的自身对齐值为2,所以有效对齐值为2,顺序存放 在0x6、0x7中,符合0x6%2=0。所以从0x0到0x07共八字节存放的是C的变量。又C的自身对齐值为4,所以C的有效对齐值为2。又8%2=0,C只占用0x0到0x7的八个字节。所以sizeof(struct C)=8.

四.如何修改编译器的默认对齐值?

1.在VC IDE中,可以这样修改:[Project][Settings],c/c++选项卡Category的Code Generation选项的Struct  Member Alignment中修改,默认是8字节。 2.在编码时,可以这样动态修改:#pragma pack .注意:是pragma而不是progma.

五.针对字节对齐,我们在编程中如何考虑?

     如果在编程的时候要考虑节约空间的话,那么我们只需要假定结构的首地址是0,然后各个变量按照上面的原则进行排列即可,基本的原则就是把结构中的变量按照类型大小从小到大声明,尽量减少中间的填补空间.还有一种就是为了以空间换取时间的效率,我们显示的进行填补空间进行对齐,比如:有一种使用空间换时间做法是显式的插入reserved成员:           struct A{             char a;             char reserved[3];//使用空间换时间             int b; }

reserved成员对我们的程序没有什么意义,它只是起到填补空间以达到字节对齐的目的,当然即使不加这个成员通常编译器也会给我们自动填补对齐,我们自己加上它只是起到显式的提醒作用.

六.字节对齐可能带来的隐患:    

  代码中关于对齐的隐患,很多是隐式的。比如在强制类型转换的时候。例如: unsigned int i = 0x12345678; unsigned char *p=NULL; unsigned short *p1=NULL; p=&i; *p=0x00; p1=(unsigned short *)(p+1); *p1=0x0; 最后两句代码,从奇数边界去访问unsignedshort型变量,显然不符合对齐的规定。 在x86上,类似的操作只会影响效率,但是在MIPS或者sparc上,可能就是一个error,因为它们要求必须字节对齐.

七.如何查找与字节对齐方面的问题:

如果出现对齐或者赋值问题首先查看 1. 编译器的big little端设置 2. 看这种体系本身是否支持非对齐访问 3. 如果支持看设置了对齐与否,如果没有则看访问时需要加某些特殊的修饰来标志其特殊访问操作。

八.相关文章:转自http://blog.csdn.net/goodluckyxl/archive/2005/10/17/506827.aspx

ARM下的对齐处理  from DUI0067D_ADS1_2_CompLib  3.13 type   qulifiers  有部分摘自ARM编译器文档对齐部分 对齐的使用:

1.__align(num)     这个用于修改最高级别对象的字节边界。在汇编中使用LDRD或者STRD时     就要用到此命令__align(8)进行修饰限制。来保证数据对象是相应对齐。     这个修饰对象的命令最大是8个字节限制,可以让2字节的对象进行4字节     对齐,但是不能让4字节的对象2字节对齐。     __align是存储类修改,他只修饰最高级类型对象不能用于结构或者函数对象。   

  2.__packed     __packed是进行一字节对齐   

1.不能对packed的对象进行对齐  

2.所有对象的读写访问都进行非对齐访问   

3.float及包含float的结构联合及未用__packed的对象将不能字节对齐

4.__packed对局部整形变量无影响   

5.强制由unpacked对象向packed对象转化是未定义,整形指针可以合法定义为packed。       __packed int* p;   //__packed int 则没有意义   

6.对齐或非对齐读写访问带来问题   

__packed struct STRUCT_TEST {    char a;    int b;    char c; }   ;     //定义如下结构此时b的起始地址一定是不对齐的          

//在栈中访问b可能有问题,因为栈上数据肯定是对齐访问[from CL]

//将下面变量定义成全局静态不在栈上 

static char* p;

static struct STRUCT_TEST a;

void Main() { __packed int* q;   //此时定义成__packed来修饰当前q指向为非对齐的数据地址下面的访问则可以

p = (char*)&a;          

q = (int*)(p+1);      
*q = 0x87654321;  /*    得到赋值的汇编指令很清楚

ldr    r5,0x21590 ; = #0x1234567

[0xe1a05]    mov      r0,r5

[0xeb0b0]    bl        __rt_uwrite4   //在此处调用一个写4byte的操作函数       

[0xe5c10]    strb      r0,[r1,#0]    //函数进行4次strb操作然后返回保证了数据正确的访问

[0xe1a02420]    mov       r2,r0,lsr #8

[0xe5c12001]    strb      r2,[r1,#1]

[0xe1a02820]    mov       r2,r0,lsr #16

[0xe5c12002]    strb      r2,[r1,#2]

[0xe1a02c20]    mov       r2,r0,lsr #24

[0xe5c12003]    strb      r2,[r1,#3]

[0xe1a0f00e]    mov       pc,r14 */ /* 如果q没有加__packed修饰则汇编出来指令是这样直接会导致奇地址处访问失败

[0xe59f2018]    ldr      r2,0x21594 ; = #0x87654321

[0xe5812]    str     r2,[r1,#0] */ //这样可以很清楚的看到非对齐访问是如何产生错误的 //以及如何消除非对齐访问带来问题 //也可以看到非对齐访问和对齐访问的指令差异导致效率问题 }

关键字:ARM  字节对齐 引用地址:ARM字节对齐问题详解

上一篇:ARM编译器4字节对齐
下一篇:ARM下的对齐处理

推荐阅读最新更新时间:2024-03-16 14:59

ARM协处理器CP15设置MMU,cache等学习
一直对协处理器CP15很恐惧,因为在网上基本上找不到中文的详细说明,现在找了一些ARM官方文档(ARM920T Technical Reference Manual)来看,准备对它做个了结。 协处理器CP15包含了如下寄存器。 ======================================================================== 在ARM920T Technical Reference Manual中有如下关键术语 2.3.1 Addresses in ARM920T Three distinct types of address exist in an ARM920T sy
[单片机]
<font color='red'>ARM</font>协处理器CP15设置MMU,cache等学习
Arm Linux 内核生成过程
1. 依据arch/arm/kernel/vmlinux.lds 生成linux内核源码根目录下的vmlinux,这个vmlinux属于未压缩,带调试信息、符号表的最初的内核,大小约23MB; arm-linux-gnu-ld -EL -p --no-undefined -X -o vmlinux -T arch/arm/kernel/vmlinux.lds arch/arm/kernel/head.o arch/arm/kernel/init_task.o init/built-in.o --start-group usr/built-in.o arch/arm/kernel/
[单片机]
<font color='red'>Arm</font> Linux 内核生成过程
TDK扩展嵌入式电机控制器系列,内置Arm M3电机驱动器
产品特性: HVC 4222F 和 HVC 4422F 属于基于 Arm M3 的电机驱动器,具有 32k 和 64k 两种闪存 完全指定,经过高达 160°C 结温测试 目标应用包括汽车驱动系统和热管理系统 TDK Corporation 对其 Micronas 嵌入式电机控制器系列产品进行了扩展,以实现高温环境应用。HVC 4222F 和 HVC 4422F 专门针对环境温度要求高达 150 °C 的应用中智能执行器的操作开发研制而成。HVC 4222F 具有 32k 闪存,而 HVC 4422F 则具有 64k 闪存,可应用于更加复杂的软件。这些高温装置主要应用于内燃机驱动系统,以及新兴的电动和混合动力汽车热管理
[嵌入式]
TDK扩展嵌入式电机控制器系列,内置<font color='red'>Arm</font> M3电机驱动器
ARM学习笔记】三、S3C2440A的存储控制器及启动过程
存储控制器 S3C2440A是32位处理器,理论上拥有32根地址线,寻址空间0x00000000~0xFFFFFFFF,即4G 而实际上,S3C2440A只拥有27根地址线,实际物理寻址空间为0x00000000~0x07FFFFFF,即128MB 除了这27根地址线,S3C2440A还对外引出了8根片选信号线,这样组合起来就能达到1G的物理寻址空间,即0x00000000~0x3FFFFFFF 每一块称为一个BANK,每一块都有128MB,共有BANK0~BANK7,其中BANK0、BANK6、BANK7比较特殊。 为了便于使用,S3C2440A拥有独立的存储控制器,这样,CPU只要将地址发送给存储控制器,由存储控制器
[单片机]
【<font color='red'>ARM</font>学习笔记】三、S3C2440A的存储控制器及启动过程
arm芯片的浮点运算
微软MSDN上关于ARM芯片浮点运算的资料 勿使用浮点运算 ARM 处理器并不支持浮点运算 (Floating Point Math)。所有的浮点运算都是在浮点运算模拟器上进行,因此特别缓慢。需要浮点运算的函式,常要耗费数千个循环才能执行完毕。这就是为何游戏开发时,通常都使用定点 (Fixed Point) 格式的运算。定点运算实际上是使用整数,但指定固定数目的位元做為数值的分数部份。就好像是指定某一数字,其千位数以下為分数。若要表示 0.500,只要乘以 1000,便得到 500 这个数值。 比较困难的部份,是开发人员必须随时想像这个隐形的小数点。加法与减法比较没有问题: 500 + 500
[单片机]
Arm linux 内核移植及系统初始化过程分析
本文主要介绍内核移植过程中涉及文件的分布及其用途,以及简单介绍系统的初始化过程。整个arm linux内核的启动可分为三个阶段:第一阶段主要是进行cpu和体系结构的检查、cpu本身的初始化以及页表的建立等;第二阶段主要是对系统中的一些基础设施进行初始化;最后则是更高层次的初始化,如根设备和外部设备的初始化。了解系统的初始化过程,有益于更好地移植内核。 1. 内核移植2. 涉及文件分布介绍 2.1. 内核移植2.2. 涉及的头文件 /linux-2.6.18.8/include # tree -L 1 . |-- Kbuild |-- acpi |-- asm - asm-arm |-- asm-alpha |-- asm-
[单片机]
方舟科技授权获得ARM926EJ-S处理器,用于消费电子产品SoC开发
方舟科技将受益于业界广泛支持的 ARM 结构,设计具有复杂软件要求的、功能丰富的消费电子产品解决方案,并缩短产品上市时间 ARM 公司 今天宣布:中国领先的无晶圆集成电路设计公司方舟科技有限公司通过授权获得了 ARM926EJ-S TM 处理器。该授权协议使方舟科技不仅能受益于领先的 ARM 处理器技术,还将得到业已形成的围绕着 ARM 架构的生态系统的支持,加速为消费电子市场设计具有更强功能的先进 SoC 解决方案。 随着消费者对智能手机、 MP3/MP4 播放器、个人媒体播放器和电子书等消费电子产品的功能提出越来越高的要求,消费电子产品 SoC 设计的软件复杂
[新品]
小广播
添点儿料...
无论热点新闻、行业分析、技术干货……
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved