荷兰恩智浦半导体(NXP Semiconductors NV)就该公司的数据转换器业务于9月8日在东京面向新闻媒体举行了说明会。负责介绍的是该公司的Maury Wood(PL High Speed Converters Manager, BL High Performance RF)。
Wood介绍说,包括NXP前身——荷兰皇家飞利浦电子(Royal Philips Electronics NV)的半导体部门时期在内,该公司在混合信号设计(模拟数字混合设计)方面拥有60年以上的经验。涉足数据转换器市场是在飞利浦时期的20世纪90年代,1998年首次上市了用于通信基础设施设备的高速数据转换器。之后,NXP将业务对象集中在了像该产品一样的、在数据转换器整体中采样速度为1M采样/秒以上的高速转换器上。
目前,该公司在高速数据转换器市场上的份额约为5%。Wood称眼下的目标是将其提高至10%。与竞争产品拉开差异的武器有很多,但该公司锁定了基本性能和接口。基本性能方面,A-D转换器LSI的无寄生动态范围(Spurious-Free Dynamic Range,SFDR)比竞争产品最大高5dBc。另外,D-A转换器LSI的SN比与竞争产品相比最大高6dB。
总成本最大可削减40%
接口方面,NXP早就采用了JEDEC规定的数据转换器用串行接口“JESD204A”。该公司于2009年上市了业界首款配备JESD204A的D-A转换器。2010年上市了业界首款配备该接口的A-D转换器。Wood在此次说明会上透露,目前正在开发配备该接口的两款A-D转换器(代码名为Antlia和Tucana)和两款D-A转换器(代码名为Vega和Milkyway)。Wood表示,其中的Antlia、Tucana和Vega三款预定在2010年内开始样品供货。
NXP在完全符合JESD204A标准的基础上,进一步进行了扩展。该公司将其称为CGV(Convertisseur Grande Vitesse)。例如,在JESD204A标准中,数据速率最大为3.125Gbit/秒,而在CGV中最大为4.0Gbit/秒。可传输距离在JESD204A标准中为20cm,而在CGV中为100cm,即使是通信基础设施设备较大的板卡也能支持。
此前,数字处理LSI(FPGA等)和数据转换器之间一般利用并行接口连接。Wood介绍说,将其替换为JESD204A的串行接口,具有很多好处。例如,板卡面积可最大削减10%、可靠性(MTBF:Mean Time Between Failure)最大提高10%、板卡制造成本最大减少25%、板卡设计工时和设计成本最大减少20%、BOM成本(部件费)最大减少10%、耗电量最大降低10%。如果上述效果全部实现,成本有望最大削减40%。
不过,为导入该接口,数字处理LSI也需要配备该接口。Wood在说明会上表示,目前正与FPGA厂商联手共同推进该接口的配备。Wood还介绍了集成有美国赛灵思(Xilinx)、Altera以及莱迪思半导体公司(Lattice Semiconductor)的FPGA和NXP的数据转换器的开发板卡。
上一篇:快速响应V/I变换电路的实现
下一篇:利用24位Σ-Δ型ADC实现精密电子秤设计
- 英飞凌推出OptiMOS™ Linear FET 2 MOSFET, 赋能先进的热插拔技术和电池保护功能
- USB Type-C® 和 USB Power Delivery:专为扩展功率范围和电池供电型系统而设计
- ROHM开发出适合高分辨率音源播放的MUS-IC™系列第2代音频DAC芯片
- ADALM2000实验:变压器耦合放大器
- 高信噪比MEMS麦克风驱动人工智能交互
- 在发送信号链设计中使用差分转单端射频放大器的优势
- 安森美CEO亮相慕尼黑Electronica展,推出Treo平台
- 安森美推出业界领先的模拟和混合信号平台
- 贸泽开售用于快速开发精密数据采集系统的 Analog Devices ADAQ7767-1 μModule DAQ解决方案