晶体管能做到0.1纳米?
最新更新时间:2021-08-30 19:01
阅读数:
来源:内容来自anandtech、cnet,谢谢。
台积电研发负责人Phillip Wong近日在硅谷举行的Hot Chips会议上表示,摩尔定律没死,依然有效且状况良好,并表示随着新技术的进步,到2050年晶体管做到0.1纳米,约等于氢原子的大小。
“毋庸置疑,摩尔定律依然有效且状况良好,它没有死掉,没有减速,也没有生病。”
台积电研发负责人Philip Wong(黄汉森)在Hot chips大会上表示,他展示了台积电对芯片技术的前瞻,称到2050年,晶体管将缩小到氢原子尺度,即0.1nm。
黄汉森去年8月开始担任台积电企业研究副总裁,在此之前他是斯坦福大学电机工程学系教授,擅长新形态的存储技术研究,在学术界拥有很高声望。
Philip Wong
黄汉森在Hot Chips大会上演讲的题目是:“下一个半导体工艺节点会给我们带来什么?” ,他还详细介绍了其他芯片技术的发展,比如将内存放在处理器的正上方,他预计这将提高性能。
对摩尔定律非常乐观,台积电提出芯片进展的三大方向
摩尔定律预测,集成电路上可容纳的晶体管数量,约每隔 18 个月便会增加一倍,性能也将提升一倍(即更多的晶体管使其更快)。
不过,如何以最有经济效益的方法将数十亿个晶体管放在一颗芯片中,成为当前芯片制造遇到的最大挑战,所以近年来有不少人认为摩尔定律逼近了物理极限并开始放缓。
英特尔一直在努力研发先进制程,但从整个行业来看,单个晶体管的价格不再继续下降。这就限制了新的制造工艺只能用于高端、高成本的芯片。过去芯片行业的好日子已经一去不复返了,那时芯片的时钟速度提高,功耗却没有受到任何影响。
因此,芯片制造业出现悲观主义者也就不足为奇。
黄汉森预计,处理器将由不同芯片元件3D堆叠组成,而在当前这些元件通常是分开的。这将意味着芯片获得更小的尺寸和更高的性能。
不过,作为晶圆代工龙头的台积电却非常乐观。黄汉森表示,摩尔定律进展良好,并大胆地预测了到2050年的进展,尽管他没有提供任何详细的计划。
摩尔定律以及芯片进展的其他方面都状况良好
Real World Technologies的分析师David Kanter则更为谨慎。由于台积电现在与英特尔已经是并列,而不是在英特尔之后,台积电不得不承担更多的领导责任,加大研发投入,因此听到该公司如此乐观并不令人意外。但谈到芯片的进步,黄汉森对一些实际问题避而不谈,比如缩小晶体管的速度放缓,以及制造最新一代产品的成本增加。
根本性的改进
“我们期待看到更多不同方向的创新,这将为行业提供持续的利益。”黄汉森说:“这就是我们关心的。”
黄汉森表示,芯片技术的元件正在缩小到极小的尺寸
关于未来的技术路线,Philip Wong 认为像碳纳米管(1.2nm 尺度),2D层状材料等可以将晶体管变得更快,尺寸更小;同时,相变内存(PRAM),旋转力矩转移随机存取内存(STT-RAM)等会直接和处理器封装在一起,缩小体积,加快数据传递速度;此外还有 3D 堆叠封装技术。
具体而言,黄汉森就未来的发展方向提出若干观点:
- 新技术将使晶体管更快、更小。长期以来一直在考虑的一项技术——碳纳米管,现在正变得切实可行。另一种是被称为2D层状材料的材料,可以通过让电子更容易地流过芯片来提供类似的增强。
- 一些新的内存技术将直接构建到处理器中,而不是作为单独的芯片连接。这种快速连接将极大地提高性能,因为芯片上的逻辑电路(处理数据的部分)将更快地获得所需的数据,因此不必有太多闲置时间。
- 3D堆叠技术将意味着,如今孤立的计算机处理器功能可以被夹在多个层中,与高速数据通路相连。
“在这些系统中,多层逻辑和内存以细粒度的方式集成,连接性是关键,”黄汉森说。
分析师Nathan Brookwood表示,尽管黄汉森对碳纳米管等技术非常关注,但不认为台积电本身在现阶段会押注于任何特定的新技术。
新的计算机内存技术将取得进展
不过,黄汉森强调,除了硬件,软件算法也需要迎头赶上。一旦实现了这一点,芯片的进步将提供更好的计算设备。这是至关重要的,黄汉森说:“社会对先进技术的需求是无止境的。”
接下来,新智元带来黄汉森在Hot Chip 2019主旨演讲的完整PPT,附精编解读。
台积电Hot Chips大会演讲精编(附PPT)
摩尔定律讲的是元件密度,这是高性能计算的主要驱动力。
从对数图上看,摩尔定律不但没有死,而且活的很好,晶体管密度还在增加,而且在可预见的未来内还会继续增加,至于时钟速度和运行效率等人们同样关心的新属性,实际上超出了摩尔定律的范围。
进入AI和5G时代,“内存墙”问题日益突出,海量数据的流动和转移的需求越来越高,内存访问决定了计算的能源效率。
深度神经网络需要大量的内存容量,而且内存紧缺的问题将来还会更加突出。芯片上需要更多数量的SRAM,但永远都不够,重要的是什么样的内存。
现有的系统中,大部分都是2D和2.5D,用的是TSV,我们需要再向前迈进一步,进入3D。
而下一步就是Beyond 3D,它实现了逻辑和内存的多层整合,在纳米级尺度上实现了高密度的TSV工艺,即“N3XT级”系统。
下一代内存需要具备高带宽、高容量,而且需要在片上。
研究表明,具备上述条件的内存可以使系统级收益增加近2000倍,当然,以现有技术很难实现。在上层很难构建高性能晶体管,因为制造时需要1000度高温条件,内存层会融化。
要想实现上面说的理想的系统,需要超薄的设备层和较低的制造温度。
近年来,晶体管技术实现了不少进步,出现了2D层材料过度金属设计,1D碳纳米管设计等,这些材料非常轻薄,大大降低了晶体管的沟道宽度,但仍保持高迁移率水平。
实现内存与逻辑平台在3D架构下的整合,让晶体管与制造技术的进步成为一个连续的统一体。
而要实现这一目标,各自为战是不行的。这需要系统工程师和开发人员的密切合作,需要硬件设备制造技术和需求的更紧密的交流,需要学术界与产业界建立更加紧密的联系。
*免责声明:本文由作者原创。文章内容系作者个人观点,半导体行业观察转载仅为了传达一种不同的观点,不代表半导体行业观察对该观点赞同或支持,如果有任何异议,欢迎联系半导体行业观察。
今天是《半导体行业观察》为您分享的第2053期内容,欢迎关注。
推荐阅读
半导体行业观察
『半导体第一垂直媒体』
实时 专业 原创 深度
识别二维码,回复下方关键词,阅读更多
射频|台积电|联发科|AMD|5G|博通|英伟达|恩智浦
回复 投稿,看《如何成为“半导体行业观察”的一员 》
回复 搜索,还能轻松找到其他你感兴趣的文章!
推荐帖子
- MAXIM(美信)命名规则
- MAXIM前缀是“MAX”。DALLAS则是以“DS”开头。MAX×××或MAX××××说明:1后缀CSA、CWA其中C表示普通级,S表示表贴,W表示宽体表贴。2后缀CWI表示宽体表贴,EEWI宽体工业级表贴,后缀MJA或883为军级。3CPA、BCPI、BCPP、CPP、CCPP、CPE、CPD、ACPA后缀均为普通双列直插。举例MAX202CPE、CPE普通ECPE普通带抗静电保护MAX202EEPE
- mengch 单片机
- DC-DC工作原理
- DC-DC工作原理DC-DC工作原理谢了看看学习了,谢谢!内容却是不错谢谢啦学习学习看看了,学习下:):)学习一下
- tonytong 电源技术
- protel公司发法务函了是上海灵天慕发来的。口气很不好。
- 不和知买一套正版的AD6要多少钱。(公司买了正版的POWERPCB了)protel公司发法务函了是上海灵天慕发来的。口气很不好。呵呵,指望他请你喝茶啊?回复楼主的帖子刚才问了一下要12.5W。回复沙发的帖子唉要是真都用正版了估计大家都得投资个几十万改用dos版的protel需要付费吗?回复板凳的帖子咱是小公司,他来找咱们,BOSS肯定会换名字。哈哈!回复4楼的帖子现在我们公司的装PROTEL的电脑全部断网!!看他怎么查!!!回复5楼的帖子是
- chunjiu PCB设计
- 研发工程师、维护服务工程师招聘(西安、成都、上海),08年10月31号前有效
- 08年10月31号前有效,需要招聘50个登陆一个招聘信息:工作地点:西安、成都、上海不限招聘职位:软件工程师、JAVA测试工程师、测试工程师、维护服务工程师工资范围:6000-9000RMB全年年终在2W-4W左右(决定于个人绩效)条件:基本条件:1、正规全日制重点本科或硕士院校毕业2、专业:与计算机相关专业、电子\\通信专业(开发\\测试不限)工作要求:a、工作经验:1-8年工作经验,b、有毕业证、学位证及英语证书c、最近工作经验是从事软件开发、测试工作d
- asd5252005 嵌入式系统
- 存储器位数 计算题的一点疑问
- 计算机具有1MB的内存,按字节编址,地址寄存器至少需要二进制数__位解答:1MB=1024*1024B=2^20,所以需要20位我觉得题干中使用的是B,B=8b,而一位b才对应一个二进制数,因此我觉得应该是1MB=1024*1024*8b=2^23请大家指教,看看我这样理解对不对!存储器位数计算题的一点疑问按字节编译嘛,1MB当然是20位。
- gaoli.85 嵌入式系统
- 【ST多款开发板返场测评】STM32F767 Nucleo-144 基于FIFO的串口驱动
- 前言为了方便后面USB调试,所以先实现串口通讯接口,前面进行了串口测试,但是接口不方便使用,需要实现方便应用层使用的串口收发接口。通过实现FIFO方式来实现串口的中断接收,发送为了简单使用查询发送方式。过程Bsp层先实现bsp层的串口接口Bsp_uart.c/h初始化voidbsp_uart_init(void){GPIO_InitTypeDefGPIO_InitStruct; /*IOCfg *PD9USART3_RX
- qinyunti stm32/stm8