Cadence将集成的SiP技术扩展至最新的定制及数字设计流程

2007-07-17来源: 电子工程世界关键字:封装  蜂窝  无缝  仿真

Cadence为系统级IC及封装协同设计带来显著的全新设计能力和生产力提升,从而领先于SiP领域

【加州圣荷塞2007年7月17日】全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,Cadence SiP(系统级封装)技术现已同最新版的Cadence Virtuoso 定制设计及Cadence Encounter数字IC设计平台集成,带来了显著的全新设计能力和生产力的提升。通过与Cadence其它平台产品的整合,包括Cadence RF SiP Methodology Kit在内,Cadence提供了领先的SiP设计技术。该项新的Cadence SiP技术提供了一个针对自动化、集成、可靠性及可重复性进行过程优化的专家级设计流程。通过该先进的SiP技术,Cadence能帮助设计师将不同IC和封装装配技术聚合至高度集成的产品。这使得设计师能够在保持低成本的同时,满足对小型、高性能产品日益增长的需求。

“作为Virtuoso和SiP的用户,拥有最佳集成的整体解决方案和流程是非常重要的。”意法半导体蜂窝通信部门工程技术总监Christian Caillon表示。“这项最新的SiP技术提供了我们所需要的全新水平的集成和设计生产力,帮助我们向客户提供领先的多芯片封装解决方案。”

为实现设计生产力和设计质量的提升,当今的IDM和无晶圆芯片公司需要IC设计环境与其SiP实现技术之间的无缝集成。因此,Cadence的SiP技术得到加强,最大限度地提高了生产力和质量。目前,它支持新的基于OpenAccess的Virtuoso平台,以实现RF模块设计和基于电路仿真的流程。它将全新的版图后寄生参数提取和反标流程纳入自动维护的电路仿真测试台。经改进的RF流程使设计师在设计SiP RF和模拟模块时,能从新的Virtuoso平台受益。Virtuoso平台的益处包括了它的多模式IC仿真功能。

“最新版的SiP技术及它与最新Cadence Virtuoso与Encounter平台的集成,为SiP设计团队带来了全新水平的设计师生产力和能力。”Cadence产品营销全球副总裁Charlie Giorgetti表示。“此项Virtuoso技术同RF SiP流程的集成,使得设计师在进行不同系统级别的多芯片设计时,可以使用多模式仿真,包括SiP、布线前及布线后寄生参数提取、以及向自动维护的电路仿真测试台中加入的反标。”

新的SiP数字流程包含了逻辑协同设计连接和创作支持,作为System Connectivity Manager的一个部分。这使得前端设计师从诸如管脚交换联结等纯粹物理性的更改中独立出来。增强的数字SiP与Cadence SoC Encounter从 RTL到GDSII 系统相集成,提供了改进的输入/输出规划,和常用于金属键合IC的错列焊垫和射线金属键合焊垫的间隔支持。该版本为RF和数字流程所作的其他改进包括:快速金属键合padring评估自动键合、对象-行为及行为-对象利用模型、针对无参考面设计而改进的SI模型抽取精确性、3D裸片堆栈对象交换、扩展的制造性签收规则、及针对制造精确金属键合轮廓和寄生模型的性能。

关于Cadence

Cadence公司(Nasdaq股票代码:CDNS)成就全球电子设计技术创新,并在创建当今集成电路和电子产品中发挥核心作用。我们的客户采用Cadence的软件、硬件、设计方法和服务,来设计和验证用于消费电子产品、网络和通讯设备以及计算机系统中的尖端半导体器件、印刷电路板和电子系统。Cadence 2006年全球公司收入约15亿美元,现拥有员工约5200名,公司总部位于美国加州圣荷塞市,公司在世界各地均设有销售办事处、设计中心和研究设施,以服务于全球电子产业。

关于公司、产品及服务的更多信息,敬请浏览公司网站 www.cadence.com.cn

关键字:封装  蜂窝  无缝  仿真

编辑: 引用地址:https://news.eeworld.com.cn/newproducts/eda/200707/14706.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:解决逻辑-物理闭合难题 Cadence公布一种创新解决方案
下一篇:我国科学家成功研制高性能计算软件 FEPG亮相ISEC2007

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

助力系统级封装发展,贺利氏提供一站式材料的解决方案

“创新一直推动着贺利氏的发展,2018年,贺利氏的总营业收入为203亿欧元,其中7%的营收持续投入研发之中。”近日,贺利氏市场应用经理卢飞在第三届中国系统级封装大会(SiP Conference China)上讲到。贺利氏在全球40个国家拥有约一万五千名员工,亚太区占总人数的28%,但贡献了43%营收,其中大部分来自于中国市场。卢飞指出,中国市场非常大,不是任何一个企业可以忽略的。贺利氏集团是由10个部门组成,每个部门都有不同产品,半导体、光伏等业务都是通过贺利氏电子展开。5G的到来影响着我们生活的方方面面,其中最关键的影响在于带来了汽车互联的革新。汽车的互联不仅仅是指车于车之间的互联,还包括车与人、建筑物或其他物体之间的互联
发表于 2019-09-16

不止台积电、英特尔,面板厂等也可在先进封装领域捞金

近年来,先进封装在半导体产业链的重要性逐步提升,也被视作延续摩尔定律生命周期的关键,投身到先进封装领域不仅是封装厂,台积电、英特尔等也成为重要贡献力量。但是面板厂、PCB厂也可以投身到先进封装行列的观点却是比较“新鲜”。面板厂、PCB厂可从FOPLP切入内业人士曾向集微网记者表示,台积电把先进封装制程用半导体设备在做,其SiP技术的优势在于晶圆级封装,技术成熟、良率高,这是其他厂商难以做到的。而在亚智科技看来,面板厂、PCB厂可以从面板级封装切入先进封装领域。“下一阶段的先进封装技术发展,若期望通过更大面积生产来降低生产成本,技术重点在于载板由晶圆转向方型载板,如玻璃面板或PCB板等,这样可大幅提升面积使用率及产能,FOPLP
发表于 2019-09-14
不止台积电、英特尔,面板厂等也可在先进封装领域捞金

5G将为半导体工艺、封装带来全新机遇

近来,5G SoC芯片先后面世,他们的出现,将给工艺和封装带来新的机遇,我们在这里点评一下:5G时代关注最先进制程工艺,台积电是全球代工市场最大赢家5G使最先进工艺提速增快。芯片的性能提升、晶体管数量、功耗/发热降低,都依赖着制程工艺的提高。而这几项因素又直接关联到手机的整体性能和使用体验。故近年来,手机厂商在争相提升芯片的制程工艺。而5G手机对芯片性能和功耗要求更高,使向先进制程发展的步伐进一步加速,智能手机跑步进入7nm时代。据DIGTIMES Research,全球智能手机在2018Q4使用的7nm芯片占比从Q3将升到18.3%,相应地,10nm芯片占比逐渐降低。新发布的麒麟980、麒麟810、苹果A12、骁龙855均采用
发表于 2019-09-09
5G将为半导体工艺、封装带来全新机遇

汽车电子元器件封装知多少?

随着汽车电子里面智能传感器和域控制器的发展,几个月前领导问,你们能否把BMS变成手机那么小。这个问题其实很有挑战性,我们要回答几个部分。  1)我们把BMS变小的驱动力在哪里?其实电池系统里面不缺空间,但是如果能把电池采集、发送的芯片做成非常小,整个布置和使用就会很方便。2)我们把BMS变小的方法在哪里?在AEC的WORK SHOP里面,也谈到了未来的发展KNOWN GOOD DIE / MULTI-CHIP MODULE  在汽车电子里面,如QFN、iBGA和陶瓷封装等技术,在主要的几个领域里面用的都不少。备注:在AEC里面涉及不同类型多模块封装,主要面向汽车电子芯片的整合,多模块技术
发表于 2019-09-07
汽车电子元器件封装知多少?

英特尔多芯片封装技术打开高性能新时代

作为芯片制造过程的最后一步,封装在电子供应链中看似有些不起眼,却一直发挥着极为关键的作用。作为处理器和主板之间的物理接口,封装为芯片的电信号和电源提供一个着陆区,尤其随着行业的进步和变化,先进封装的作用越来越凸显。而随着半导体工艺和芯片架构的日益复杂,传统SoC二维单芯片思路已逐渐行不通,chiplet多个小芯片封装成为大势所趋。所以,若想延续摩尔定律的寿命,唯有解开后端“封装”技术瓶颈,部署重兵在此领域。最近,业界又对高级MCP设计一致看好,并计划将急剧加速其发展。 英特尔虽然在10 nm工艺技术上延迟了 4 年,导致全球芯片制造的龙头宝座拱手让给台积电,但从 2019 年开始,英特尔展开了绝地大反攻,这一
发表于 2019-09-06
英特尔多芯片封装技术打开高性能新时代

第一届海沧集成电路先进封装技术培训班培训方案揭秘

随着半导体产业的持续发展,摩尔定律不再能够完全描述集成电路的前进脚步,原有特征尺寸的等比例缩小的原则在未来的集成电路开发中不再完全适用,即便是在资本支出不断增加的背景下,集成电路的性能提升仍然变得愈加缓慢。作为集成电路产业中不可或缺的后道工序,封装技术越发重要,密切关系到系统的有效链接以及微电子产品的质量和竞争力。先进封装技术的研发成为持续推进半导体产品性能提升和功耗降低的关键因素,把不同工艺节点及工艺技术的不同IC集成到一个SoC或SiP上成为推动整个半导体产业持续发展的关键路径之一。为贯彻落实《国家集成电路产业发展推进纲要》,助推工业和信息化部“软件和集成电路人才培养计划”的实施,培养一批掌握核心关键技术、处于世界前沿水平
发表于 2019-09-06
第一届海沧集成电路先进封装技术培训班培训方案揭秘

小广播

换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved