Altera发布新一代DSP Builder工具8.0。

2008-07-03来源: 电子工程世界

    2008年7月2号,面向高性能数字信号处理(DSP)设计,Altera公司(NASDAQ: ALTR)今天发布具有第二代模型综合技术的DSP Builder工具8.0。该技术使DSP设计人员第一次能够自动生成基于高级Simulink设计描述的时序优化RTL代码。借助这一新的DSP Builder,设计人员在几分钟内就可以实现接近峰值FPGA性能的高性能设计。和手动优化HDL代码需要数小时甚至数天时间相比,这大大提高了效能。

    The MathWorks信号处理和通信市场总监Ken Karnofsky评论说:“DSP Builder是第二代基于模型的综合技术,在设计高性能DSP时,客户可以借助该技术使用Simulink作为建模、仿真和实施环境。该技术大大提高了设计人员在Altera FPGA上实现DSP功能时的效能。”

    设计无线基站多载波、多天线RF处理等实际应用中的多通道信号处理数据通路时,新的DSP Builder第二代综合技术极大地提高了效能。DSP Builder工具自动加入流水线级和寄存器,通过时分复用生成高度优化的功能设计,例如数字上变频(DUC)、下变频(DDC)、峰值因子抑制(CFR)和数字预失真(DPD)等。这大大提高了效能,使用户能够迅速完成系统级设计,针对载波带宽、载波数、天线和分区变化轻松调整设计。DSP Builder 8.0提供了多天线、多载波WiMAX和WCDMA DUC设计实例,以及DDC设计等。

    Altera软件、嵌入式和DSP市场总监Chris Balough表示,“Altera一直在为FPGA设计效能设置标准,包括高性能DSP设计。DSP Builder  8.0中包含的创新综合技术实现了时序推动的FPGA实施环境,帮助设计人员通过简单的点击获得他们需要的系统性能——效能提高了一个数量级。”

 

    DSP Builder简介

    DSP Builder是在高性能FPGA平台中迅速高效实现Simulink设计的前沿综合技术。Altera DSP Builder读取使用DSP Builder/MegaCore®模块构建的Simulink模型文件(.mdl),生成VHDL文件和命令行(Tcl)脚本进行综合、硬件实施和仿真。该技术在算法友好的开发环境中建立DSP设计硬件描述,从而缩短了DSP设计周期。

 

    Altera简介

    Altera的可编程解决方案帮助系统和半导体公司快速高效地实现创新,突出产品优势,赢得市场竞争。请访问www.altera.com或www.altera.com.cn,了解更详细的信息。

 

编辑:孙树宾 引用地址:https://news.eeworld.com.cn/newproducts/embed/200807/article_18128.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:Atmel 在AT91SAM3中使用ARM32位RISC
下一篇:MIPS 推出基于GNU的优化内核工具链

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

小广播

换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved