2007年11月1号,北京——Altera公司(NASDAQ: ALTR)今天宣布开始提供Arria GX FPGA系列的第一款开发套件,该系列是唯一带有收发器的无风险、低成本FPGA。Arria GX开发套件为PCI Express (PCIe)、Serial RapidIO (SRIO)和千兆以太网(Gbe)等高速串行接口设计提供了可靠的开发和测试环境。套件帮助系统设计人员大大降低了成本,节省了设计时间。系统设计人员可以利用该套件作为自己设计的起点。
Altera亚太区高级市场总监梁乐观说:“随着行业从并行向串行IO的过渡,在电路板和FPGA设计上,工程师面临不熟悉的新技术风险。我们的Arria GX FPGA降低了过渡中存在的风险,用户利用这一开发套件可以在硬件中迅速验证其系统。”
Arria GX开发套件面向PCIe x1和x4、SRIO以及千兆以太网设计。它包括PCI Express外形电路板,其上的Arria GX FPGA具有60K逻辑单元(LE)、350个用户I/O引脚和8个收发器通道。套件还包括:
Arria GX开发板
· PCIe x4边缘连接器
· 高速mezzanine卡(HSMC)连接器
· 工作在233 MHz的32-Mbyte x16 DDR2 SDRAM
开发工具
· PCIe参考设计和完整的文档
· Quartus II网络版设计软件
· 支持OpenCore Plus知识产权(IP)宏功能,包括PCIe编译器:x1和x4、GbE和SRIO等。
西北逻辑公司(Northwest Logic)利用该套件来开发含有Arria GX的PCI Express平台。
西北逻辑公司总裁Brian Daellenbach评论说:“我们的高性能多DMA引擎PCI Express平台和Altera的低成本Arria GX器件相结合是一种使用方便而又可靠的解决方案。集成Arria GX SERDES是非常容易而且很快的过程。利用这一解决方案,设计人员即使对协议了解不多,也能高效地开发低成本、高性能PCI Express设计。”
开发套件的价格和供货信息
现在可以提供Arria GX开发套件,价格为995美元。如果需要了解详细信息,请访问www.altera.com/products/devkits/altera/kit-arriagx.html。
Altera简介
Altera的可编程解决方案帮助系统和半导体公司快速高效地实现创新,突出产品优势,赢得市场竞争。请访问www.altera.com或www.altera.com.cn,了解更详细的信息。
Altera亚太区高级市场总监梁乐观说:“随着行业从并行向串行IO的过渡,在电路板和FPGA设计上,工程师面临不熟悉的新技术风险。我们的Arria GX FPGA降低了过渡中存在的风险,用户利用这一开发套件可以在硬件中迅速验证其系统。”
Arria GX开发套件面向PCIe x1和x4、SRIO以及千兆以太网设计。它包括PCI Express外形电路板,其上的Arria GX FPGA具有60K逻辑单元(LE)、350个用户I/O引脚和8个收发器通道。套件还包括:
Arria GX开发板
· PCIe x4边缘连接器
· 高速mezzanine卡(HSMC)连接器
· 工作在233 MHz的32-Mbyte x16 DDR2 SDRAM
开发工具
· PCIe参考设计和完整的文档
· Quartus II网络版设计软件
· 支持OpenCore Plus知识产权(IP)宏功能,包括PCIe编译器:x1和x4、GbE和SRIO等。
西北逻辑公司(Northwest Logic)利用该套件来开发含有Arria GX的PCI Express平台。
西北逻辑公司总裁Brian Daellenbach评论说:“我们的高性能多DMA引擎PCI Express平台和Altera的低成本Arria GX器件相结合是一种使用方便而又可靠的解决方案。集成Arria GX SERDES是非常容易而且很快的过程。利用这一解决方案,设计人员即使对协议了解不多,也能高效地开发低成本、高性能PCI Express设计。”
开发套件的价格和供货信息
现在可以提供Arria GX开发套件,价格为995美元。如果需要了解详细信息,请访问www.altera.com/products/devkits/altera/kit-arriagx.html。
Altera简介
Altera的可编程解决方案帮助系统和半导体公司快速高效地实现创新,突出产品优势,赢得市场竞争。请访问www.altera.com或www.altera.com.cn,了解更详细的信息。
关键字:并行 逻辑 引脚 通道
编辑: 引用地址:https://news.eeworld.com.cn/newproducts/fpgaandcpld/200711/16613.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
上一篇:Xilinx与行业领导厂商共同打造开发生态系统 加快PCI EXPRESS上市
下一篇:安捷伦USB DAQ家族推出更多独立型和模块化方案,以实现可扩展
- 关注eeworld公众号
快捷获取更多信息
- 关注eeworld服务号
享受更多官方福利
推荐阅读
高效并行存算融合技术—忆阻器
在计算量和数据量变得越来越大的今天,计算和存储成为了下一步科技发展中要面临的两座大山,下一代高性能计算机系统必须突破存储墙问题。在过去,这两者一直都是各自发展,再通过下游产品产生交集。但伴随着未来器件小型化、集成度高的趋势,使得这两者开始融合。在这当中,存算一体技术得到了发展。 就科技发展趋势来看,未来无人驾驶、人脸人别、智能机器人等场景,都将是存算一体技术的发展机会。目前,存算一体主要的实现方式有两种,一种是基于易失性、现有工艺较成熟的SRAM或DRAM构建,另一种是基于非易失性、新型存储器件或新材料构建。 为了提高效率,科研人员开发了各种加速部件和专用的深度学习处理器,GPU、TPU等相继在市场内出现。但由于
发表于 2019-07-11
AI、HPC的助推器,下一代并行文件系统解决方案—EXA5
正促使DDN对这一领域给予额外关注。对于EXA5,很多新特性都是相当标准的问题——增强型数据保护、升级安全性(包括多租户)、通过CIFS和NFS网关支持non-Lustre并行存储系统[1]以及审计功能。改进的small file性能也有所增加了,这也得到了传统的高性能计算客户的赞赏。 据Kuckein介绍,他们在Lustre中做了大量工作来加速Smallfile(小文件存储)的性能。在硬件级别,这主要是通过利用基于闪存的存储组件的特殊随机访问性能实现的。Kuckein说,他们所做的优化不仅加快了Smallfile(小文件存储)的I/O速度,而且还跨越了一系列文件大小,从几kb到几mb。 然而,EXA5最大
发表于 2019-07-03
自动驾驶L2、L3落地疾行 沿视觉加传感器路线并行推进
。 有主次地并行推进 目前,美国SAE等机构已经对自动驾驶作出分级,车企和供应商在研发各级功能上均以此为参照。 在蔚来产品市场部总监李天舒看来,L2是同时能够针对横向和纵向进行车辆的控制,但驾驶员仍然需要在系统里面起到关键性监管、监控的作用。L3是系统判断它可以做到接管的条件下就会接管,但人、驾驶员随时要做好接管这辆车的准备,当系统判断场景不满足的时候,人要随时来进行车辆的接管。L4是在给定的系统边界下,包括高精地图的地理围栏、道路状况、车况、天气情况等,在符合一段端到端的场景下,人变可以在时间和空间上实现完全的解放。 参照这一划分标准,目前市面上推出的L2自动驾驶仍是主流,L3则要恐怕等到明年才能看到大规模应用。 雷锋网新
发表于 2019-06-15
ST双射频开发套件支持低能耗蓝牙和Sub-1GHz并行无线通信
意法半导体STEVAL-FKI001V1双射频开发套件支持低能耗蓝牙Bluetooth® Low Energy (BLE) 和Sub-1GHz并行无线通信,大幅提高物联网设备的设计、开发效率和连接灵活性,例如,通过各种网络拓扑、协议和服务实现配置、更新、远程监控和跟踪功能的智能传感器、探测器和跟踪器。 为了推动智能家居/智能建筑、资产跟踪、能源管理、智能农业和工业监控等领域开发者的更多创造力,STEVAL-FKI001V1开发板整合意法半导体的BlueNRG-1蓝牙系统芯片和S2-LP sub-1GHz收发器,性能强大的双射频架构支持各种无线电频段和通信协议同时运行,例如,低能耗蓝牙或专有2.4GHz
发表于 2019-01-15
高通自动驾驶负责人吴新宙加盟小鹏汽车,与谷俊丽并行VP
吴新宙(照片来自其LinkedIn个人档案)。中文媒体上信息极少12月21日消息,钛媒体独家获悉,原高通自动驾驶负责人吴新宙已在12月初加盟小鹏汽车硅谷团队,担任小鹏汽车自动驾驶业务副总裁。对此消息,小鹏汽车向钛媒体回应称,“小鹏汽车充分重视自动驾驶,会不断引入更多行业专家,增强自动驾驶部分的整体研发实力。”钛媒体注意到,吴新宙在领英的工作经历已经更新为:2018年12月加入一家初创公司。公司地址也由高通总部所在地圣地亚哥变更为小鹏汽车硅谷团队所在地湾区。知情人士向钛媒体透露,吴新宙的职位是小鹏汽车自动驾驶业务VP。据已知消息来看,吴新宙与小鹏汽车自动驾驶副总裁谷俊丽平级,但业务上,后者需要向前者汇报。相比于谷俊丽在硅谷华人圈的知名
发表于 2018-12-21
单片机串行通讯与并行通讯区别
读者会产生疑问:为何不让信号电流从电源地线返回?答案:公共地线上存在各种杂乱的电流,可以轻而易举地把信号淹没。因此所有的信号线都使用信号地线而不是电源地线,以避免干扰。 这一对信号线每次只传送1bit(比特)的信号,比如1Byte(字节)的信号需要8次才能发完。传输的信号可以是数据、指令或者控制信号,这取决于采用的是何种通讯协议以及传输状态。串行信号本身也可以带有时钟信息,并且可以通过算法校正时钟。因此不需要额外的时钟信号进行控制。 并行通讯中,基本原理与串行通讯没有区别。只不过使用了成倍的信号线路,从而一次可以传送更多bit的信号。并行通讯通常可以一次传送8bit、16bit、32bit甚至更高的位数,相应
发表于 2018-11-21
小广播
热门活动
换一批
更多
最新新品文章
- AMD二代 Versal™ SoC出道,单芯片扛下了AI三个阶段的全加速
- AI持续发热,Arm新一代Neoverse CSS V3和CSS N3为客户释放最优性能
- 米尔入门级i.MX6UL开发板的神经网络框架ncnn移植与测试
- 博格华纳向Wolfspeed投资5亿美元,保障高达6.5亿美元碳化硅器件年度产能供应
- 艾迈斯欧司朗推出新型高灵敏度三通道CMOS传感器,有效降低UV-A/B/C辐射监测成本
- 我国科学家实现658公里量子密钥分发和光纤振动传感
- 以铁代铂金,科学家发明低成本氢燃料电池
- 特斯拉汽车能用太阳能开1.5万公里?这种材料或许可以
- 美国可穿戴技术公司Eckto VR推出VR运动鞋“Ekto One”