赛普拉斯推出QDRII 和DDRII SRAM器件

2006-04-14来源: 互联网关键字:SRAM  存储器  芯片

赛普拉斯半导体公司推出业界首款四数据速率II+ (QDRII+)和双数据速率II+ (DDRII+) SRAM器件。这些存储器芯片是世界上密度最高带宽最大的,比现有QDRII和DDRII的系统级带宽大50%。这些存储器加速了各种数据密集产品的读写功能,可用于交换机、路由器、服务器、存储设备、无线基站和测试设备。

QDRII+和DDRII+的工作速率高达500MHz,带宽高于QDRII和DDRII,他们均使用相同占位引脚,封装形式为165引脚FBGA封装。这些SRAM的引脚与其它QDR联盟的产品兼容,包括NEC、IDT、Renesas和三星。Cypress的QDRII+/DDRII+ SRAM均采用Cypress的90nm RAM9工艺技术制造。

关键字:SRAM  存储器  芯片

编辑: 引用地址:https://news.eeworld.com.cn/newproducts/memory/200604/914.html
本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。

上一篇:盛群半导体二款大容量串行EEPROM应用广泛
下一篇:PMC-Sierra推出完整4Gbps网络存储方案

关注eeworld公众号 快捷获取更多信息
关注eeworld公众号
快捷获取更多信息
关注eeworld服务号 享受更多官方福利
关注eeworld服务号
享受更多官方福利

推荐阅读

【STM32H7教程】第25章 STM32H7的TCM,SRAM等五块内存基础知识

6*7的矩阵上。  6个从接口端ASIB1到ASIB6外接的主控是LTDC,DMA2D,MDMA,SDMMC1,AXIM和D2-to-D1 AHB 总线。  7个主接口端AMIB1到AMIB7外接的从设备是AHB3总线,Flash A,Flash B,FMC总线,QSPI和AXI SRAM。另外AHB3也是由AXI总线分支出来的,然后再由AHB3分支出APB3总线。3、  D2 DomainD2域的各个外设是挂在32位AHB总线组成10*9的矩阵上。  10个从接口外接的主控是D1-to-D2 AHB 总线,AHBP总线,DMA1,DMA2,Ethernet MAC,SDMMC2,USB HS1
发表于 2019-08-26
【STM32H7教程】第25章 STM32H7的TCM,SRAM等五块内存基础知识

【STM32H7教程】第26章 STM32H7的TCM,SRAM等内存的使用方式

26.1 初学者重要提示  学习本章节前,务必优先学习第25章,了解TCM,SRAM等五块内存区的基础知识,比较重要。  本章的管理方式比较容易实现,仅需添加一个分散加载文件即可,对应的分散加载内容也比较好理解。26.2 MDK分散加载方式管理多块内存区方法默认情况下,我们都是通过MDK的option选项设置Flash和RAM大小:这种情况下,所有管理工作都是编译来处理的。针对这个配置,在路径ProjectMDK-ARM(uV5)Objects(本教程配套例子的路径)里面会自动生成一个后缀为sct的文件output.sct。文件名由下面这个选项决定的:output.sct文件生成的内容如下
发表于 2019-08-26
【STM32H7教程】第26章 STM32H7的TCM,SRAM等内存的使用方式

【STM32H7教程】第27章 STM32H7的TCM,SRAM等动态内存分配实现

27.1 初学者重要提示学习本章节前,务必优先学习第25章,了解TCM,SRAM等五块内存区的基础知识,比较重要。将RTX5系统的动态内存管理整理了出来,可以同时管理多个分区。如果其它RTOS中使用,记得做互斥保护或者加个调度锁均可。支持动态内存使用情况统计。27.2 动态内存管理移植移植比较简单,仅需添加两个文件到工程即可。27.2.1 MDK版的移植第1步,添加如下两个文件到MDK中注,以本章配套例子为例,这两个文件的路径Usermalloc。第2步,添加路径。第3步,添加头文件。如果哪个源文件要用到动态内存,包含rtx_lib.h即可,本章配套例子是直接将其放在了bsp.h文件里面,哪个源文件要用到动态内存,直接包含
发表于 2019-08-26
【STM32H7教程】第27章 STM32H7的TCM,SRAM等动态内存分配实现

STM32 FSMC 外部使用SRAM

SRAM是什么:SRAM是英文Static RAM的缩写,中文名叫静态存储器,它是一种具有静止存取功能的内存,不需要刷新电路即能保存它内部存储的数据。目前SRAM的品牌主要有ISSI芯成、cypress赛普拉斯、来杨Lyontek、瑞萨renesas、VTI、JSC韩国济州半导体、NETSOL等多种品牌,分为同步SRA、异步SRAM、高速SRAM等各类存储器。SRAM用来做什么:SRAM相当于单片机的“内存:,而内存是计算机中重要的部件之一,它是与CPU进行沟通的桥梁。计算机中所有程序的运行都是在内存中进行的,因此内存的性能对计算机的影响非常大。 内存(Memory)也被称为内存储器,其作用是用于暂时存放CPU中的运算
发表于 2019-06-17
STM32 FSMC 外部使用SRAM

STM32 SRAM内存管理

------------------------------------------------------------------*///内存池(32字节对齐)__align(32) uint8_t mem1base[MEM1_MAX_SIZE];                  //内部SRAM内存池__align(32) uint8_t mem2base[MEM2_MAX_SIZE] __attribute__((at(0X68000000))); //外部SRAM内存池 //内存管理表uint16_t mem1mapbase
发表于 2019-06-17

Keil IAR - Cortex M3 Debugging in On-chip SRAM

注意:如果SRAM 无法设置断点,说明SRAM调试的第一步:加载axf 文件出错了。以下为原文:stm32f107vc开发板,uvision V4.00u,JLINK V8,J-Link ARM V4.08l。 flash 下调试方法:1.打开要调试的工程,左栏工程上右击options for target。进入debug中选择jlink. 2. utility中选择jlink. 3. 用JLINK连接PC和开发板,打开开发板电源。进入旁边的settings,添加flash烧写方法。 4。一路OK回去,rebuild,ctrl+F5进入调试,可以单步和断点。根据ST公司的reference
发表于 2019-05-14
Keil IAR - Cortex M3 Debugging in On-chip SRAM

小广播

换一换 更多 相关热搜器件

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关:

北京市海淀区知春路23号集成电路设计园量子银座1305 电话:(010)82350740 邮编:100191

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号 电信业务审批[2006]字第258号函 京公海网安备110108001534 Copyright © 2005-2019 EEWORLD.com.cn, Inc. All rights reserved