随着射频(RF)娱乐控制网络技术的出现,基于红外线(IR)的远程控制技术将很快在汽车时代像昙花一现般过时。为了加快消费电子产品行业从基于IR的技术向基于RF的技术过渡,飞思卡尔半导体已宣布实施一项计划,向领先的消费电子产品制造商提供其RF娱乐控制网络技术,作为开放的行业规范。
通过与领先消费电子产品制造商的密切协作,飞思卡尔目前正在制定名为Synkro的娱乐控制网络规范。飞思卡尔计划通过开放的全球标准论坛使Synkro协议在业内广泛普及,以便实现该技术的广泛利用。此外,他们还正在制定标准论坛和娱乐控制网络规范。
飞思卡尔半导体高级副总裁兼首席销售和营销官Henri Richard表示:“向全球最领先的消费电子产品制造商开放Synkro协议表明了飞思卡尔向市场提供行业标准平台的郑重承诺。我们致力于使Synkro娱乐控制网络平台成为全球标准,为全球数十亿消费者提高家庭娱乐产品的整体可用性。”
关于Synkro协议
Synkro是根据IEEE 802.15.4全球标准编写的联网协议软件栈,用于设计家庭娱乐产品,如数字电视、DVD播放器、音频/视频接收器、机顶盒、家庭迷你音乐站和远程控制。Synkro协议为未来产品线的扩展提供了软件和硬件移植路径,旨在彻底改革消费者控制他们的家庭娱乐器件的方式。
娱乐控制联网层的设计充分考虑了消费者的需求。这种技术可帮助解决日益困扰当今电子产品制造商的一个问题:技术限制和基于红外线(IR)的与消费产品路线图不兼容的解决方案导致的中断。这中综合平台可实现先进的控制功能,如娱乐器件之间的双向通信。它消除了对视线控制器件的需要,并为实现所有消费电子组件的远程控制奠定了坚实基础。
关键字:Synkro 飞思卡尔 消费电子 制造商 视线控制 产品线 控制网络 RF 电子产品
编辑:汤宏琳 引用地址:https://news.eeworld.com.cn/news/rfandwireless/200801/article_17651.html
推荐阅读
飞思卡尔中断的使用
对于飞思卡尔codewarrior的中断使用,一般有3种方法:1.把#pragma TRAP_PROC放在中断程序前面,并把中断向量表放到*.prm。例如:#pragma TRAP_PROCvoid PIT1(void){ //your code}2.或者使用关键词interrupt,并把向量表加入*.prm。例如:interrupt void intPIT1(void){ //your code}向量表的首地址放入*.prm例如://VECTOR ADDRESS 0xFFEA Int_ico2 //输入捕捉中断 pt2,pt3
发表于 2022-01-11
关于飞思卡尔xs128的IO端口
端口 A,B和K为通用I/O接口端口 E 整合了IRQ,XIRQ中断输入端口 T 整合了1个定时模块端口 S 整合了2个SCI模块和1个SPI模块端口 M 整合了1个MSCAN端口 P 整合了 PWM 模块,同时可用作外部中断源输入端口 H 和 J 为通用I/O接口,同时可用作外部中断源输入端口 AD 整合了1个16位通道ATD模块 大部分I/O引脚可由相应的寄存器位来配置选择数据方向、驱动能力,使能上拉或下拉式装置。 当用作通用IO口时,所有的端口都有数据寄存器和数据方向寄存器。对于端口T, S, M, P, H, 和 J 有基于每个针脚的上拉和下拉控制寄存器。对于端口 AD 有基于每个针脚的上拉寄存器。对于端
发表于 2022-01-11
让atmega8可以和飞思卡尔xs128一样对IO引脚进行定义
好吧,不得不承认,我使用飞思卡尔的XS128单片机已经非常之习惯了,结果一上手atmega8,最令我反感的就是atmega8不能对IO引脚进行操作,非要用些繁琐的位操作。我就不,我就要像飞思卡尔那样操作。。。于是。。。。。。把我写的下面这个头文件塞到winavr目录的include/avr中,并在io.h头文件的最后包含这个头文件。嘿嘿,一切变得是那么的亲切与熟悉。。。。。。/************************************************************ 函数库说明:ATMEGE8 * 版本: 
发表于 2022-01-10
飞思卡尔MC9S12系列单片机地址影射以及分页问题
对于用MCU的人来说,不一定要明白HCS12(x) memory map的机制和联系。因为如果没有系统地学习操作系统和编译原理之类的课程,确实有些难度。并且,对于DG128 XS128这样的MCU,默认的emory分配方式已经够用了。从这个意义上讲,搞清楚memory map似乎不必要。但是,你有没有RAM不够用的情况?有没有想定义变量到FLASH ROM的情况?有没有因为欲提高寻址效率而定义变量到非分页区的情况?有没有写EEPROM但没写成功的情况? 飞思的memory非常灵活,通过地址映射来提高效率是芯片制造商的一惯作风(当然,首先这个CPU要有这种寻址和内存映射转换机制),但是,纵观HCS12(x) m
发表于 2021-08-31
飞思卡尔系列MC9S12XS128的中断系统
1、特点:• Interrupt vector base register (IVBR)•中断向量基址寄存器(IVBR)• One spurious interrupt vector (at address vector base1 + 0x0010).•一个伪中断向量(矢量base1在地址+ 0x0010)。• One non-maskable system call interrupt vector request (at address vector base + 0x0012).•一个不可屏蔽系统调用中断向量请求(在地址向量基地+ 0x0012)。• Three non-maskable access violation i
发表于 2021-08-31
飞思卡尔启动过程
发表于 2021-08-31