1.2V高线性度低噪声折叠混频器设计

发布者:Bby1978最新更新时间:2011-03-17 来源: 维库网关键字:低噪声  折叠混频器 手机看文章 扫描二维码
随时随地手机看文章

     目前,无线通信设备正朝着低电压、低功耗、低噪声和高线性度的趋势发展。混频器作为收发机中的关键模块之一,对通信设备的上述性能产生直接的影响。随着微电子工艺的发展, CMOS器件的栅长进一步缩小,MOS器件的过驱动电压也进一步降低,这就为设计低压低功耗的射频电路提供了可能,但是依靠减小MOS器件的栅长降低工作电压是有限的。因此,电路设计者把更多的注意力集中到电路拓扑结构上,使设计具有低压结构的射频电路成为了热门课题。

  传统的Gilbert混频器由跨导级、开关级、负载级堆叠组成,其结构自下而上分别为跨导级、开关级、负载级。这种结构中,所有的直流电流都流经跨导级、开关级和负载级,跨导级与开关级电路都需要一个开启电压(VON ) ,负载级也会有一定的电压降(VRL ) , 因此, 电源电压的最小值Vdd,min = 2Von +VRL。如果采用低电源电压,这种结构不能保证所有的管子都工作在饱和区。也就是说, Gilbert混频器不能满足低电压的要求, 需要对其做出改进, 如:文献[2 - 3 ]提出省去尾电流管来减小电源电压,文献[ 4 - 11 ]用折叠结构代替堆叠结构来解决上述问题。

  文献[ 8 ]给出了折叠结构和堆叠结构的比较,折叠结构增加了两个射频中断电路和一个耦合电容。这样对直流通道来说,跨导级与开关级、负载级的直流电路分开,两条支路相互独立,互不影响。电源电压只需提供相当于一个开启电压(Von )的值就能使跨导管与开关管都工作在各自的饱和区, 即电源电压的最小值Vdd,min = Von + VRL 。达到了低电源电压的目的。但是, 射频中断电路一般用LC 谐振网络实现,电感的使用增加了电路的版图面积和噪声。本文设计了一种新的折叠结构混频器,电路不使用具有大电感的LC谐振电路,工作于1. 2 V 电压时,得到了低电压、低功耗、低噪声和高线性度的性能。

  1 电路设计与分析

  1. 1 电路拓扑结构

  本文设计的折叠混频器拓扑结构如图1所示,M1 ~M4 为跨导级,M5 ~M8 为开关级, RL 为负载电阻。RF输入端接匹配网络, IF输出端接源跟随器作为输出缓冲电路( buffer) 。


图1 交流耦合折叠混频器拓扑结构

  该折叠混频器电路的跨导级采用电流复用技术,由NMOS管(M1、M2 ) 、PMOS管(M3、M4 )和隔直电容Cd 组成交流耦合互补跨导结构。跨导级的输出端(A、A′点)与开关管的源极相连。跨导级直接接于电源电压,使得跨导管M1 和M2 的直流电流由两部分组成,一部分来自M3 和M4 ,另一部分来自开关管和负载电阻,达到了低电源电压的目的。

  由于流经开关级与负载级的电流很小,这样一方面使得开关管产生的闪烁噪声减小,另一方面负载电阻RL 值可以适当加大,从而提高了混频器的转换增益。所以该电路既满足了低电压的要求,又能保证混频器在低电源电压下有良好的性能。

  1. 2 跨导电路设计

  图2是几种折叠混频器跨导电路。图2 ( a)在跨导级NMOS管M1 漏端接负载电阻R ,M1 管的电流In 在A 点分流, 一部分流经开关管( Is ) ,另一部分流经负载电阻( Ir ) ,但是这种跨导电路的缺点是射频信号一部分通过负载电阻R 泄露到交流地。

  为了减少射频信号的损失,必须增加电阻R,这样又会使节点A 的直流电压减小,在低电源电压下,不能保证M1 管工作在饱和区。为了解决这个问题,用有源负载替代负载电阻R ,如图2 ( b) 。但是,这里的PMOS管仅仅增大了节点A与电源电压之间的阻抗,如果把M1 和M2 的栅极连起来,形成CMOS反相器结构,那么M2 在增加阻抗的同时还能跟M1共同放大射频信号 ,如图2 ( c) ,这样就完全避免了射频信号通过M2 泄露到交流地。由图可知, Is =In + Ip ,总跨导gm = gm n + gm p ( gm n是NMOS管的跨导, gm p是PMOS管的跨导) ,所以CMOS反相器有效地提高了混频器的转换增益。


图2 折叠混频器的跨导级几种结构

  再来分析一下该结构的直流工作状况,M1 和M2 的栅极加相同偏置电压Vrfdc ,假设Vt 为MOS管的阈值电压, Vovn为M1 的过驱动电压, Vovp为M2 的过驱动电压,则有: Vovn =Vrfdc - Vt , Vovp =Vdd - Vrfdc -Vt ,所以电源电压最小值Vdd,min = Vovn + Vovp + 2Vt。

  在0. 18μm CMOS工艺中, Vt 典型值为500 mV,因此用反相器作为跨导电路的混频器只适用于1 V以上的电源电压。为了使混频器能满足更低的电压,在M1 和M2 之间增加隔直电容Cd ,M1 和M2 管偏置分开,如图2 ( d) 。这种结构称为交流耦合互补跨导。假设Vrfdcn为M1 的偏置电压, Vrfdcp为M2 的偏置电压,则电源电压的最小值Vdd,min = Vovn + Vovp + 2Vt+Vrfdcp - Vrfdcn ,可见,在Vrfdcn >Vrfdcp时, Vdd,min比常规反相器更小,适用于更低的工作电压。

  1. 3 性能分析

  1. 3. 1 增益

  假设本振信号LO为理想方波信号, 则该混频器(如图1)的增益可表示为:


  gm n是M1 和M2 的跨导, gm p是M3 和M4 的跨导, R 即负载电阻RL 的值。因为开关管的漏极电流很小,所以负载电阻值可以适当增加,由式( 1)知,混频器的增益将随之提高。值得注意的是, 增大负载电阻值的同时必须保证节点A 的直流电压足够使得M1 和M2 工作在饱和区。

  1. 3. 2 噪声系数

  假设本振信号为理想方波信号,并考虑镜像频率的影响,噪声系数的表达式为:


  RS 为源阻抗, RL 为负载电阻值, 系数γn 对长沟道晶体管来说等于2 /3,对于亚微米MOSFET,γn 的值较大。由式(2)知,只要选择合理的偏置电压Vrfdcn、Vrfdcp和M1~M4的宽长比, 噪声系数随着跨导的增加而减小。

  1. 3. 3 线性度

  如果节点A (见图1)的电压过高,开关管将会关断。也就是说,如果M1 和M3 的电流很大,M1 和M2的输出端电压也增大,这样就会关断开关管M7 和M6或者M5 和M8。开关管进入线性区,影响混频器的线性度,所以降低节点A 的电压,并让开关管远离线性区 ,即Vgs≈Vth ,能提高混频器的线性度。

  2 电路仿真

  该混频器设计基于SM IC 0. 18 μm标准CMOS工艺,用Advanced Design SySTem

软件进行电路设计与仿真。电源电压1. 2 V; RF频率为2. 5 GHz,功率为- 30 dbm; LO频率为2. 6 GHz,本振信号的电压摆幅VLO = 600 m Vpp。

  图3是三阶交调点( IIP3)随本振功率变化曲线,在本振功率为0 dBm时, IIP3达到最大值3. 857dBm。当本振功率大于或小于0 dBm时, IIP3都会急剧下降。图4是噪声系数(NF)和转换增益(Con2version Gain)随本振功率变化曲线,本振功率为- 3dBm时,噪声系数达最小值4. 982 dB,本振功率为- 5 dBm时,转换增益达到最大值11. 23 dB。考虑到混频器的整体性能,必须采取折衷,所以选择本振功率为0 dBm,此时,噪声系数为5. 257 dB,转换增益为9. 787 dB。图5是当本振功率为0 dBm时,噪声系数随输出频率变化曲线,噪声系数随着输出频率的增加不断减小,在输出频率为100 MHz时,噪声系数为5. 257 dB。


图3 IIP3随本振功率变化曲线。


图4 NF与转换增益随本振功率变化曲线。


图5 NF随输出频率变化曲线。

  图6是该折叠混频器的版图,该版图用CadenceVirtuoso Layout editor进行设计及优化。RF输入端的匹配网络与IF输出端的buffer都集成在了片内,版图面积556μm ×966μm。


图6 折叠混频器版图。

  表1是本文设计的折叠混频器整体性能的仿真结果,并与其他发表的论文做了比较,可以看出该混频器具有高线性度,低噪声的优点。

表1 混频器性能总结与比较


  3 总结

  本文采用交流耦合互补跨导级成功设计了一种适用于低电源电压下工作的折叠混频器。仿真结果表明,该混频器具有高线性度、低噪声的优点。

关键字:低噪声  折叠混频器 引用地址:1.2V高线性度低噪声折叠混频器设计

上一篇:超高频RFID空中接口协议研究
下一篇:从高频率到低频率,IBIS无处不在

推荐阅读最新更新时间:2024-05-07 16:21

用于高阻抗电路的低失真、低噪声放大器
用于高阻抗电路的低失真、低噪声放大器 电路的功能 近年来,噪声及失真特性得到改进的低噪声放大器品种繁多,已无须用分立元件制作了。此外,也有为了使噪声减到最小而降低源极电阻,同时输入端的偏流IR又比通用OP放大器还大的OP放大器(如NE5534等)。但是,有时很难在高输入阻抗电路中使用这些放大器。 本文提供的电路是在低失真、低噪声OP放大NE5534A的基础上加分立元件、并把输入偏置电路作成FET差动电路,使失真和噪声均降到很小。另外,输出电路电路为推挽式,可以使驱动更低的负载电阻。 电路工作原理 在输入级使用了双FET,以求减少偏流,实现高输入电阻,以满足信号源的要求,同时为了用密勒效应减少高频失真,在基极接地电路
[模拟电子]
用于高阻抗电路的低失真、<font color='red'>低噪声</font>放大器
凌力尔特推出具有VCO的低噪声6GHz分数N合成器
加利福尼亚州米尔皮塔斯 (MILPITAS, CA) – 2014 年 6 月 25 日 – 凌力尔特公司 (Linear Technology Corporation) 推出一款具 6GHz+ 集成型 VCO 的高性能分数 N PLL LTC6948。在 LTC6948 的核心是一个高级四阶 ΔΣ 调制器,其运用智能噪声整形技术以最大限度地抑制噪声成分,并且不会产生市面上大多数分数 N PLL 中常见的分数化杂散。这造就了一款具备分数化之全部优势 (从频率捷变到相位噪声的整体改善) 但却没有采用分数 N PLL 之传统缺陷的器件。换句话说,LTC6948 是一款拥有整数 N 杂散性能的分数 N PLL。这些优势再加上业界领先
[模拟电子]
凌力尔特推出具有VCO的<font color='red'>低噪声</font>6GHz分数N合成器
CLC425芯片在低噪声宽带放大器设计中的运用
摘要:从无线接收机宽带放大器模块对射频小信号进行低噪声放大的实际性能需求出发,在设计上选用了一种新型的宽带运放芯片CLC425,充分利用了该器件的超低噪声和高增益带宽的特点,在充分掌握该器件原理特性的基础上,采用两级放大器级联的方式,发挥芯片低噪声的优势,在保证放大增益的同时尽量减少附加噪声的引入,并在主体放大电路的基础上设计完善了具体的外围配置电路、供电电路和滤波电路等。电路整体实现比较简单,放大效果满足运用需求。 关键词:接收机;放大器;CLC425;低噪声;宽带     射频低噪声宽带放大器是广泛应用于短波、中波、长波天线和全波接收机设计中的一个重要组成部分。随着近年来无线通信电子技术迅速发展,现代通信系统要求通信距离越来越
[电源管理]
CLC425芯片在<font color='red'>低噪声</font>宽带放大器设计中的运用
基于网络分析仪提高低噪声放大器的测量精度
1. 低噪声放大器的特点和应用 LNA主要用于微弱信号的放大,放大天线从空中接收到的微弱信号,降低噪声干扰,以供系统解调出所需的信息数据。对LNA的主要要求是:小的噪声系数(NF),即LNA本身产生的噪声功率小,噪声是限制微弱信号检测的基本因素, 任何微弱的信号理论上都可以经过LNA放大后被检测到,因此检测能力取决于信号噪声比;高的增益,具有较好平坦度的高增益不仅可以有效地放大信号,而且可以减小下级噪声的影响;大的动态范围,以给输入信号一个变化的范围而不产生失真;与信号源很好地匹配,在此LNA前端通常是射频无源滤波器,这种滤波器的传输特性对其负载敏感,因此需要有优异的输入输出反射损耗,另外LNA的非线性引起的三阶交调失真也是一个重
[测试测量]
基于网络分析仪提高<font color='red'>低噪声</font>放大器的测量精度
20位、线性、低噪声、精密、双极性±10V直流电压源(CN0191)
电路功能与优势 图1所示电路提供20位可编程电压,其输出范围为−10 V至+10 V ,同时积分非线性为±1 LSB、微分非线性为±1LSB,并且具有低噪声特性。 该电路的数字输入采用串行输入,并与标准SPI、QSPI™、MICROWIRE®和DSP接口标准兼容。对于高精度应用,通过结合使用AD5791、AD8675和AD8676等精密器件,该电路可以提供高精度和低噪声性能。 基准电压缓冲对于设计至关重要,因为DAC基准输入的输入阻抗与码高度相关,如果DAC基准电压源未经充分缓冲,将导致线性误差。AD8676开环增益高达120 dB,已经过验证和测试,符合本电路应用关于建立时间、失调电压和低阻抗驱动
[模拟电子]
20位、线性、<font color='red'>低噪声</font>、精密、双极性±10V直流电压源(CN0191)
TI 推出采用e-Trim 技术的低噪声高精度单电源放大器
2007 年 8 月 13 日,北京讯 日前,德州仪器 (TI) 宣布推出一款采用 e-Trim 技术的超低噪声、高精度单电源运算放大器 OPA376。该放大器在微小型封装中实现了最大 25uA 的低偏移电压与 5.5MHz 高带宽的完美组合。此外,该器件还提供 7.5nV/sqrt Hz 的低噪声密度与最大 950uA 的低静态电流。上述特性提供了满足 AC 与 DC 规范要求的参数平衡,从而能够支持滤波、数据采集与单电源处理系统。该器件理想适用于多种应用,其中包括传感器、信号调节、无线通信、医疗设备、手持测试设备以及消费类音频设备等。(更多详情,敬请访问 http://focus.ti.com.cn/cn/docs/prod/
[新品]
选择低噪声纹波探头需注意的事项
当今大多数电子设计都要求不同的供电电压才能正确运行。事实上,一块电路内部许多元器件都要求多种电压,特别是高度集成的片上系统及多种技术接口在一起的微处理器设计。 由于许多因素,执行 DC 低噪声纹波探头测量正变得越来越困难,比如: ●功率效率功能,如功率门和动态电压和频率定标或DVFS ●动态负载,拥有快速瞬态信号 ●串扰和耦合提高 ●开关稳压器,上升时间更快 这就产生了一个重要问题:面对所有这些挑战,怎样才能保证系统的每个部分都获得正确的功率,来满足其需求? 首先,我们在整体上看一下低噪声纹波探头及其部分特点。非常重要的一点,是要看一下每条 DC 线路,看提供的功率是否位于目标系统或器件的容差频段内,包括线路的标称 DC 值,
[测试测量]
选择<font color='red'>低噪声</font>纹波探头需注意的事项
低噪声开关电源原理电路图
  电路如图所示,该电路可以获得更大的输出功率,只需更改部分器件。图中左边的电路 R1,L1,D1,C1至C7是常规的共模滤波和整流电路,获取约300 V的直流电压供DC-DC变换电路使用;最右边电路L5,C11等是普通的LC滤波电路;IC2,D8,R9,R10组成电压反馈电路,形成闭环结构,稳定电源输出电压;中间部分是DC-DC变换器,降噪声的关键是对这一部分的电路进行适当处理。
[电源管理]
<font color='red'>低噪声</font>开关电源原理电路图
小广播
最新网络通信文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved