基于DSP与FPGA的蓝牙数据采集系统

发布者:灵感火花最新更新时间:2011-04-10 来源: 电子技术应用关键字:DSP  FPGA  蓝牙数据  采集系统 手机看文章 扫描二维码
随时随地手机看文章
  数据采集系统广泛地应用于工业、国防、图像处理、信号检测等领域。DSP处理器是一种高速的数字信号处理器,蓝牙技术作为一种低成本、低功耗、近距离的无线通信技术,已广泛应用于许多行业和领域。本设计采用了DSP与FPGA协同控制处理,并用蓝牙传输代替有线电缆传输,有效地解决了DSP和FPGA单独处理的不足与有线电缆传输的弊端,大大提高了数据采集处理能力,拓宽了系统在环境较为恶劣或特殊场所的应用。

  1 系统硬件设计

  1.1系统总体设计

  基于DSP与FPGA的蓝牙数据采集系统由下位机和上位机两部分组成。其中下位机主要由前端传感器、信号调理电路、ADC模数转换电路、DSP与FPGA协同处理模块以及蓝牙模块组成,主要完成前端数据的采集、转换、处理等功能,并将处理后的数据传输给上位机;上位机主要由USB蓝牙适配器和PC机组成,完成数据的显示、监控、存储等功能,并向下位机发送命令。该系统主要实现现场数据高精度、高速度、多通道实时采集,利用蓝牙的无线传输特性实现数据的无线传输。系统硬件框图如图1所示。

  本系统中,DSP与FPGA协同控制处理是系统的核心部分,通过动作指令控制前端调理模块进行数据采集,同时将采集到的数据经DSP和FPGA协同处理,后由蓝牙模块将数据传输给上位机,由上位机完成后续的相应处理工作。

  1.2 前端调理模块

  前端调理电路主要包括传感器、信号调理电路、ADC模数转换模块。

  信号调理电路包括模拟信号调理电路和数字信号调理电路。其模拟信号调理主要实现对模拟信号的缓冲、放大、衰减、隔离、滤波以及线性化等处理,以获得ADC所需要的归一化信号;数字信号调理主要完成对数字信号的整形、分频、隔离、缓冲等处理,以便与FPGA模块相连。

  前端调理电路的核心是模数转换,对于模拟信号,传感器采集的信号经调理后需要进行模数转换,然后与FPGA相连。而数字信号则经过调理后可直接与FPGA相连。模数转换模块采用TI公司的高速、低功耗、6通道同步采样的16位模数转换器ADS8364。ADS8364采用+5 V工作电压,具有80 dB共模抑制能力的全差分输入通道,6个模拟输入通道(分为A,B,C 3组)可以同时并行采样和转换。考虑到FPGA可以灵活地改变时钟频率,进而改变系统的采样频率,所以ADS8364由FPGA提供时钟和复位信号,最高频率为5 MHz,其相应采样频率为250 kHz。同时FPGA还为ADS8364提供信号。A/D转换结束后产生转换结束信号,通过FPGA引发DSP的中断。在转换结束后,FPGA将6个16位的转换结果读入SDRAM中。ADS8364的地址/模式信号(A0,A1,A2)决定ADS8364的单通道、周期或FIFO模式的数据读取方式。将ADD引脚置为高电平,使得读出的数据中包括转换通道信息。在系统中,采用FPGA实现ADS8364的接口控制电路,ADS8364转换数据通过FPGA存在SDRAM中。

  本系统中,ADS8364、FPGA、DSP与SDRAM的接口连接如图2所示。

  1.3 DSP与FPGA协同处理模块

  DSP和FPGA协同处理模块是本系统的核心,其主要完成对ADS8364的控制、数据的计算以及相应的逻辑控制,并通过蓝牙完成数据的传输。由于数据采集要求采集数据量大,多路信号同时采集,要求实时性好、速度快、精度高等,本系统采用基于DSP与FPGA协同处理。系统设计中,采用TI公司的DSP芯片TMS320F2812和Altera公司的FPGA芯片EP2C5。

  EP2C5是Altera公司推出的CycloneII序列FPGA器件,采用TSMC90nm、Low-K工艺,1.2 V内核电压,工作电压为1.15 V~3.465 V,内嵌RAM 119 808位,13个乘法器,并有143个I/O脚。在本系统中,为了数据缓存,需要在FPGA和DSP之间有一个FIFO来充当数据的缓存区,同时为了满足数据采集中高速实时数据流应用,避免FIFO溢出,设计时通过FPGA及SDRAM构造一个FIFO,以提供一个低成本并能满足高速实时数据流传输的解决方案。本系统中的EP2C5时钟信号由外部晶振提供,EP2C5的复位信号由TMS320F2812的I/O口实现。TMS320F2812为EP2C5产生复位信号,当EP2C5检测到有效的复位信号后,就会按照TMS320F2812产生的分频因子触发A/D转换器进行A/D采样,同时将ADS8364输出的数据经EP2C5预处理后,存储到SDRAM中。EP2C5的JTGA口为其提供程序下载端口。

  TMS320F1812数字信号处理器是TI公司推出的低功耗、高性能32位定点数字信号处理器,它采用8级流水线结构,最高主频150 MHz,片内有18 KB RAM,128 KB Flash存储器。TMS320F1812采用3.3 V外设供电和1.8 V内核供电,由外部电路提供电源和时钟信号,与蓝牙模块、FPGA连接时不需要电平转换。本系统中,TMS320F1812主要功能:控制FPGA及数据的读取,通过向FPGA发送复位信号、控制信号以及读指令,使FPGA从SDRAM中读取存储的数据,并将数据传输给TMS320F1812;完成输入数据的计算、打包等处理,与蓝牙模块连接。

  1.4 蓝牙模块

  蓝牙模块设计可选用CSR公司的BlueCore2-External单芯片蓝牙模块。该模块核心工作电压为1.8 V,输入输出口的工作电压为3.3 V,符合蓝牙规范V1.1和V1.2,集成有射频收发、基带控制和管理以及蓝牙主控制器接口协议HCI,具有SPI、UART、USB、PIO、PCM接口。BlueCore2-External支持8 MB的外部Flash和ROM,可实现100 m内的通信。其结构框图如图3所示。

  本系统设计中,上位机通过USB蓝牙适配器,将控制、动作指令发送给下位机,BlueCore2-External模块接收指令经DSP处理后传给其他功能模块,完成前端数据采集处理;下位机接收上位机命令,执行相应命令,并通过BlueCore2-External模块将采集处理后的数据无线传输给上位机,完成数据的显示、监控、存储等。

  2 系统软件实现

  本采集系统软件设计主要包括数据采集和蓝牙传输。其中,由于采用蓝牙接口模块和USB蓝牙适配器,这部分协议已经固化在模块中。因此,用户只需要在DSP和FPGA中编写数据采集、处理和收发程序。系统软件流程图如图4所示。

  DSP和FPGA编程的主要任务是初始化、逻辑控制、前端数据采集和数据的处理传输。系统上电复位后,首先完成系统的初始化,包括FPGA、TMS320F1812和蓝牙模块的初始化;然后等待上位机蓝牙适配器发送的控制指令,通过下位机的蓝牙模块完成与上位机的连接、数据传输、断开连接等操作。在DSP收到上位机的控制信息后,选择相应的处理算法,向FPGA发出动作指令,同时FPGA发出采集参数指令,控制A/D转换器完成数据的采集,并将ADS8364输出数据进行预处理后存入SDRAM中。当上位机通过蓝牙提出读取数据指令时,DSP向FPGA发出读指令,FPGA从SDRAM中读取数据并发送给DSP,由DSP完成数据的计算,打包等处理,最后通过蓝牙发送给上位机。

  基于DSP与FPGA的蓝牙数据采集系统,可以同时具备DSP与FPGA的优势,支持更高的计算处理能力。其良好的重构方案,可以很好地完成多路信号、大量信号的实时、快速、精确的采集,适用于恶劣复杂的环境,且开发成本低,具有较高的使用价值,有很好的应用前景。
关键字:DSP  FPGA  蓝牙数据  采集系统 引用地址:基于DSP与FPGA的蓝牙数据采集系统

上一篇:浅析WIFI技术在智能家居中的应用
下一篇:基于蓝牙技术的用于汽车远程访问诊断接口的架构

推荐阅读最新更新时间:2024-05-07 16:23

基于DSP的中文语音合成系统设计
引言 本文介绍的就是一种基于DSP的中文语音合成系统的实现方法。随着语音信号处理技术的不断发展与成熟,语音合成正逐步成为信息技术中人机接口的关键技术。DSP芯片,即数字信号处理器,是专门为快速实现各种信号处理算法而设计的、具有特殊结构的微处理器,其处理速度比最快的CPU还快10~50 倍。   1 系统总体方案 语音合成的最大特点就是要从有限的存储单元中合成出无限字汇的连续语句来 。为了做到这一点,本系统设计了由(1)前端预处理模块将输入文本文件转换成系统可以处理的标准格式;(2)韵律规则库给出当前语言环境下各个音节的韵律特征参数;(3)语音合成器根据给定的韵律特征参数对原始语音库中相应语音单元的声学参数进行调整;(4)将经
[模拟电子]
基于<font color='red'>DSP</font>的中文语音合成系统设计
一种基于FPGA的慢门限恒虚警处理电路设计
    摘要 雷达信号的检测多是在干扰背景下进行,如何从干扰中提取目标信号,不仅要求有一定的信噪比,而且必需有恒虚警处理设备。恒虚警处理是雷达信号处理的重要组成部分,慢门限恒虚警处理主要是针对接收机热噪声,文中介绍一种基于FPGA嵌入式设计的慢门限恒虚警处理电路,给出了仿真模型及仿真结果,并已将其用于某检测器中,取得了良好的经济效益。 关键词 慢门限;恒虚警处理;FPGA     慢门限恒虚警处理是一种对接收机内部噪声电平进行恒虚警处理的电路,内部噪声随着温度、电源等因素的改变而改变,这种变化是缓慢的,所以针对内部噪声的处理称为慢门限恒虚警处理。通过对雷达信号的慢门限处理降低了虚警概率,为后处理提供了必要条件。     利用大规模
[嵌入式]
莱迪思推出全新嵌入式视觉优化FPGA 专为汽车应用打造
3月31日,莱迪思半导体有限公司宣布推出其CrossLink™-NX系列全新产品,搭载专为汽车应用打造的FPGA(Field-Programmable Gate Array,即现场可编程门阵列),如高级驾驶员辅助系统(ADAS)以及车载信息娱乐系统。全新CrossLink-NX FPGA不仅功耗低、尺寸小,还具备高性能I/O设计,对于当今技术先进的汽车嵌入式视觉应用而言十分可靠。目前,莱迪思CrossLink-NX FPGA是同类产品中唯一能以10 Gbps速度支持嵌入式MIPI D-PHY接口的FPGA。 (图片来源:莱迪思) 随着汽车行业不断采用更多新技术来增强车辆功能,预计到2030年,仅ADAS传感器市场规模就将
[汽车电子]
莱迪思推出全新嵌入式视觉优化<font color='red'>FPGA</font> 专为汽车应用打造
基于FPGA的LVDS内核设计及其外围电路设计
低压差分信号LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定义的用于高速数据传输的物理层接口标准。它具有超高速(1.4Gb/s)、低功耗及低电磁辐射的特性,是在铜介质上实现千兆位级高速通信的优先方案;可用于服务器、可堆垒集线器、无线基站、ATM交换机及高分辨率显示等等,也可用于通信系统的设计。BLVDS(Bus LVDS)是LVDS技术在多点通信领域的扩展,要求附加总线仲裁设计、更大的驱动电流(10mA)和更好的阻抗匹配设计。   通常是LVDS电路设计使用各种专用芯片,如美国国家半导体公司的DS92LV16等。我们用FPGA芯片自行设计BLVDS内核及扩展
[电源管理]
基于<font color='red'>FPGA</font>的LVDS内核设计及其外围电路设计
DSP + ARM架构处理器为机器视觉带来强大运算和控制能力
一些工业、航空电子控制、视觉应用和高端测量测试,如生物影像处理等在实现控制、显示的同时,还需要较强的运算和信号处理能力。德州仪器 (TI) 近日宣布在现有DSP + ARM产品的成功基础上推出Integra系列处理器C6A816x,集成了高性能ARM Cortex-A8内核和高达1.5 GHz的单内核浮点与定点DSP性能。   “有很多算法在DSP平台可以实现,在ARM上也可以;但有些特定的算法,如数据滤波、图像处理等放在DSP上运行的效率会高很多,可能达到60%以上。因此DSP + ARM 的组合架构堪称理想架构”,TI数字信号处理系统业务拓展经理程自清说,因为 DSP 可专门用于处理密集型信号处理需求、复杂的数学函数以及
[单片机]
<font color='red'>DSP</font> + ARM架构处理器为机器视觉带来强大运算和控制能力
盘点2017年半导体产业态势:竞争加剧,中国力量崛起
  从主要半导体公司公布的第三季度财报预期来看,2017年无疑将成为丰收的一年,各分析机构也纷纷上调增长预期,普遍认为2017年全球半导体产业增长率至少在15%以上,这将是自2010年以后最好的年景。“全球半导体产业竞争加剧,中国半导体产业自主可控力量正在崛起。”中国半导体行业协会信息部主任任振川在IC China新闻发布会发言中指出,“我们希望通过年度盛会IC China能推进中国半导体自主可控的崛起,以及加强与国际市场的开放融合。”下面就随半导体小编一起来了解一下相关内容吧。    宏观2017年全球半导体产业三大趋势   供应紧张   存储器价格狂飙,是2017年全球半导体能取得两位数增长的关键。自2016年7月至20
[半导体设计/制造]
基于DSP的多路音/视频采集处理系统设计
l 引言   当前,在数字图像处理中,由于数据量大、算法难度高,因此实时性成为技术难点之一。如果采用专用电路实现,虽然实时性得到保证,但系统的灵活度大大降低。因此,寻求一种高速通用数字信号处理系统成为当务之急。   II公司推出的TMS320DM642(以下简称DM642)型数字信号处理器可实时处理4路模拟视频和音频输入、l路模拟/数字视频和1路模拟音频信号输出,适应PAL/NTSC标准复合视频CVBS或分量视频Y/C格式的模拟信号输入,可适应PAL/NTSC标准S端子或数字RGB模拟/数字信号输出,可适应标准麦克风或立体声音频模拟输入及标准立体声音频模拟输出,具有对多路采集数据进行实时处理和分析的功能,可实现数据和图像叠加显
[家用电子]
基于<font color='red'>DSP</font>的多路音/视频采集处理系统设计
MPEG-2编码复用器中的FPGA逻辑设计
    摘要: 简要介绍了现场可编程门阵列(FPGA)的特性,并结合MPEG-2编码复用器开发过程中的经验,给出了在MAX+ PLUS II提供的设计环境下FPGA逻辑设计的一些方法和技巧。设计的逻辑电路通过了验证和硬件仿真,并在复用器的使用中运行正常,达到了设计要求。     关键词: FPGA  MAX+ PLUS II  逻辑设计  MPEG-2标准  编码复用器     MPEG-2编码复用器主要由DSP(数字信号处理器)和FPGA两大部分组成。其中,DSP作为整个系统的主控单元,而FPGA则完成相应的辅助逻辑功能。用FPGA实现的编码复用器,具有设计,升级都非常方便,快速的特点,提高了工作
[应用]
小广播
最新网络通信文章
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved