EMC设计元器件选择及电路设计很关键

发布者:konglingdeyuan最新更新时间:2018-04-15 来源: 韬略科技EMC 关键字:pcb  emc 手机看文章 扫描二维码
随时随地手机看文章

在PCB的EMC设计考虑中,首先涉及的便是层的设置;单板的层数由电源、地的层数和信号层数组成;在产品的EMC设计中,除了元器件的选择和电路设计之外,良好的PCB设计也是一个非常重要的因素。


PCB的EMC设计的关键,是尽可能减小回流面积,让回流路径按照我们设计的方向流动。而层的设计是PCB的基础,如何做好PCB层设计才能让PCB的EMC效果最优呢?


1


PCB层的设计思路:


PCB叠层EMC规划与设计思路的核心就是合理规划信号回流路径,尽可能减小信号从单板镜像层的回流面积,使得磁通对消或最小化。


1、单板镜像层


镜像层是PCB内部临近信号层的一层完整的敷铜平面层(电源层、接地层)。主要有以下作用:


(1)降低回流噪声:镜像层可以为信号层回流提供低阻抗路径,尤其在电源分布系统中有大电流流动时,镜像层的作用更加明显。


(2)降低EMI:镜像层的存在减少了信号和回流形成的闭合环的面积,降低了EMI;


(3)降低串扰:有助于控制高速数字电路中信号走线之间的串扰问题,改变信号线距镜像层的高度,就可以控制信号线间串扰,高度越小,串扰越小;


(4)阻抗控制,防止信号反射。


2、镜像层的选择


(1)电源、地平面都能用作参考平面,且对内部走线有一定的屏蔽作用;


(2)相对而言,电源平面具有较高的特性阻抗,与参考电平存在较大的电势差,同时电源平面上的高频干扰相对比较大;


(3)从屏蔽的角度,地平面一般均作了接地的处理,并作为基准电平参考点,其屏蔽效果远远优于电源平面;


(4)选择参考平面时,应优选地平面,次选电源平面。


2


磁通对消原理:


根据麦克斯韦方程,分立的带电体或电流,它们之间的一切电的及磁的作用都是通过它们之间的中间区域传递的,不论中间区域是真空还是实体物质。在PCB中磁通总是在传输线中传播的,如果射频回流路径平行靠近其相应的信号路径,则回流路径上的磁通与信号路径上的磁通是方向相反的,这时它们相互叠加,则得到了通量对消的效果。


3


磁通对消的本质就是信号回流路径的控制,具体示意图如下:



如何用右手定则来解释信号层与地层相邻时磁通对消效果,解释如下:


(1)当导线上有电流流过时,导线周围便会产生磁场,磁场的方向以右手定则来确定。


(2)当有两条彼此靠近且平行的导线,如下图所示,其中一个导体的电流向外流出,另一个导体的电流向内流入,如果流过这两根导线的电流分别是信号电流和它的回流电流,那么这两个电流是大小相等方向相反的,所以它们的磁场也是大小相等,而方向是相反的,因此能相互抵消。

5

六层板设计实例



1、对于六层板,优先考虑方案3;



分析:


(1)由于信号层与回流参考平面相邻,S1、S2、S3相邻地平面,有最佳的磁通抵消效果,优选布线层S2,其次S3、S1。


(2)电源平面与GND平面相邻,平面间距离很小,有最佳的磁通抵消效果和低的电源平面阻抗。


(3)主电源及其对应的地布在4、5层,层厚设置时,增大S2-P之间的间距,缩小P-G2之间的间(相应缩小G1-S2层之间的间距),以减小电源平面的阻抗,减少电源对S2的影响。


2、在成本要求较高的时候,可采用方案1;



分析:


(1)此种结构,由于信号层与回流参考平面相邻,S1和S2紧邻地平面,有最佳的磁通抵消效果;


(2)电源平面由于要经过S3和S2到GND平面,差的磁通抵消效果和高的电源平面阻抗;


(3)优选布线层S1、S2,其次S3、S4。


3、对于六层板,备选方案4


分析:


对于局部、少量信号要求较高的场合,方案4比方案3更适合,它能提供极佳的布线层S2。


4、最差EMC效果,方案2


分析:


此种结构,S1和S2相邻,S3与S4相邻,同时S3与S4不与地平面相邻,磁通抵消效果差。


6


总结


PCB层设计具体原则:


(1)元件面、焊接面下面为完整的地平面(屏蔽);


(2)尽量避免两信号层直接相邻;


(3)所有信号层尽可能与地平面相邻;


(4)高频、高速、时钟等关键信号布线层要有一相邻地平面。


希望通过此文的简单介绍,能帮助大家加深对PCB层设计的理解,提前做好PCB的优化设计,一劳永逸。

关键字:pcb  emc 引用地址:EMC设计元器件选择及电路设计很关键

上一篇:设计高精度模拟系统失真解决方案
下一篇:中国半导体从2017到2018的分析

推荐阅读最新更新时间:2024-05-07 17:58

开关电源EMC设计中电容特性
  许多电子设计者都知道滤波电容在电源中起的作用,但在开关电源输出端用的滤波电容上,与工频电路中选用的滤波电容并不一样,在工频电路中用作滤波的普通电解电容器,其上的脉动电压频率仅有100 赫兹,充放电时间是毫秒数量级,为获得较小的脉动系数,需要的电容量高达数十万微法,因而一般低频用普通铝电解电容器制造,目标是以提高电容量为主,电容器的电容量、损耗角正切值以及漏电流是鉴别其优劣的主要参数。   在开关稳压电源中作为输出滤波用的电解电容器,其上锯齿波电压的频率高达数十千赫,甚至数十兆赫,它的要求和低频应用时不同,电容量并不是主要指标,衡量它好坏的则是它的阻抗一频率特性,要求它在开关稳压电源的工作频段内要有低的阻抗,同时,对于电源内
[电源管理]
EMC/EMI之设计技巧与实战设计
本次大讲台的前几部分我们从EMC元器件的选择与应用技巧、EMC四大设计技巧、EMC的PCB设计技术及EMC/EMI之综合设计解决方案四方面对电磁兼容器件选型与设计技巧的知识进行了比较系统全面的讲解。本讲将以问答的形式,从PCB设计技巧及抗干扰措施、屏蔽设计要点、手持产品干扰源定位及解决方案等角度探讨电磁兼容设计的设计技巧及实战设计中的难题,以帮助工程师进一步理解电磁兼容器件选型方法与设计技巧,更好地进行产品的电磁兼容设计。 理解EMC设计技巧 Q1: PCB设计中滤波时选用电感值和电容值的方法是什么? A1: 电感值的选用除了考虑所想滤掉的噪声频率外,还要考虑瞬时电流的反应能力。如果LC的输出端会有机会需要瞬间输出大电流,则电
[电源管理]
Nexperia超微型MOSFET问市,可简化PCB组装
半导体基础元器件生产领域的高产能生产专家Nexperia发布了一系列MOSFET产品,采用超小型DFN0606封装,适用于移动和便携式产品应用,包括可穿戴设备。这些器件还提供低导通电阻RDS(on),采用常用的0.35 mm间距,从而简化了PCB组装过程。 PMH系列MOSFET采用了DFN0606封装,占位面积仅为0.62 x 0.62 mm,与前一代DFN1006器件相比,节省了超过36%的空间。由于采用了先进工艺流程,这些新器件提供低导通电阻RDS(on),与竞争对手产品相比减小了60%以上,它们还具备优良的ESD性能,低至0.7 V的超低VGS电压阈值,这个参数对低驱动电压的便携式产品应用至关重要。 Nexperi
[半导体设计/制造]
电子器材产品内部的EMC设计技巧
目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明,即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制板两条细平行线靠得很近,则会形成信号波形的延迟,在传输线的终端形成反射噪声。因此,在设计印制电路板的时候,应注意采用正确的方法。 A、地线设计在电子设备中,接地是控制干扰的重要方法。   如能将接地和屏蔽正确结合起来使用,可解决大部分干扰问题。电子设备中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等。在地线设计中应注意以下几点:   1.正确选择单点接地与多点接地 在低频电路中,信号的工作频率小于1MHz,它的布线和器件间的电感影响较小
[电源管理]
解密PROTEL DXP软件的PCB设计技巧
Protel DXP是第一个将所有设计工具集于一身的板级设计系统,电子设计者从最初的项目模块规划到最终形成生产数据都可以按照自己的设计方式实现。Protel DXP运行在优化的设计浏览器平台上,并且具备当今所有先进的设计特点,能够处理各种复杂的PCB设计过程。Protel DXP作为一款新推出的电路设计软件,在前版本的基础上增加了许多新的功能。新的可定制设计环境功能包括双显示器支持,可固定、浮动以及弹出面板,强大的过滤和对象定位功能及增强的用户界面等。通过设计输入仿真、PCB绘制编辑、拓扑自动布线、信号完整性分析和设计输出等技术融合,Protel DXP提供了全面的设计解决方案。 PCB电路板设计的一般原则包括:电路板的选用、电路
[电源管理]
Cadence PCB设计解决方案
复杂的物理和电气规则,高密度的元器件布局,以及更高的高速技术要求,这一切都增加了当今PCB设计的复杂性,不管是在设计过程的哪一个阶段,设计师都需要能够轻松地定义,管理和确认简单的物理/间距规则,以及至关重要的高速信号,同时,他们还要确保最终的PCB满足传统制造以及测试规格所能达到的性能目标。   CADENCE PCB设计解决方案能为解决与实现高难度的与制造密切相关的设计提供完整的设计环境,该设计解决方案集成了从设计构想至最终产品所需要的一切设计流程,包含设计输入元件库工具、PCB编辑器和一个自动/交互连布线器,以及用于制造和机械CAD的接口,并且随着设计难度和复杂性的增加,可通过统一的数据库架构,使用模型和库为Cadence
[模拟电子]
Cadence <font color='red'>PCB</font>设计解决方案
选择PCB元件的六大技巧
  最佳PCB设计方法:在基于元件封装选择PCB元件时需要考虑的六件事。本文中的所有例子都是用Multisim设计环境开发的,不过即使使用不同的EDA工具,同样的概念仍然适用。   1.考虑元件封装的选择   在整个原理图绘制阶段,就应该考虑需要在版图阶段作出的元件封装和焊盘图案决定。下面给出了在根据元件封装选择元件时需要考虑的一些建议。   ● 记住,封装包括了元件的电气焊盘连接和机械尺寸(X、Y和Z),即元件本体的外形以及连接PCB的引脚。在选择元件时,需要考虑最终PCB的顶层和底层可能存在的任何安装或包装限制。一些元件(如有极性电容)可能有高度净空限制,需要在元件选择过程中加以考虑。在最初开始设计时,可以先画一个基本的电路板
[电源管理]
选择<font color='red'>PCB</font>元件的六大技巧
行车记录仪传导发射测试EMC整改实例
一前言 传导发射(Conducted Emission)测试,简称CE,通常也会被称为骚扰电压测试,是指系统内部的电压或电流通过信号电缆、电源线或地线传输出去而成为其他系统或设备干扰源的一种电磁现象。只要有电源线的产品都会涉及到,包括许多直流供电产品,另外,信号/控制线在不少标准中也有传导发射的要求,通常用骚扰电压或骚扰电流的限值(两者有相互转换关系)来表示。 二测试标准 以GB/T18655(等同于国际标准CISPR25)为例,传导发射试验分为电压法和电流探头法,电压法的测试频段为0.15MHz~108MHz,人工网络连接器与被测件连接器之间的电源线长度Lp应为200mm;电流探头法的测试频段为0.15MHz~108MHz
[嵌入式]
行车记录仪传导发射测试<font color='red'>EMC</font>整改实例
小广播
最新网络通信文章
换一换 更多 相关热搜器件
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved